高二物理竞赛课件电路中常用MSI时序逻辑器件及其应用_第1页
高二物理竞赛课件电路中常用MSI时序逻辑器件及其应用_第2页
高二物理竞赛课件电路中常用MSI时序逻辑器件及其应用_第3页
高二物理竞赛课件电路中常用MSI时序逻辑器件及其应用_第4页
高二物理竞赛课件电路中常用MSI时序逻辑器件及其应用_第5页
已阅读5页,还剩7页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

电路中常用MSI时序逻辑器件及其应用电路中常用MSI时序逻辑器件及其应用

计数器的状态个数称为计数器的模。如图所示的为模m

的计数器。S4S5SmS3S2S1计数器状态图的一般结构计数器Counters时序电路的分析与设计

计数器的分类:3.4.1.1二进制串行计数器RippleCounters由各种类型的触发器所构成的串行计数器的基本单元⑴一个n位二进制串行计数器可直接由边沿触发的触发器为基本单元的n个触发器构成。各个基本单元的次态方程为:(计数状态)(a)T触发器TQQDQQCLK(b)D触发器JCLKQQK“1”(c)JK触发器TQQ(d)后沿触发的T触发器Qn+1=Q串行计数器的连接结构⑵计数器中的每一位均可能产生进位或借位,因此每一位触发器的状态变化只同它低一位的触发器状态变化有关,即:Qi的变化→CLKi+1的变化,使有可能

CLKi+1的变化→Qi+1的变化例分析左图所示电路。Q3n+1=Q3Q2n+1=Q2Q1n+1=Q1Q0n+1=Q0CLKD0D1D2D3Q0Q1Q2Q3DQQCLKDQQCLKDQQCLKDQQCLKCLKD0D1D2D3Q0Q1Q2Q3DQQCLKDQQCLKDQQCLKDQQCLK设:初态Q3Q2Q1Q0=00001234567891011121314151617CLKQ010Q1Q2Q3101010101010101设:初态Q3Q2Q1Q0=00001234567891011121314151617CLKQ1Q2Q310101010CLK1Q010101010101010101CLKD0D1D2D3Q0Q1Q2Q3DQQCLKDQQCLKDQQCLKDQQCLK设:初态Q3Q2Q1Q0=00001234567891011121314151617CLKQ2Q3Q010101010101010101CLK1Q1101010101010CLKD0D1D2D3Q0Q1Q2Q3DQQCLKDQQCLKDQQCLKDQQCLK设:初态Q3Q2Q1Q0=00001234567891011121314151617CLKQ3Q010101010101010101CLK1Q110101010Q2101010CLKD0D1D2D3Q0Q1Q2Q3DQQCLKDQQCLKDQQCLKDQQCLK设:初态Q3Q2Q1Q0=00001234567891011121314151617CLKQ010101010101010101CLK1Q110101010Q21010Q310计数值000000010010001101000101011001111000100110101011110011011110111100000001CLKD0D1D2D3Q0Q1Q2Q3DQQCLKDQQCLKDQQCLKDQQCLK状态变化规律:1234567891011121314151617CLKQ010101010101010101Q110101010Q21010Q310

当Qi-1由1→0(CLKi由0→1)时,Qi跳变,此时,表明Qi-1产生了进位,使本位Qi变化。

n=4,电路为模16加1计数器。所有上升沿触发的触发器,如JK

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论