存储器片选控制方法_第1页
存储器片选控制方法_第2页
存储器片选控制方法_第3页
存储器片选控制方法_第4页
存储器片选控制方法_第5页
已阅读5页,还剩14页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

关于存储器片选控制方法第1页,讲稿共19页,2023年5月2日,星期三存储器接口的设计存储器片选控制方法:

常用的片选控制方法有线选法、全译码法、局部译码法等几种。(1)线选法线选法除将低位地址直接接片内地址外,将余下的高位地址线,分别作为各个存储器芯片的片选控制信号,如图所示。第2页,讲稿共19页,2023年5月2日,星期三RAM2KBRAM2KBRAM2KBCSCSCSCSCSA11A12A13A14A15D0--D7A0--A10数据总线地址总线

线选法片选控制的原理图(3)(4)(5)RAM2KBRAM2KB(1)(2)第3页,讲稿共19页,2023年5月2日,星期三

线选法就是用除片内寻址外的高位地址线直接分别接至各个存储芯片的片选端,当某地址线信号为“0”时,就选中与之对应的存储芯片。第4页,讲稿共19页,2023年5月2日,星期三A15A14A13A12A11A10------------A0地址范围

01111007800H

01111117FFFH1011100B800H1011111BFFFH1101100C800H1101111CFFFH1110100E800H1110111EFFFH1111000F000H1111011F7FFH}}}}}存储器5地址范围存储器4地址范围存储器3地址范围存储器2地址范围存储器1地址范围存储器地址的形成第5页,讲稿共19页,2023年5月2日,星期三线选法的优点是连接简单,选择芯片无需专门的译码电路。线选法的缺点是地址不连接,使可寻址的地址范围减少,即寻址能力的利用率太低,使大量地址空间浪费,在使用时要予以注意。第6页,讲稿共19页,2023年5月2日,星期三

这种方法除了将低位地址总线直接连至各芯片的地址线外,将余下的高位地址全部译码,译码的输出作为各芯片的片选信号,如图所示。(2)全地址译码法第7页,讲稿共19页,2023年5月2日,星期三

译码芯片

74LS138第8页,讲稿共19页,2023年5月2日,星期三输入输出使能选择G1G2A#G2B#CBAY7#Y6#Y5#Y4#Y3#Y2#Y1#Y0#1000001111111010000111111101100010111110111000111111011110010011101111100101110111111001101011111110011101111111其它XXX1111111174LS138功能表

第9页,讲稿共19页,2023年5月2日,星期三4KB(1)4KB(2)4KB(16)译码器CSCSCSY0Y1Y15A0---A11地址总线数据总线D0---D7A15--A12全译码片选法原理图....…….第10页,讲稿共19页,2023年5月2日,星期三A15A14A13A12A11A10---------A0地址范围

0000000Y1

0000H--0FFFH

0001

000Y2

1000H--1FFFH

0010000Y3

2000H--2FFFH

1101000Y14

D000H--DFFFH

1110000Y15

E000H--EFFFH

1111000Y16

F000H--FFFFH

存储器1地址范围存储器2地址范围存储器3地址范围存储器14地址范围存储器15地址范围全地址译码片选信号的形成存储器16地址范围第11页,讲稿共19页,2023年5月2日,星期三

全译码法将片内寻址外的全部高位地址线作为地址译码器的输入,把经译码器译码后的输出作为各芯片的片选信号,将它们分别接到存储芯片的片选端,以实现对存储芯片的选择。译码法的优点是每片(或组)芯片的地址范围是唯—确定的,而且是连续的,也便于扩展,不会产生地址重叠的存储区,但全译码法对译码电路要求较高。第12页,讲稿共19页,2023年5月2日,星期三

当采用线选法地址线不够用,而又不需要全部存储空间的寻址能力时,可采用这种方法。它是介于全译码和线选法之间的一种选址方法。(3)局部译码法第13页,讲稿共19页,2023年5月2日,星期三2KB(1)2KB(2)2KB(8)译码器CSCSCSY0Y1Y7A0---A10地址总线数据总线D0---D7A15--A11局部译码片选原理图中任三根……......第14页,讲稿共19页,2023年5月2日,星期三

部分译码法是对高位地址线中的一部分(而不是全部)进行译码,以产生各存储器芯片的片选控制信号。当采用线选法地址线不够用,而又不需要全部存储器空间的寻址能力时,可采用这种方法。

第15页,讲稿共19页,2023年5月2日,星期三例1:存储器62648KB芯片工作在F0000H—F1FFFH内存空间,画出和系统的连线图。6264地址线:A0---A12数据线:D0---D7WEOECS2

接+5V电源CS1

高位地址译码系统总线:地址线:A0---A12数据线:D0---D7MEMWMEMR第16页,讲稿共19页,2023年5月2日,星期三全地址译码方式D0~D7A0~A12MEMWMEMRA19A18A17A16A15A14A13D0~D7A0~A12WEOECS2CS1+5V○﹠1○1○1○8086CPU6264A19A18A17A16A15A14A13A12A11A0…111100000…0…00…111…1F0000HF0001H…F1FFFH第17页,讲稿共19页,2023年5月2日,星期三D0~D7A0~A12MEMWMEMRA19A18A17A16A15A14A13D0~D7A0~A12WEOECS2CS1+5V1○8086CPU6264A19A18A17A16A15A14A13A12

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论