项目门电路设计_第1页
项目门电路设计_第2页
项目门电路设计_第3页
项目门电路设计_第4页
项目门电路设计_第5页
已阅读5页,还剩4页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

一、门电路

实现基本逻辑运算和常用复合逻辑运算的电子电路与或非与非或非异或与或非概述与门或门非门与非门或非门异或门与或非门二、逻辑变量与两状态开关低电平高电平断开闭合高电平3V低电平0V二值逻辑:所有逻辑变量只有两种取值(1或

0)。数字电路:通过电子开关

S的两种状态(开或关)获得高、低电平,用来表示

1或

0。3V3V逻辑状态1001S可由二极管、三极管或MOS管实现二极管与门真值表ABF

二极管与门555500.7050.7000.7真值表ABF

555500.7050.7000.7一、半导体三极管非门T截止T导通三极管非门(反相器)饱和导通条件:+VCC+5V1kRcRbT+-+-uIuO4.3kβ

=30iBiCT饱和因为所以电压关系表uI/VuO/V0550.3真值表0110AY符号函数式+VCC+5V1kRcRbT+-+-uIuO4.3kβ

=30iBiC三极管非门AY1AYMOS三极管非门MOS管截止2.MOS管导通(在可变电阻区)真值表0110AY+VDD+10VRD20kBGDSuIuO1.+-uGS+-uDS故+VDD+10VB1G1D1S1uAuYTNTPB2D2S2G2VSS+-uGSN+-uGSPCMOS集成门电路CMOS反相器一、电路组成及工作原理AY10V+10VuAuGSNuGSPTNTPuY0V<UTN<UTP截止导通10V10V>UTN>UTP导通截止0VUTN=2VUTP=-2V+10VRONPuY+VDD10VSTNTP+10VRONNuY+VDD0VSTNTPComplementaryMetalOxideSemiconductor输入端保护电路:C1、C2

栅极等效输入电容(1)0<uA<VDD+uDF(2)uA

>VDD+uDF

D导通电压:uDF

=0.5~0.7V(3)uA

<

-

uDF

二极管导通时,限制了电容两端电压的增加。保护网络+VDDuYuATPD1C1C2RSTND2D3VSSD1、D2、D3截止D2、D3导通uG

=VDD+uDFD1导通uG=

-

uDF2.3.2CMOS与非门、或非门、与门和或门A

BTN1TP1

TN2TP2Y00011011截通截通通通通截截通截截截截通通1110与非门一、CMOS与非门uA+VDD+10VVSSTP1TN1TP2TN2ABYuBuYAB&00100111Y=或非门二、CMOS或非门uA+VDD+10VVSSTP1TN1TN2TP2ABYuBuYA

BTN1TP1

TN2T

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论