




版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
数据采集电路的设计A/D转换器是将模拟电压或电流转换成数字量的器件或装置。它是一个模拟系统和计算机之间的接口,它在数据采集和控制系统中得到了广泛的应用。常用的A/D转换方式有主次逼近式和双斜积分是式,前者积分时间短,但是抗干扰能力较差;后者转换时间长,抗干扰能力抢。在信号变化缓慢,现场干扰严重的场合,宜采用后者。A/D转换的主要指标有转换时间、分辨率、线性误差、量程、对基准电源的要求等。在本章节主要介绍8位A/D转换器ADS831、12位A/D转换器AD574以及高速A/D转换电路。第一节:8位AD电路的一般设计ADS831是TI公司推出的8位80MHz高速采样模数转换芯片。本节主要介绍ADS831的性能特点、内部结构,给出处理器MSP430x16x和ADS831构成的数据采集系统的硬件设计电路。ADS831是TI公司推出的一种高速8位CMOS工艺的模数转换器(ADC)。该芯片采用单一+5V供电,内部带有取样保持电路。与早期的ADC芯片相比,ADS831采用流水线结构,因而具有极高的采样速率和转换速度、采样速率可高达80MHz。内部包含时钟电路、8位线性A/D核、校正逻辑单元、三态输出单元以及其内部参考源。内部结构如图2-1所示:图2-1ADS831的逻辑框图ADS831硬件电路设计输入调理电路设计该模块由衰减网络和三级不同增益的运放电路组成,通过继电器切换,实现衰减、直通和小信号放大的功能。三级电路均采用OPA690精密仪表放大器构
成,该运放具有输入阻抗高、低噪声、速度快等优点,增益带宽积达500MHz。第一级运放构成射级跟随器,输入阻抗3.5MQ,第二级运放放大系数约为5倍,第三级运放当放大系数约为10倍,级联实现约50倍放大增益,最终将输出电压峰-峰值保持在1.6V左右。单元电路如图2-2所示。100■+5687■4■2O•5-5-210■6531514R841M-5卜-5R9-R114.7K5卜100I-40PF4BN20pFSW-6WAYOPA690R64K7-R7 20K4K74.7uF100■+5687■4■2O•5-5-210■6531514R841M-5卜-5R9-R114.7K5卜100I-40PF4BN20pFSW-6WAYOPA690R64K7-R7 20K4K74.7uFOPA690910K R1447K4K72-+OPA690图2-2输入调理电路设计采样保持电路设计将A/D转换器设计成单极性输入,采用ADS831内部基准源REFT(+3V)和运放OPA2652构成2.5V恒压源,从而使采样电压有效值保持在+2.5V。ADS831最高采样速率可达80MHz,系统采用外部晶体振荡器50.0MHz。单元电路如图2-3所示。■+551-5V3.31古1|47+5[-4R^-|51卜2.5VC514+51K■+551-5V3.31古1|47+5[-4R^-|51卜2.5VC514+51K■20■18■16ADS831VDRVGND+VSSBitl(MSB)GNDBit2INBit3/INBit4CMBit5REFTBit6REFBBit7INTBit8(LSB)RSELCLK1-89-■10■5^2■3■4l|ISR[1[2[3"4:5:6[7一8CLOCKIN图2-3数据采集电路第二节:12位AD电路的一般设计AD574A是美国模拟数字公司(Analog)推出的单片高速12位逐次比较型A/D转换器,内置双极性电路构成的混合集成转换显片,具有外接元件少,功耗低,精度高等特点,并且具有自动校零和自动极性转换功能,只需外接少量的阻容件即可构成一个完整的A/D转换器。各参数如下:分辨率:12位非线性误差:小于±1/2LBS或±1LBS转换速率:25us模拟电压输入范围:0—10V和0—20V,0—±5V和0—±10V两档四种电源电压:±15V和5V数据输出格式:12位/8位芯片工作模式:全速工作模式和单一工作模式AD574由三组电源供电,即15V和+5V,由于它对从电源线引入的噪声十分敏感,几毫伏的电源噪声就会引起A/D转换几位的误差,所以在应用过程中应特别注意电源的滤波和稳压,可以采用的抗干扰措施有:①在芯片的7脚和9脚、9脚和11脚以及1脚和15脚之间接入由一个47F钽电容和一个0.01F瓷片电容并联而成的去耦网络。②在印制板设计时让模拟量输入电路与数字电路尽量分开。③芯片的数字地(15脚)和模拟地(9脚)就近接在一起。在发热量较大的应用场合,还应采取一定的散热措施。(1)AD574A的接口电路图2-4是AT89C51单片机与AD574A的接口电路,其中还使用了三态锁存器74LS373和74LS00与非门电路,逻辑控制信号由(CS、R/C和A0)有8051的数据口P0发出,并由三态锁存器74LS373锁存到输出端Q0、Q1和Q2上,用于控制AD574A的工作过程。AD转换器的数据输出也通过P0数据总线连至8051,由于只使用了8位数据口,12位数据分两次读进8051,所以R/C接地。当8051的p3.0查询到STS端转换结束信号后,先将转换后的12位A/D数据的高8位读进8051,然后再将低4位读进8051。这里不管AD574A是处在启动、转换和输出结果,使能端CE都必须为1,因此将8051的写控制线WR和读控制线RD通过与非门74LS00与AD574A的使能端CE相连。1612/8刖Q2Q3Q4Q5Q6Q?咖P01P02P01P-I15PdfiP07Q0Q1Q2Q3Q41612/8刖Q2Q3Q4Q5Q6Q?咖P01P02P01P-I15PdfiP07Q0Q1Q2Q3Q4聊Q6巴DELE13:41218192121n2512J38373633—3130161724辿2?2574LS3731(Ws刃R/CVITAO/SCLSAN-GNDGND+Vs-Vs^EF-INRBFOUTBPLRofLSBDBf)DB1Dfi2DBSDH4DB5DB6338DB10MSB-:1STATUS七4-用心374LS0« -/+10V>KAT89C51EA/VPALE/P图2-4AT89C51单片机与AD574A的接口电路(2)AD574A的工作模式以上所述的是AD574A的全控状态,如果需AD574A工作于单一模式,只需将CE、12/8端接至+5V电源端,CS和A0接至0V,仅用R/C端来控制A/D转换的启动和数据输出。当=0时,启动A/D转换器,经25us后STS=1,表明A/D转换结束,此时将R/C置1,即可从数据端读取数据。(3)中断服务程序由图2-4所示的硬件接法,得到AD574各操作对应的口地址为:启动变换:47FFH读转换结果高8位:4FFFH读转换结果低4位:5FFFH据此用单片机高级语言C51编写的AD574中断服务程序为:voidad574(void)interrupt0{charr1,r2;charxdata*p;intcaiyang1=0x2100;intcaiyang2=0x2200;p=0x4fff;ACC=*p;r1=ACC;//读转换结果高8位p=0x5fff;r2=ACC;//读转换结果低4位XBYTE[caiyang1]=r1;XBYTE[caiyang2]=r2;/*将结果存入外部RAM绝对地址单元*/caiyang1++;caiyang2++;wancheng=1;/*读数完毕,置转换完成标志位为1*/PX0=0;//关中断优先级}第三节:高速A/D转换器AD7654与单片机接口电路设计AD7654是ADI公司推出的一种低功耗、四通道、电荷再分布式高速A/D转换器,该A/D转换器的主要特点是:16位分辨率且无漏失码;OV〜5V模拟输入范围;SPI/QSPI/Microwire/DSP兼容;两个允许同步采样的低噪音、高带宽跟踪/保持放大器;功耗典型值为120mW;可提供串行和并行两种输出接口,给予用户灵活的选择。串行A/D转换的速率很高,并且具有体积小、功耗低、占用单片机口线少的优点,文中采用串行模式设计电路,有关引脚说明如下:A0:转换通道选择;A/B:高电平时,先输出A通道转换数据再输出B通道转换数据,低电平反之;SER/PAR:串行/并行模式选择。低电平为并行模式,高电平为串行模式;EXT/INT:高电平时选择外部时钟,低电平时选择内部时钟;SDOUT:转换数据输出位;SCLK:串行数据时钟输入或输出(取决于EXT/INT的逻辑状态);CNVST:开始转换。CNVST的下降沿使内部采样保持进入保持状态并开始转换;BUSY:正在转换标志;EOC:转换结束标志。AD7654的转换过程由CNVST下降沿启动,转换启动与CS和RD信号状态无关,A0引脚控制转换通道的选择。在转换结束之前,即使掉电转换也不会重新开始或终止。转换进行过程中,BUSY变为高电平,EOC也为高电平,EOC在每一个通道转换结束后变为低电平,
而BUSY线在两个通道转换全部结束后才变为低电平,转换的32位数据可以从SDOUT上读出。转换时序图如图2-5所示。AD7654有串行和并行两种接口方式,每种接口方式又有主从两种模式,本文介绍其串行接口下从模式的硬件和软件设计。AD7654与单片机的接口电路设计在本系统中,单片机选用TI的MSP430xl6x系列单片机,具体的接口电路如图2-6所示。设计AD7654工作在串行从模式下,因此其数据的转换和读取都需要微处理器MSP430xl6x的控制,所需的高精度2.5V基准电压由AD780提供,AD7654上所有的电源和地之间都需连接去耦电容器。在实验电路中,AD7654的SER/PAR和EXT/INT引脚直接由硬件置高电平,INVS-CLK由硬件置低电平,使ADC以串口方式工作,同时使数据输出由外部时钟控制。由于AD7654是两个通道同时采样,所以需要给A/B置位以控制数据的输出顺序。MSP430xl6x的P2.5引脚接至AD7654的CNVST,这样只需要通过单片机MSP430xl6x控制使P2.5产生一个宽度大于5ns的负脉冲,该负脉冲的下降沿就可以启动ADC开始转换,转换的时间约为2“s。当转换结束时,BUSY引脚上的信号就会变成低电平,从而通知单片机可以开始读取转换的数据,由于实际AD7654转换速度很快,因此BUSY线可以不用,启动转换后可以直接读取数据。在单片机读取数据前,需要通过P2.6和P3.4口给读选通RD和片选CS置零,以使SDOUT上的数据有效,然后单片机通过P2.0(SCLK)引脚向AD7654发送8个时钟脉冲,与此同时
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 2025-2030年中国特种建材行业运营状况与发展潜力分析报告
- 2025-2030年中国熟食行业运行状况及投资战略研究报告
- 2025-2030年中国炉排行业运行动态及发展建议分析报告
- 工程咨询检测合同范本
- 2025-2030年中国汽车安全装置市场运行现状及发展前景分析报告
- 2025-2030年中国氢氧化锂行业前景趋势及发展潜力分析报告
- 科技创新引领教育变革的路径与实践
- 广告合同范本税
- 2025-2030年中国机械石墨密封件市场十三五规划及投资战略研究报告
- 2025-2030年中国木结构建筑行业运行态势与投资战略研究报告
- 2024年中国血糖健康管理行业白皮书
- 大班数学PPT课件《实物填补数》
- 乳痛症的健康宣教
- GB/Z 43281-2023即时检验(POCT)设备监督员和操作员指南
- 吊篮检查记录
- 《我的家族史》课件
- 干部考察报告表()
- 《摄影图片分析》课件
- 青少年社会支持评定量表
- kW直流充电桩的设计
- 施工图总目录
评论
0/150
提交评论