数字逻辑实验报告-钟控JK触发器及组合逻辑电路_第1页
数字逻辑实验报告-钟控JK触发器及组合逻辑电路_第2页
数字逻辑实验报告-钟控JK触发器及组合逻辑电路_第3页
数字逻辑实验报告-钟控JK触发器及组合逻辑电路_第4页
数字逻辑实验报告-钟控JK触发器及组合逻辑电路_第5页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

实验报告学院专业:计算机科学与技术姓名学号班级计科2班指导老师课程名称数字逻辑成绩实验名称钟控JK触发器及组合逻辑电路实验目的验证钟控JK触发器的逻辑功能。加深理解组合逻辑电路的特点和一般分析方法;熟悉组合逻辑电路的设计方法;2.实验内容首先验证钟控JK触发器的逻辑功能;然后用所给芯片验证“不一致电路”、“半加器”、“8421码转换余3码转换电路”的逻辑功能。3.实验环境a.数字逻辑电路实验仪1台及导线若干b.双JK触发器74LS73芯片1片c.六反向器74LS04芯片1片d.四2与门74LS02芯片1片e.四2异或门74LS86芯片1片f.双4输入与非74LS20芯片1片4.实验方法和步骤、1)按照图1钟控JK触发器电路连线,J、K两个输入;CP接时钟脉冲信号;Q、两个输出端;改变J、K的状态观察输出端Q、的状态。2)分析“不一致电路”、“半加器”、“8421码转换余3码转换电路”组合逻辑电路,按照所给实验材料及电路图(图2、图3、图4)验证其功能及特点。5程序及测试结果6.实验分析与体会此次实验主要是对组合逻辑电路的一个分析与功能的验证;如果仅仅对电路的一个连接做实验是没多大的用的,此次实验的难点在于给部分芯片需要自己组合来完成电路的连接,比如或门需要用或非门和非门两个芯片来完成;另外此次实验主要是实验四“8421码转换余3码转换电路”的电路图比较麻烦,其中连线时也出现过错误,还好通过检查查处错误之处。所以这次实验收获很大,通过这次对组合逻辑电路进一步的了解;为后面设计组合电

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论