静态随机存储器_第1页
静态随机存储器_第2页
静态随机存储器_第3页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

湖南师范大学职业技术学院(工学院)实验数据报告单实验课程:实验题目:实验日期:2012年5月26日实验目的掌握静态随机存储器RAM工作特性及数据的读写方法。实验内容①了解静态存储器的工作原理,理解RAM工作特性。⑵实现存储器存入数据①实现存储器读出数据实验原理实验所用的静态存储器由一片6116(2KX8bit)构成(位于MEM单元),如图2-1-1所示。6116有三个控制线:CS(片选线)、OE(读线)、WE(写线),其功能如表2-1-1所示,当片选有效(CS=0)时,OE=0时进行读操作,WE=0时进行写操作,本实验将CS常接地。Vcc华OEA101/07FO6FO5DO4yO3A7A6ASA4A3A2A1AOUOOVO1PO2OND图1SRAM6116引脚图由于存储器(MEM)最终是要挂接到CPU上,所以其还需要一个读写控制逻辑,使得CPU能控制MEM的读写,实验中的读写控制逻辑如图2-1-2所示,由于T2的参与,可以保证MEM的写脉宽与丁2一致,T2由时序单元的TS2给出(时序单元的介绍见附录2)。IOM用来选择是对I/O还是对MEM进行读写操作,RD=1时为读,WR=1时为写。

图2图写控制逻辑实验原理图如图2-1-3所示,存储器数据线接至数据总线,数据总线上接佃个LED灯显示D7・・・D0的内容。地址线接全地址总线,地址总线上接有8个LED灯显示A7-A0的内容,地址由地址锁存器(74LS273,位于PC&AR单元)给出。数据开关(位于IN单元)经一个三态门(74LS245)连全数据总线,分时给出地址和数据。地址寄存器为8位,接入6116的地址A7-A0,6116的高三位地址A10-A8接地,所以其实际容量为图2图写控制逻辑实验原理图如图2-1-3图3存储器实验原理图T2,CLR都连接至CON单元的CLR实验箱中所有单元的T1、T2都连接至MC单元的T1、按钮。实验时T2由时序单元给出,其余信号由CON单元的二进制开关模拟给出,其中IOM应为低(即MEM操作),RD、WR高有效,MRT2,CLR都连接至CON单元的CLR实验结果与分析(1)向存储器存数时,先存一个地址,接着是存在该地址存储的内容。然后才是第二个地址,第二个地址的内容。在读出存储器的内容时,要先输入要读取内容的地址,才可以读取该地址的内容。只有先完成写地址操作才知道数据存在哪里,即不能先连续输入所有的地址,再连续输入所有的内容或连续读出所有的内容。因为一个地址要对应一个内容,如果先连续输入所有地址再输入数据内容,会造成数据混乱,造成实验失败。若连续输入地址数据要输入正确则要每次输入完数据后读出下一个正确的地址再输入数据。(2)SW-B、CE为低电平有效(SW-B=0,CE=0时有效),LDAR、WE为高电平有效(LDAR=1,WE=1时有效)。(3)做写地址和写内容时都要脉冲信号。(4)写地址操作完成后,要关闭LDAR。因为LDAR是AR

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论