电路实验计数器译码器和数码显示器演示文稿_第1页
电路实验计数器译码器和数码显示器演示文稿_第2页
电路实验计数器译码器和数码显示器演示文稿_第3页
电路实验计数器译码器和数码显示器演示文稿_第4页
电路实验计数器译码器和数码显示器演示文稿_第5页
已阅读5页,还剩11页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

电路实验计数器译码器和数码显示器演示文稿现在是1页\一共有16页\编辑于星期五优选电路实验计数器译码器和数码显示器现在是2页\一共有16页\编辑于星期五1.掌握计数器的逻辑功能及使用方法。2.熟悉译码器和数码显示器的使用方法。一.实验目的现在是3页\一共有16页\编辑于星期五二.实验原理1.计数器

是数字系统的基本逻辑器件。

◆记录输入时钟脉冲的个数◆实现分频、定时◆产生节拍脉冲和脉冲序列

计数器的分类:按工作方式分:同步式和异步式;按计数进制分:二进制、十进制、任意进制;

按计数方式分:加计数、减计数、可逆计数器。现在是4页\一共有16页\编辑于星期五二.实验原理CC4518功能:双二—十进制同步加计数器

CPENCrQ3Q2Q1Q0↑10加计数0↓0加计数↓×0不变×↑0不变↑00不变1↓0不变××1Q3~Q0=0逻辑符号:功能表:

CR是清零端,高电平有效,不用时应置低电平。

计数脉冲的输入方式:

CP端输入,为上升沿触发,EN端接高电平。

EN端输入,为下降沿触发,CP端接低电平。现在是5页\一共有16页\编辑于星期五CC4518应用:★实现十进制加计数二.实验原理电路:波形图:计数脉冲N由EN端输入,实现了十进制加计数。每来一个计数脉冲,计数器就加1,逢十恢复为零。现在是6页\一共有16页\编辑于星期五二.实验原理★实现一百进制加计数十位计数器的EN接个位计数器的Q3。思考:如用CP作为计数脉冲构成一百进制加计数,如何实现?现在是7页\一共有16页\编辑于星期五二.实验原理★实现非十进制加计数(如六进制)利用清零功能,将输出信号反馈到清零端,实现任意进制的加计数器。

当Q3~Q0

初态为0时,在前五个计数脉冲作用下,正常计数;当第六个脉冲下降沿到来时,Q3~Q0

的状态变为0110,Q2、Q1经过门电路,使CR端由原来的“0”变为“1”,立刻清零,使Q3~Q0变为0,从而实现模6加计数。

现在是8页\一共有16页\编辑于星期五二.实验原理2.译码器

将具有特定含义的二进制码进行辨别,并转换成控制信号。CC4511七段锁存/译码/驱动器:逻辑符号:功能表:现在是9页\一共有16页\编辑于星期五二.实验原理

输入D、C、B、A为8421码,输出a、b、c、d、e、f、g为高电平输出有效。★

LT为灯测试端,优先级最高。LT低电平,译码器的输出a~g全为高电平,七段数码显示器显示8字型。★

BI为灭灯输入,优先级次之。在LT=1条件下,BI接低电平,则输出a~g全为低电平,数码管熄灭不亮。★

LE为锁定输入,优先级再次之。在LT=1、BI=1条件下,LE接高电平,则输出a~g状态锁定,保持不变。因此,CC4511在译码工作状态时,必须LT=1、BI=1、LE=0。现在是10页\一共有16页\编辑于星期五二.实验原理3.数码显示器

1)作用:直观的显示数码。2)分类:•按显示器发光段数分为七段显示或八端显示;•按显示器所用发光材料分为荧光数码管、半导体数码管(LED)及液晶显示器。现在是11页\一共有16页\编辑于星期五二.实验原理七段数码显示器:七段发光线段分别用a、b、c、d、e、f、g七个小写字母表示。

现在是12页\一共有16页\编辑于星期五二.实验原理LED有两种:共阳极型和共阴极型:LED优点:亮度高、字形清晰,工作电压低(1.5~3V)、体积小、可靠性高、寿命长,响应速度极快。地现在是13页\一共有16页\编辑于星期五三.实验内容1.用CC4518、CC4511、SM4205构成一个十进制计数、译码、显示电路。实验箱内部已经连接1)静态实验:N接单脉冲,每按一次单脉冲按键,来一个计数脉冲,数码管显示数字加1,在0~9之间变化。2)动态实验:

N接连续脉冲,f=1024Hz,用示波器观察Q3~Q0及N的波形,注意它们的时序关系,把波形记录下来。(观察时N应展现10个脉冲波形)现在是14页\一共有16页\编辑于星期五三实验内容N:思考:观察波形时,应选用Q3、Q2、Q1、Q0、

N哪一个作为触发信号?Q1:Q2:Q3:Q0:012345678901现在是15页\一共有16页\编辑于星期五三.实验内容2.用CC4518、CC4511、SM4205和门电路构成一个10以内任意进制计数、译码、显示电路。五进制或七进制,自行设计电路(使用反馈清零法)。可以参考图7-4构成六进制加计数器的方法。1)静态实验:N加单脉冲,验证电路的正确性。2)动态

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

最新文档

评论

0/150

提交评论