电子技术电工第7章_第1页
电子技术电工第7章_第2页
电子技术电工第7章_第3页
电子技术电工第7章_第4页
电子技术电工第7章_第5页
已阅读5页,还剩29页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

第七章触发器和时序逻辑电路组合:输出状态输入状态门电路输出状态(记忆功能)时序:输入状态前一时刻输出状态触发器7.1双稳态触发器一、基本RS触发器(RS锁存器)&&①&&②&&③&&④不确定

不允许同时为0

低电平有效①状态表:②特征方程0100011110QSR1n11③时序图(工作波形图)输入、输出在时间上的对应关系不定时钟脉冲C——钟控二、钟控触发器1、逻辑功能的分类

RS、D、JK、T、①同步RS触发器&&&&&&&&1S1RC1高电平有效②维持阻塞D触发器&&&&DC1③JK触发器

&&&&④T触发器

&&&&T⑤

触发器

&&&&“1”例:

2、触发方式①电平触发

C=0封锁

C=1有效

同时发生在C=1期间特点:接受数据

状态转换

电路结构简单,价格便宜,但存在空翻现象

②脉冲触发(主从)

③边沿触发

发生在C同一跳变沿接受数据状态转换

三、触发器逻辑功能的转换

转换逻辑所需触发器

已有触发器求转换逻辑C例:已有JK,所需D

应求J=?

K=?

例:

示,

A=“0”,B=“1”时,

(a)具

(b)保

(c)置“0”(d)置“1”四、直接置位端和直接复位端

(低电平有效)(高电平有效)使用中,若不用直接置(复)为端

&&7.2寄存器——存放数码或指令并行输出串行输出串行输入并行输入控制信号Q0Q1Qn-1D0D1Dn-1FF0FF1FFn-1………一、数码寄存器d0d1d2d3CP二、移位寄存器DF0F1F2d1F3CP串行输入——串行输出并行输出74LS194基本RS触发器(RS锁存器)低电平有效①状态表:②特征方程同步R

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论