直流电机调速设计_第1页
直流电机调速设计_第2页
直流电机调速设计_第3页
直流电机调速设计_第4页
直流电机调速设计_第5页
已阅读5页,还剩4页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

-.zPAGE1直流电机的定义:将直流电能转换成机械能(直流电动机)或将机械能转换成直流电能(直流发电机)的旋转电机。近年来,随着科技的进步,直流电机得到了越来越广泛的应用,直流具有优良的调速特性,调速平滑,方便,调速*围广,过载能力强,能承受频繁的冲击负载,可实现频繁的无极快速起动、制动和反转,需要满足生产过程自动化系统各种不同的特殊要求,从而对直流电机提出了较高的要求,改变电枢回路电阻调速、改变电压调速等技术已远远不能满足现代科技的要求。随着我国经济和文化事业的开展,在很多场合,都要求有直流电机调速系统来进展调速,诸如汽车行业中的各种风扇、刮水器、喷水泵、熄火器、反视镜、宾馆中的自动门、自动门锁、自动窗帘、自动给水系统、柔巾机、导弹、火炮、人造卫星、宇宙飞船、舰艇、飞机、坦克、火箭、雷达、战车等场合。EDA是电子设计自动化(ElectronicDesignAutomation)的缩写。由于它是一门刚刚开展起来的新技术,涉及面广,内容丰富,理解各异,所以目前尚无一个确切的定义,但从EDA技术的几个主要方面的内容来看,可以理解为:EDA技术是以大规模可编程逻辑器件为设计载体,以硬件描述语言为系统逻辑描述的主要表达方式,以计算机、大规模可编程逻辑器件的开发软件及实验开发系统为设计工具,通过有关的开发软件,自动完成用软件的方式设计电子系统到硬件系统的一门新技术。EDA是电子技术设计自动化,也就是能够帮助人们设计电子电路或系统的软件工具。该工具可以在电子产品的各个设计阶段发挥作用,使设计更复杂的电路和系统成为可能。在原理图设计阶段,可以使用EDA中的仿真工具论证设计的正确性;在芯片设计阶段,可以使用EDA中的芯片设计工具设计制作芯片的幅员:在电路板设计阶段,可以使用EDA中电路板设计工具设计多层电路板,特别是支持硬件描述语言的EDA工具的出现,使复杂数字系统设计自动化成为可能,只要用硬件描述语言将数字系统的行为描述正确,就可以进展该数字系统的芯片设计与制造。VHDL语言2.1.1VHDL简介VHDL语言是一种用于电路设计的高级语言。它在80年代的后期出现。最初是由美国国防部开发出来供美军用来提高设计的可靠性和缩减开发周期的一种使用*围较小的设计语言。VHDL翻译成中文就是超高速集成电路硬件描述语言,主要是应用在数字电路的设计中。目前,它在中国的应用多数是用在FPGA/CPLD/EPLD的设计中。当然在一些实力较为雄厚的单位,它也被用来设计ASIC。VHDL主要用于描述数字系统的构造,行为,功能和接口。除了含有许多具有硬件特征的语句外,VHDL的语言形式、描述风格以及语法是十分类似于一般的计算机高级语言。VHDL的程序构造特点是将一项工程设计,或称设计实体〔可以是一个元件,一个电路模块或一个系统〕分成外部〔或称可视局部,及端口)和内部〔或称不可视局部〕,既涉及实体的内部功能和算法完成局部。在对一个设计实体定义了外部界面后,一旦其内部开发完成后,其他的设计就可以直接调用这个实体。这种将设计实体分成内外局部的概念是VHDL系统设计的根本点。2.1.2VHDL的特点系统可以从不同的角度进展描述:行为级描述系统执行的操作和处理,构造级描述的是系统的构成,功能特性描述系统与外界进展连接与交互方式,物理特性描述系统的处理速度。系统可以按照不同的抽象级别进展描述:开关级是描述晶体管的开关行为,存放器传输级是描述组合电路和时序电路的逻辑构造,指令级体系构造级就是描述微处理器的功能行为。硬件描述语言能准确地对系统的组成模块和接口进展定义和描述;在设计的物理实现之前验证系统/子系统/模块的功能和性能;由此可以自己生成一个硬件设计。设计流程涉及到多个不同层次的抽象级别,在不同的抽象层次进展转换时需要一种统一的描述和语言支持,而芯片设计与生产所涉及的巨大开销,使得设计越来越依赖于CAD工具所实现的设计自动化,而设计一个芯片需要很大的资金的投入,产品上市的压力也越来越大。2.1.3VHDL的优势与其他硬件描述语言相比,VHDL具有以下优势:〔1〕与其他的硬件描述语言相比,VHDL具有更强的行为描述能力,从而决定了他成为系统设计领域最正确的硬件描述语言。强大的行为描述能力是避开具体的器件构造,从逻辑行为上描述和设计大规模电子系统的重要保证。〔2〕VHDL丰富的仿真语句和库函数,使得在任何大系统的设计早期就能查验设计系统的功能可行性,随时可对设计进展仿真模拟。〔3〕VHDL语句的行为描述能力和程序构造决定了他具有支持大规模设计的分解和已有设计的再利用功能。符合市场需求的大规模系统高效,高速的完成必须有多人甚至多个代发组共同并行工作才能实现。〔4〕对于用VHDL完成的一个确定的设计,可以利用EDA工具进展逻辑综合和优化,并自动的把VHDL描述设计转变成门级网表。〔5〕VHDL对设计的描述具有相对独立性,设计者可以不懂硬件的构造,也不必管理最终设计实现的目标器件是什么,而进展独立的设计。2.1.4VHDL的设计流程图如图2.1,图2.2图2.1设计流程图图2.2系统细化流程图QuartusII系统QuartusII简介QuartusII是Altera公司的综合性PLD/FPGA开发软件,支持原理图、VHDL、VerilogHDL以及AHDL〔AlteraHardwareDescriptionLanguage〕等多种设计输入形式,内嵌自有的综合器以及仿真器,可以完成从设计输入到硬件配置的完整PLD设计流程。QuartusII可以在*P、Linu*以及Uni*上使用,除了可以使用Tcl脚本完成设计流程外,提供了完善的用户图形界面设计方式。具有运行速度快,界面统一,功能集中,易学易用等特点。QuartusII支持Altera的IP核,包含了LPM/MegaFunction宏功能模块库,使用户可以充分利用成熟的模块,简化了设计的复杂性、加快了设计速度。对第三方EDA工具的良好支持也使用户可以在设计流程的各个阶段使用熟悉的第三方EDA工具。此外,QuartusII通过和DSPBuilder工具与Matlab/Simulink相结合,可以方便地实现各种DSP应用系统;支持Altera的片上可编程系统〔SOPC〕开发,集系统级设计、嵌入式软件开发、可编程逻辑设计于一体,是一种综合性的开发平台。Ma*plusII作为Altera的上一代PLD设计软件,由于其出色的易用性而得到了广泛的应用。目前Altera已经停顿了对Ma*plusII的更新支持,QuartusII与之相比不仅仅是支持器件类型的丰富和图形界面的改变。Altera在QuartusII中包含了许多诸如SignalTapII、ChipEditor和RTLViewer的设计辅助工具,集成了SOPC和HardCopy设计流程,并且继承了Ma*plusII友好的图形界面及简便的使用方法。AlteraQuartusII作为一种可编程逻辑的设计环境,由于其强大的设计能力和直观易用的接口,越来越受到数字系统设计者的欢迎。2.2.2QuartusII功能简介QuartusII是Altera公司的第四代可编程逻辑器件集成开发环境,提供从设计输入到器件编程的全部功能。QuartusII可以产生并识别EDIF网表文件、VHDL网表文件和VerilogHDL网表文件,为其他EDA工具提供了方便的接口,可以在QuartusII集成环境中自动运行其他EDA工具。利用QuartusII软件的开发流程可概括为以下几步:设计输入、设计编译、设计定时分析、设计仿真和器件编程。如图2.3图2.3功能的菜单界面(1)设计输入QuartusII软件在“File〞菜单中提供“NewProjectWizard…〞向导,引导设计者完成工程的创立。当设计者需要向工程中添加新的VHDL文件时,可以通过“New〞选项添加。(2)设计编译QuartusII编译器完成的功能有:检查设计错误、对逻辑进展综合、提取定时信息、在指定的Altera系列器件中进展适配分割,产生的输出文件将用于设计仿真、定时分析及器件编程。①首先确定软件处于编译模式,可以通过“Processing〞菜单进展选择。②在“Processing〞菜单中选择“plierSetting〞项。可以进展器件选择、模式设定、综合和适配选项设定及设计验证等。③单击“Processing〞菜单下的“Startpilation〞项,开场编译过程。④查看编译结果。(3)设计定时分析单击“Project〞菜单下的“Timingsetting…〞选项,可以方便地完成时间参数的设定。QuartusII软件的定时分析功能在编译过程完毕之后自动运行,并在编译报告的Timing文件夹中显示。其中我们可以得到最高频率fma*、输入存放器的建立时间tSU、引脚到引脚延迟tPD、输出存放器时钟到输出的延迟tCO和输入保持时间tH等时间的详细报告,从中可以清楚地判定是否到达系统的定时要求。(4)设计仿真QuartusII软件允许设计者使用基于文本的向量文件〔.vec〕作为仿真器的鼓励,也可以在QuartusII软件的波形编辑器中产生向量波形文件(.vwf)作为仿真器的鼓励。波形编辑方式与MA*+pulsII软件的操作相似。在“Processing〞菜单下选择“SimulateMode〞选项进入仿真模式,选择“SumlatorSettings…〞对话进展仿真设置。在这里可以选择鼓励文件、仿真模式〔功能仿真或时序仿真〕等,单击“RunSimulator〞即可开场仿真过程。(5)器件编程设计者可以将配置数据通过MasterBlaster或ByteBlasterMV通信电缆下载到器件当中,通过被动串行配置模式或JTAG模式对器件进展配置编程,还可以在JTAG模式下给多个器件进展编程。利用QuartusII软件给器件编程或配置时,首先需要翻开编程器〔在“New〞菜单项选择项中选择翻开“ChainDescription〞〕,在编程器中可以进展编程模式设置(Mode下拉框〕、硬件配置〔“ProgrammingHardware〞对话框〕及编程文件选择〔“AddFile…〞按钮〕,将以上配置存盘产生.cdf文件,其中存储了器件的名称、器件的设计及硬件设置等编程信息。当以上过程正确无误后,单击“Start〞按钮即可开场对器件进展编程配置。3.1直流电机直流电机的构造图3.1直流电机的物理模型图其中,固定局部有磁铁,这里称为主磁极;固定局部还有电刷。转动局部有环形铁心和绕在环形铁心上的绕组。(其中2个小圆圈是为了方便的表示该位置上的导体电势或电流的方向而设置的)上图表示一台最简单的两极直流电机模型,它的固定局部〔定子〕上,装设了一对直流励磁的静止的主磁极N和S,在旋转局部〔转子〕上装设电枢铁心。定子与转子之间有一气隙。在电枢铁心上放置了由A和*两根导体连成的电枢线圈,线圈的首端和末端分别连到两个圆弧形的铜片上,此铜片称为换向片。换向片之间互相绝缘,由换向片构成的整体称为换向器。换向器固定在转轴上,换向片与转轴之间亦互相绝缘。在换向片上放置着一对固定不动的电刷B1和B2,当电枢旋转时,电枢线圈通过换向片和电刷与外电路接通。3.1.2根本工作原理图3.2对图3.1所示的直流电机,如果去掉原动机,并给两个电刷加上直流电源,如上图〔a〕所示,则有直流电流从电刷A流入,经过线圈abcd,从电刷B流出,根据电磁力定律,载流导体ab和cd收到电磁力的作用,其方向可由左手定则判定,两段导体受到的力形成了一个转矩,使得转子逆时针转动。如果转子转到如上图〔b〕所示的位置,电刷A和换向片2接触,电刷B和换向片1接触,直流电流从电刷A流入,在线圈中的流动方向是dcba,从电刷B流出。此时载流导体ab和cd受到电磁力的作用方向同样可由左手定则判定,它们产生的转矩仍然使得转子逆时针转动。这就是直流电动机的工作原理。外加的电源是直流的,但由于电刷和换向片的作用,在线圈中流过的电流是交流的,其产生的转矩的方向却是不变的。[4]实用中的直流电动机转子上的绕组也不是由一个线圈构成,同样是由多个线圈连接而成,以减少电动机电磁转矩的波动,绕组形式同发电机。3.2直流电机速度控制系统电路安排在进展HDL〔无论VHDL或Verilog〕编程之前,需要熟悉整个硬件系统,设计其构造图。接下来,就可以编写HDL与绘制HDL的模块图。图3.6所示为直流电机速度控制系统的构造图,对FPGA用VHDL进展编程,任务是接收编码器的输入,比较目标速度之后,产生PWM及方向信号输出。图3.33.3直流电机速度控制系统的总体模块图要想控制直流电机就必须产生正确的输出、输入端口信号。通过完成直流电机速度控制系统各个组成局部的设计,再把这些局部组装起来,形成完整的总体设计,命为motorctrl,仿真出顶层设计图,其外部端口如图3.4所示。图3.4对外的端口引脚名称如下:(1)输入:clk、reset、speed_now[7…0]、target_speed[7…0]、th_speed[7…0](2)输出:pwme其中,clk为时钟信号,speed_now[7…0]为外部检测直流电机的速度,target_speed[7downto0]为设定电流电机预定到达目标的速度值,th_speed[7…0],为设定直流电机进入弱加速度的临界速度差值,pwme为控制直流电机转动信号。3.4直流电机速度控制系统VHDL程序设计驱动电机运行驱动电路驱动电机运行驱动电路根据输入信号产生直流电机控制数据控制信号模数转换CLK3.5直流电机速度控制系统的调试及运行仿真结果如以下图、分别赋值000,111,101时,当clk时钟信号为上跳沿时,输出为00000000,11111111,10000000(0,255,128)并保持一个周期。时序赋值时序仿真运行引脚分配图3.6结果分析4设计总结这次的自动化课程设计历时两个星期,这两个星期的的日子里在王立谦教师的帮助下成功完成了这个有挑战性的任务要求。在这次的课程设计中,在收获知识的同时,还收获了阅历,收获了成熟,在此过程中,我们通过查找大量资料,请教教师,以及不懈的努力,不仅培养了独立思考、动手操作的能力,也提高并培养了我的严谨的科学态度。更重要的是,在实验室,我们学会了很多学习的方法。而这是日后最实用的,真的是受益匪浅。要面对社会的挑战,只有不断的学习、实践,再学习、再实践。从一开场写程序到上机调试,时序仿真,引脚配置等等都遇到了很多问题。一开场由于长时间没有接触QuartusII,对于软件的操作很是生疏再加上对于以前的知识的遗忘,导致程序的问题很多在教师的帮助和自己的思考下也都得到了解决。之后由于没有飞线,导致电机的速度没有发生变化。后来经过测量,在教师的帮助下了解硬件连接装置,测出了引脚分配图序。使得实验成功。这次的综合课程设计使自己有了一个思考的过程,和对VHDL语言的一次理解的加深。王立谦教师参考文献王金明,杨吉斌.数字系统设计与VerilogHDL[M].:电子工业,冯小平

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论