先进的电子封装技术阐述_第1页
先进的电子封装技术阐述_第2页
先进的电子封装技术阐述_第3页
先进的电子封装技术阐述_第4页
先进的电子封装技术阐述_第5页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

先进的电子封装技术阐述传统的封装技术在市场上占有90%以上的份额,不过,可望到2006年先进封装技术在市场上将占有30%的份额。随着封装技术的进步,层出不穷的新材料、新技术随之问世,如象;为顺应潮流的发展,无铅焊料产品也被应用到封装技术中,这种材料对今后的技术发展将起到很重要的作用及在保护环境方面立下功劳。光电子技术在最近两年也已面市,使电子组装技术又上了一个台阶,产生了新的飞跃。2基于SMT的先进封装技术先进的封装和互连优于传统技术。先进的封装和互连技术将半导体与表面组装技术相结合,不仅降低了产品成本、改善了性能、提高了密度,而且还使封装的尺寸更小。与传统的封装比较,明显地降低了新产品互连点的数量。例如;板子上装有倒装片的塑料BGA有几个通过高熔点的焊料凸点直接连接于小型BT纤维玻璃基板的硅芯片。然后,把共晶焊料凸点用于基板和PCB组装之间的互连点。其它几个主要差别是:新型封装相当小,使用柔性电路或层压基板替代引线框架,可用焊料凸点或导电胶连接芯片,而不是用线焊的方法(和通过针脚或凸点的面阵列使封装和PCB之间形成互连,替代了四周引线的连接方法),可把半导体芯片和无源元件组合构成一个组件。目前,使用的先进封装技术种类繁多,本文介绍其中的几种:3板上倒装片和板上芯片板上倒装片(FCOB)是20多年前IBM公司为了满足用户对高速计算机的需求而研制的。首次研制成功的倒装片工艺是可控坍塌芯片连接(C4),其设计是采用机电一体化的方法将硅芯片与陶瓷基板相连接(见图2所示)。从某些方面来看,由于液化焊料凸点表面张力的作用,这种技术可使芯片自身能够对准板上的焊盘,为此,使这种技术实现了高产量。然而,由于通孔的方法在通用芯片的封装中成本相对来说比较合理,而陶瓷基板价格昂贵,使得C4倒装片不能够得到广泛的应用。而事实上,倒装片技术远比市场上的传统技术先进得多。随着质量的提高和成本的下降,FCOB的产量也随之增长。由于芯片是直接贴装到板上的,所以,不需使用引线框架材料和线焊、模压、边缘修整和成型工艺,使得这种技术能够得到有效的应用。上述优点还可使互连点的布局更加致密,提高了密度。与传统的互连方法比较,FCOB的芯片和板之间的导电通路更短,这样就减少了电子干扰和降低了噪音,同时提高了性能。板上芯片(COB)类似于FCOB,其芯片的互连面朝上,在传统的工艺中,都是采用线焊的方法将其与板上焊盘互连。由于没有了引线框架,不仅使COB降低了成本,而且还提高了性能,不过,必须用环氧树脂〃顶部植球”的方法来保护芯片和线焊。4凸点互连技术凸点互连技术(BIT)要求使用与半导体工业在背面未端组装中使用的设备和材料相同。应用这种先进的封装,将Au凸点植于晶圆上,用银环氧填料形成与基板的互连(见图4)。为了解决底层填料的慢速流淌的问题而开发研究了BIT工艺,并要求在贴装倒装片之前,将环氧材料施加到基板上。金凸点不同于C4T艺中使用的材料,其不会坍塌或回流。Au凸点会起到整平的作用,而且使用少量的导电胶就可实施涂覆操作,并脱离底层填料,在芯片和板之间形成电子连接。图4在组装半导体背面未端时,用Au给晶圆植球,并通过底层填料,使用导电胶实现与基板上焊盘的互连,这样,就可解决夹在中间层的化合物慢速流淌的问题。BIT的缺点是:由于金凸点不能液化,就没有可使芯片与基板对准的表面张力,金凸点在其被施加的位置上固化。由于这个原因,BIT对贴装的可重复性要求很高。5多芯片模块(MCM)几年前,在推荐使用MCM时,要求使用容纳了两个或更多硅芯片的小型层压基板、陶瓷基板或硅基板。据说它对提高IC密度是一种有效的方法。然而,MCM自身还存在着一些问题。业已证实,PCB上的细印迹的设计和制造即耗时,成本又高。此外,随着各种半导体加工工艺的进步,芯片尺寸的缩小,由于基板对细印迹的更高要求,为此需要重新进行设计。最后,是否能够提供经济、可靠的“已知合格芯片”(KGD)也是一个重要问题。对于传统的应用来说,在将芯片组装到电路中之前,对封装的芯片进行老化和电子测试是切实可行的。如果IC有问题的话,可将封装与有缺陷的芯片一同丢弃掉,也值不了多少钱。而使用MCM,一个芯片有缺陷将导致整个模块报废。由于在晶片级封装中芯片不能得到适当的老化,所以,必须对其进行测试,以便确定其是否为KGD,工艺成本高否及效果是否不佳。(KGD的焊盘并不象传统封装的^那样已有了标准)。因此,通常只能从一个渠道获得KGD,这种渠道将要花费很多的时间和付出很大一笔资金。MCM主要是用于对尺寸和性能有较高要求的高成本军事和航空产品中。为此,不应将MCM看作一种可行的技术。此外,即使焊盘生产向着标准化的方向发展,生产厂家仍在开发更新的、更有效的KGD生产的测试方法。6芯片尺寸封装(CSP)芯片尺寸封装(CSP)目前被定义为封装尺寸与芯片尺寸相当的一种先进IC封装形式,封装体与芯片尺寸相比不大于120%。其尺寸大约为传统的多引脚QFP的1/3,CSP在成本、密度、组装量和性能上都占优势。CSP还可以解决与FCOB、COB和MCM裸芯片组装工艺相关的IC测试问题,也就是说,在使用标准的IC时,所有的CSP实际上都能够贴放到管座中,并滞留。某些CSP的布局看上去及操作上很象倒装片,不过,不需要底层填料。CSP的片式引线和热塑胶粘剂是柔性的,这样的话,基板就会由于不均衡的CTE应力和材料而膨胀,因此,就不需要底层填料了。微型BGA就是一个例子。它是用弹性胶粘剂将芯片以机械方法与柔性电路连接和以热感应的方法与柔性电路上的“S”形带形成连接。柔性电路可将IC焊盘上的I/O重新分配到共晶焊料球的标准阵列上。焊料球被支撑在弹性材料隔离片上,可随意移动,而不会使焊点上或芯片面上产生应力(见图5所示)。CSP允许使用这种标准化的管脚出线,这样,对于降低了芯片尺寸和可使不同厂家生产的芯片能够在使用中保持稳定性。CSP主要用于存储器元件,但是,最终将被用于芯片的I/O大于2000引线的高性能应用中。由于CSP是以现有的SMT技术作为基础,预计CSP将向着大规模生产过渡,以满足裸芯片MCM的需求。先进封装技术之一是Z轴材料互连,为一种倒装片工艺。这种技术使用液体或薄膜类型的专用导电胶。Z轴材料是由包裹在导电材料的非导电物质中的悬浮焊料珠组成的。当对植有焊料球的芯片施加压力时,Z轴材料压缩,焊料珠分裂,使其凝固,并在焊料球与基板间形成导电通路,为此,也就不需要引线来连接芯片与基板了建立一通道的导电通路,为此就不需分离连接于基板焊盘的芯片的键合或引线。虽然,该技术具有很大的潜力,但是,其毕竟是一种新技术,存在着许多需要克服的不足之处:Z轴互连不能与C4倒装片和共晶焊料BGA共享自对准特性。此外,粘合力必须具有足以分裂非导电焊料珠的能力。8更先进的封装技术芯片上引线(LOC)和引线上芯片(COL)是目前SMT生产中涌现出的先进封装技术。这两种技术是使用传统的线焊方法使芯片与小型引线框架形成电子连接。因此,使用LOC技术,有引线框架的引线可连接到芯片的面上,而不是连接于底部(沿着芯片的中心轴进行线焊,而不是在四边进行线焊,这样就可使引线更短)。而使用COL技术,通过较短的线焊可将引线框架上的引线连接到芯片的底部,这种技术可获得极好的电子性能。LOC和COL的尺寸基本上与芯片相等。塑料球栅阵列(PBGA)使封装实现了极小化,其使针脚分布于底部。多数PBGA使用不同的COB技术将单芯片连接到有引线框架类型带的BT层压板。芯片和线焊用环氧树脂包封,为了与板子形成互连,添加外部焊料球阵列。提高了间距和共晶焊料球明显地简化了PBGA与板子组装的工艺。PBGA

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论