《数字时钟问题研究开题报告》_第1页
《数字时钟问题研究开题报告》_第2页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

开题报告学院专业及班级姓名学号指导教师题目名称基于labview的数字时钟的研究选题的依据和意义,研究的主要问题,拟达到的目的:选题的依据和意义新产品和新技术层出不穷,电子技术的发展日新月异,在这样的生活中,我们越来越关注数字产品和时间,也关注时间和数字产品的组合-数字时钟。因此,数字钟更能体现其价值,随着生活质量的提高,人们对数字时钟的要求越来越高,不仅是以前的LED数字时钟,而且还有更多的产品,例如数字闹钟,数字备忘录,单芯片数字时钟等。单片机数字钟是一种应用广泛,产业链和供应链庞大的数字钟。随着科技的发展,电子技术在社会生活中的作用也越来越重要,而利用其生产制造出的电子产品已成为国民经济的强大推动力。数字电子钟是一种用数字电子技术实现对日、时、分、秒计时的装置。虚拟仿真作为新型电子测量技术,克服了传统仪器资源不足,硬件维护、维修不及时等负面影响,其测量精度、稳定性和可靠性都要优于传统仪器。2、研究的主要问题数字时钟电子电路的模拟和仿真系统的实现主要通过labview和计算机网络技术完成,通过实际的电子电路为目标,对其进行抽象处理,之后直观的将其描述出来,以此实现用户和系统两者的互相反应,并且还能够对电路的工作过程进行展示,对电子电路进行模拟,对波形进行显示和缩放,之后仿真数字电路,并且还有数字电路和混合电路的仿真工作点。以此就能够确定本文所使用的架构——B/S,只要在用户端将计算机安装进去,实现两者的连接,就能够访问系统,之后就能够选择电子电路的模拟内容。3、拟达到的目的需要实现电子时钟的设计和仿真,也就是说,通过获取计算机的系统时间,将其分离为数字,然后通过布尔显示来进行显示。数字显示主要由七个布尔值显示组成,其原理类似于七个数字管。7段数码管主要通过其7个布尔值不同的真假值显示不同的数字。对应于0-9的7段布尔显示值被一一存储在布尔数组中。只有提取此数组的不同段,它才能显示不同的值。例如,“0”提取数组的0-6位分别分配给7段布尔显示。通过类推,可以实现九个数字的可视化,即0到9。此外,还需要实现时钟功能的多样化,例如增加显示时间段,星期甚至是闹钟功能,并可以自定义时间显示等,以使界面简洁生动,操作方便和用户的理解。研究方法、研究步骤和所需条件:研究方法主要对这次系统设计中所涉及到的一些难点与重点内容进行系统概述与总结。在本次的系统设计中,通过查阅大量的参考文献本次课题以及结合实际的设计情况,对数字时钟系统设计的重点本次课题以及一些难点做了简单的总结介绍。当然部分总结的内容也是在该系统设计过程中所遇到的问题,因此结合这些问题本章进行了总结并提出一些解决方案等。研究步骤(1)首先上网查询有关数字时钟和LabVIEW的相关资料,详细了解了单片机的结构与工作原理本次课题以及基于LabVIEW的数字时钟的市场发展前景,对系统方案设计进行了初步的判断与方案确定。(2)加强学习相关知识,对系统软件设计过程中进行了初步的软件方案设计。(3)对系统进行整体框图及流程图设计,分别实现其软件与硬件过程的设计。(4)对控制系统单元硬件电路进行器件进行选型和原理图设计本次课题以及硬件的制作。(5)对该设计中控制器控制单元的每个部分进行了逻辑单元的设计。所需条件LabVIEW实验平台是核心,包括实验原理、仿真实验、在线实验、远程实验4个VI资源模块。平台选用LabVIEW虚拟仪器技术进行设计搭建,主要目的是实现良好的人机交互,充分调动、激发学生自主学习的积极性与主动性。良好的人机交互性设计重点体现在实验平台图形用户界面的友好设计和虚拟仿真实验模块实验操作。图形用户界面友好设计。LabVIEW实验平台对应的图形用户界面,即主程序和各子程序的前面板设计,遵循简约、通用、一致性的原则。通过LabVIEW实验平台提供的多元化的实验方式,熟悉和掌握现代传感测试技术方式,紧跟技术发展的步伐,在潜移默化中培养学生深度分析、思考、解决复杂问题的能力。研究工作进展计划:1.2018年12月10日之前,完成课题征集、学生选题及任务书下达等相关工作。2.2019年1月20日之前,完成毕业论文(设计)的开题和前期检查工作。3.2019年3月25日之前,完成毕业论文(设计)的初稿。4.2019年4月12日之前,完成毕业论文(设计)的中期检查工作。5.2019年5月31日之前,完成毕业论文(设计)评阅、检测与答辩工作。5.2019年6月10日之前,完成毕业论文(设计)的质量分析和总结工作,做好资料的收集、整理和归档工作,同时向教务处实践教学科报送材料。主要参考文献、资料:[1]杨坤漓.数字电子时钟逻辑电路的教学设计与仿真[J].电子制作,2019(20):29-30+38.[2]刘宇超.基于液晶显示屏的数字电子时钟设计[J].时代农机,2017,44(12):114+116.[3]段惠敏,李翠花,郑娟.数字通信系统中位同步时钟提取的改进设计[J].蚌埠学院学报,2018,7(02):57-61+68.[4]许亚迪,张路莹,周麟坤.一种数字电子时钟的设计[J].中国新通信,2018,20(08):109.[5]刘颖杰,李波,吕紫薇.基于VHDL语言的数字时钟设计[J].现代经济信息,2018(12):434.[6]杨斌,史亚维.数字芯片中时钟产生模块的设计与验证[J].电子世界,2018(18):153.[7]刘晓萌.基于单片机的多功能数字时钟设计[J].科技经济市场,2017(07):17-18.[8]陈高琳.数字电路中的跨时钟域电路[J].福建电脑,2017,33(07):123-124+131.[9]刘晗.稳定低功耗全数字时钟产生电路的研究[D].清华大学,2017.[10]YueHu,TianhuWang,TianyuChen,NaipingSong,KemingYao,YinshengLuo.DesignandimplementationoftestingsystemofLEDdriverpowerbasedonLabVIEW[J].Optik,2020,200.[11]LuzMaríaMartínez,MarceloVidea.Differentapproachestoteachthermalanalysis;rolesofundergraduatestudents:trainee,tutoranddesigner[J].InternationalJournalonInteractiveDesignandManufacturing(IJIDeM),2019,13(4).[12]LukasDanys,RadekMartinek,ZdenekSlanina,JakubKolarik,ReneJaros.Theimpactofrainonperformanceofvisiblelightcommunication[P].SymposiumonPhotonicsApplicationsinAstronomy,Communications,Industry,andHigh-EnergyPhysicsExperiments(WILGA),2019.指导教师意见审核意见:

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

最新文档

评论

0/150

提交评论