逻辑代数一章举例_第1页
逻辑代数一章举例_第2页
逻辑代数一章举例_第3页
逻辑代数一章举例_第4页
逻辑代数一章举例_第5页
已阅读5页,还剩17页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、逻辑代数一章举例2、三极管的开关特性3、可靠截止与可靠饱和4、三极管的开关时间5、二极管与门和或门6、二极管门电路的特点7、三极管非门R1DR2AF+12V+3V三、三极管非门嵌位二极管(三极管的饱和压降假设为0.3V)FA01输入10输出真值表R1DR2F+12V+3V三极管非门D1D2AB+12V二极管与门四、DTL与非门1.体积大、工作不可靠。2.需要不同电源。3.各种门的输入、输出电平不匹配。分立元件门电路的缺点与分立元件电路相比,集成电路具有体积小、可靠性高、速度快的特点,而且输入、输出电平匹配,所以早已广泛采用。根据电路内部的结构,可分为TTL、MOS集成门电路等。+5VFR4R2R13kT2R5R3T3T4T1T5b1c1ABC3-3-1TTL与非门的基本原理C+VBANNNNPPPPCCR1+V1T1CRBACCT1的内部结构1.任一输入为低电平(0.3V)时“0”1V不足以让T2、T5导通三个PN结导通需2.1V+5VFR4R2R13kT2R5R3T3T4T1T5b1c1ABC+5VFR4R2R13kR5T3T4T1b1c1ABC1.任一输入为低电平(0.3V)时“0”1Vuouo=5-uR2-ube3-ube43.6V高电平!2.输入全为高电平(3.6V)时“1”全导通电位被嵌在2.1V全反偏1V截止+5VFR4R2R13kT2R5R3T3T4T1T5b1c1ABC2.输入全为高电平(3.6V)时+5VFR2R13kT2R3T1T5b1c1ABC全反偏“1”饱和uF=0.3VTTL与非门芯片举例CT74LS00是一种典型的TTL与非门器件,内部含有4个2输入端与非门,共有14个引脚。u0(V)ui(V)123UOH(3.6V)UOL(0.3V)传输特性曲线u0(V)ui(V)123UOH“1”UOL(0.3V)阈值UT=1.4V理想的传输特性输出高电平输出低电平3-3-2电压传输特性1.输出高电平UOH、输出低电平UOL

UOH2.4V

UOL

0.4V便认为合格。

典型值UOH=3.4VUOL

0.3V。2.阈值电压UTui<UT时,认为ui是低电平。ui>UT时,认为ui是高电平。UT=1.4V3-3-3主要参数3.噪声容限电压TTL门电路的输出高低电平不是一个值,而是一个范围。同样,它的输入高低电平也有一个范围,即它的输入信号允许一定的容差,称为噪声容限。噪声容限电压可以衡量门电路的抗干扰能力4.输入低电平电流IIL与输入高电平电流IIH(1)输入低电平电流IIL——是指当门电路的输入端接低电平时,从门电路输入端流出的电流。(2)输入高电平电流IIH——是指当门电路的输入端接高电平时,流入输入端的电流(很小)。

5.扇出系数门电路输出驱动同类门的个数+5VR4R2R5T3T4T1前级T1T1IiH1IiH3IiH2IOH前级输出为高电平时+5VR2R13kT2R3T1T5b1c1前级IOLIiL1IiL2IiL3前级输出为低电平时输出低电平时,由负载流入的电流(灌电流):输出高电平时,向负载流出的电流(拉电流):一般与非门的扇出系数为10。由于IOL、IOH的限制,每个门电路输出端所带门电路的个数,称为扇出系数。6.平均传输延迟时间tuiotuoo50%50%tpd1tpd2平均传输延迟时间越小越好!1.悬空的输入端相当于接高电平。2.为了

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论