




版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
数字电子技术基础考试试题A6.按触发方式触发器可分为、和三类。班级学号姓名7.输出仅和当前输入有关的电路为电路,输出仅和原状态有班级:学号:姓名:六七总分关,和输入无关的电路为电路,输出不仅和当前输入有关,而题号一得分二三四五且和原状态有关的电路为电路。8.时序电路的状态转换表如表1SX,签字0则输出序列F为。装订※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※一、概念(20分)1.余3码是表1状态转换表码,减3后是码,加上后六种状态是X01n码。SS0101SS12(A)余3,8421,5421BCD(B)8421,有权,无权(C)循环,2421BCD,有权(D)无权,8421BCD,84212S2S03SS20SFn+19.用16K×1的动态随机存储器RAM2116扩展为存储容量3216的存储器需2.TTL三态门输出有三种状态3.CMOS逻辑电路的基本单元是和。、要多少片RAM2116()32。和。()644.一组合电路输入信号的变化顺序有以下三种情况,当竞争冒险。时,将可能出现(C)128()256线10.集成555电路在控制电压端CO处加控制电压U,则555内部电压()00→01→11→10(B)00→11→01→10(C)00→10→11→015.PROM与阵列需要PLA是根据需要产生列的规模。CO比较器C和C的基准电压将分别变为。12(A)2UCO/3二、(20分)()UBCO/3()UC(D)UCO/2CO()全译码,乘积项()编程,最小项(C)编程,最简与或式()最简与或式,全译码(E)全译码,最小项1.分析图1集成逻辑门功能,并说出输出高、低电平的电压,和两个CMOS门组成的同样功能电路有什么不同?器修改为可控单时钟输入的可逆计数器。时钟输入信号为CP,控制可逆计数器的输入信号为U/D,控制信号U/D为低电平时为加计数,高电平时为减计数。74193功能表如表2所示。DD班级学号姓名DDDDDDFARRCCCBUD0A装订01001※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※B1D2DD1QQ223332图1答:图3表274193功能表输入输出UDR10000D2D10Q21033×××××0111××××00002.时序电路状态转换图如图2所示。设X为输入信号,F为输出信号,请说明当X=0和X=1时的电路逻辑功能。能否自启动?如果不能,请修改。D32D10D3210O↑11××××××××××××保持10解:/F线图2答:15分)请在图3所示的框图A中设计一组合电路,将双时钟控制的可逆计数15分)图4所示电路由ADC0809DAC0832和74373构成的自动增益调节电班级学号姓名路。74373是锁存器,当OE为高电平时,输出D~D得到输入D~D的数据。请7070分析其工作原理。15分)图5由移位寄存器74195和4位D/A转换电路组成,输出模拟电压最小值为1V。74195功能表如表3所示。76ΩU5DD1.分析电路的工作原理;+)REFREF4装订DDD3※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※FB274373E2.画出输出电压u的波形?ui1o6∞OUT10000AD05D~uo4D30D7OUT2+DDD0D~D7)2REF88R1701012330DJJK1uOK图4230123解:图5表374195功能表线输入输出LOAD0…3J0n+11n+12n+13n+1Qn1RK×××10×↑×011111×0×××××××××00000011…3123D3QnQ2nQ2nQ2nQ2n10×××××0n0n01n0n0n2n1n1n3n2n2n1111↑↑↑↑001110n1n2n10Q0n0n1n2n解:班级学号姓名解:DDCCBBAA与阵列装订HGFE※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※或阵列参考答案答图6一、概念(20分)1.余3码是码,减3后是码,然后加上后六种状态码。是(A)余3,8421,5421BCD(B)有权,无权(C)循环,2421BCD,有权(D)无权,8421BCD,8421答:D15分)请用EEPROM实现图()编码至图(b)编码的转换。并说出图6(b)编码。提示:图6()和图6(b)的第一个状态都是0000,图6()高到低位ABCD,图6(b)高到低位EEPROM阵列在答图6上实现)2.TTL三态门输出有三种状态、线和。答:0、1和高阻3.CMOS电路的基本单元是答:CMOS逻辑反相器和CMOS传输门或CMOS和PMOS。和。01014.一组合电路输入信号的变化顺序有以下三种情况,当时,将可能出现竞争冒险。图6()图6(b)(A)00→01→11→10(B)00→11→01→10(C)00→10→11→01答:B5.PROM与阵列需要Sn班级学号姓名SS/1S/1001,PLA是根据需要产生,从SS/0S/0112而减小了阵列的规模。(A)全译码,乘积项(C)编程,最简与或式SS/0S/0220(B)编程,最小项SS/0S/0320SF/装订※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※(D)最简与或式,全译码(E)全译码,最小项答:A6.按触发方式触发器可分为答:110001009.用16K×1的动态随机存储器RAM2116扩展为存储容量32K×16、和三的存储器需要多少片RAM2116(A)32(B)64(C)128(D)256答:A。类。7.输出仅和当前输入有关的电路为仅和当前输入有关,而且和原状态有关的电路为答:组合、摩尔、米莱电路。COU10.集成555电路在控制电压端处加控制电压,则555CC内部电压比较器和的基准电压将分别变为。12线UUUU(A)2/3(B)/3(C)(D)/2S8.时序电路的状态转换表如表1答:C、D0XF=01011101,则输出序列为。表1状态转换表三、(20分)1.分析图1集成逻辑门功能,并说出输出高、低电平的电压,和两个CMOS门组成的同样功能电路有什么不同?X01DD班级学号姓名DDDD0/FDDFA图2XMX当=0,逻辑功能为=10计数器,当=1时,逻辑功装订※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※BM能为=9计数器。不能自启动。将1111状态箭头转向任一状态。图1分)请在图3所示的框图A中设计一组合电路,将双时钟控制答:1是或非门CP,控制可逆计数器的输入信号为,控制信号为低电平时为加计数,FABABU/DU/D1高电平时为减计数。74193功能表如表2所示。nn,就是个串联的驱动管,输出低电nUn平的电压值就是个NMOS管导通时压降之和。若个输入全是低电RRACCCB11RnRUD平时,就是个负载管并联,使负载电阻变小,输出高电平电压值变高。CCCB线01230QDUD00A1为了保持和前后级电路的电平电压的一致性,在每个输入和输出端增加一个CMOS反相缓冲器。DDQ111220D012300QDQ31112D32D23D23U答图3低电平为约等于0~0.1V,高电平约等于。图3XF2.时序电路状态转换图如图2所示。设为输入信号,为输出信OXX号,请说明当=0和=1时的电路逻辑功能。能否自启动?如果不能,表274193功能表请修改。输入输出班级学号姓名CPCPRLDDDDQQQ.图4中的8位ADC08098位数字量和输入模拟DQUD32103210u信号成正比。输入模拟信号越大,输出数字量越大。ADC0809输出数××1×××××0000i字量接在DAC0832的低8位数据输入端。DDDDDD××00DD321032102.集成DAC0832与运算放大器接成反相比例放大器。输入电压信号↑101××××1↑01××××1101××××加计数减计数保持uRRu接至,内部的反馈电阻成为放大器的输入电阻。输出电压信号装订iO※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※U接至TT电阻网络的等效电阻值受输入数字量的控制。即输入电阻不变,电阻网路的等效电阻变化,其反相比例放大器的增益也随之变化。3.根据运算放大器工作在负反馈的线性工作状态,可以求出执行减计数功能时,实现的逻辑表达式为。CPU/DCPDuu。iO(D•2D•2D•2)017U/DR28R017U其增益为:2)综合两个表达式,设计的组合电路A如答图3所示。分)图4所示电路由ADC0809、DAC0832和74373构成的自动增u8AOUuD•2D•2D•2017i017从上式可以看出,输入倒T网络的数字量越大,增益越小。综合两部分电路,可知输入模拟电压越大,输出数字量越大,增益越小。反之,输入模拟电压越小,输出数字量越小,增益越大。以保证输出电压在一定的范围内,达到增益可调的设计指标。DD益调节电路。74373是锁存器,当OE为高电平时,输出~得到输入线70DD~的数据。请分析其工作原理。7076ΩU5DD+)REFREFFB4分)图5由移位寄存器74195和4位D/A转换电路组成,输出3D274373EDu16iD∞00000REF5OUT1模拟电压最小值为1V。74195功能表如表3所示。1.分析电路的工作原理;4~uDo307OUT2+DD0D~D7)2881D70R1图4012012JJKuKOu2.画出输出电压的波形?o班级学号姓名uo解:1.图1(b)编码是格雷码。2.EEPROM实现图6(a)编码至图6(b)编码的转换需要与阵列固定、或阵列可编程的PLD阵列图如答图6tO答图5所示。DDC与装订C阵※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※※B解:1.
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 林地协议书范本
- 果树托管协议书
- 柜子制作协议书
- 标准分销协议书
- 2025年土木专业竞聘试题及答案
- 2025年护理技术中级试题及答案
- 2025年阿里新php面试题及答案解析
- 2025年财富管理专业相关试题及答案
- 2025年通信专业课试题及答案
- 标签打样协议书
- 流浪狗测试题目及答案解析
- 印刷业财务管理制度
- 公积金变更协议书
- 医疗科室共享协议书
- 2025随州市曾都区城南新区办事处社区工作者考试真题
- 聚会饮酒免责协议书
- 合同签署延期协议书
- 2025年公路水运工程重大事故隐患判定标准深度解析
- 等离子体光学器件设计-全面剖析
- 多模太赫兹量子级联激光器总体规模、主要生产商、主要地区、产品和应用细分研究报告
- 玉米烘干技术协议合同
评论
0/150
提交评论