版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
/446、当74LS148的输入端I。〜I7按顺序输入时,输出,~丫0为(3)。A、A、101 B、0107、一个两输入端的门电路,当输入为A、与非门 B、或门8、多余输入端可以悬空使用的门是(C、001 D、1101和0时,输出不是1的门是(D)。C、或非门 D、异或门B)。A、与门 BA、与门 B、TTL与非门9、数字电路中机器识别和常用的数制是(A、二进制 B、八进制C、CMOS与非门A)。C、十进制D、或非门D、十六进制10、能驱动七段数码管显示的译码器是(A)。A、74LS48BA、74LS48B、74LS138C、74LS148D、TS547异或门异或门四、简述题(共8分)1、组合逻辑电路有何特点?分析组合逻辑电路的目的是什么?简述分析步骤。 (4分)答:组合逻辑电路的特点是输出仅取决于输入的现态。分析组合逻辑电路的目的是找出已知组合逻辑电路的功能,分析的步骤为四步:①根据已知逻辑电路图用逐级递推法写出对应的逻辑函数表达式; ②用公式法或卡诺图法对的写出的逻辑函数式进行化简,得到最简逻辑表达式;③根据最简逻辑表达式,列出相应的逻辑电路真值表;④根据真值表找出电路可实现的逻辑功能并加以说明,以理解电路的作用。2、何谓编码?何谓译码?二进制编码和二一十进制编码有何不同?( 4分)答:编码就是把人们熟悉的特定信息编成机器识别的二进制代码的过程; 译码则是编码的逆过程,就是把机器识别的二进制代码还原成人们识别的特定信息。二一十进制编码则每四位二进制数对应一个十进制数,其中具有无效码;而二进制编码则不具有无效码。UA五、分析题(共12分)1、图9-42所示是ua、ub两输入端门的输入波形,试画 | ,出对应下列门的输出波形。 (4分)①与门②与非门③或非门④异或门解:对应输入波形,可画出各门的输出波形如右图红笔所示。2、写出图9-43所示逻辑电路的逻辑函数表达式。 (8分)ABFCD(a)ABFC(b)ABFCD(a)ABFC(b)图9-439.5.2逻辑电路图解:(a)图逻辑函数表达式: FADABCADCD(b)图逻辑函数表达式: FABBC六、计算画图题(共22分)1、化简下列逻辑函数(16分)F(AB)CAB=ABCFACABBC=ACBFABCABCABCABCABC=ABABBCFABCABBCD=ABBCBDF(AB)CACABBC=CABfAbbcbc=AbcF(A、B、C、D) m(0,1,6,7,8,12,14,15)=ABCACDBC&F (A、B、C、D)m(0,1,5,7,8,14,15) d(3,9,12)=ADBCABCACD2、(365)10=(101101101)2=(555)8=(16D)16(3分)3、(11101.1)2=(29.5)10=(35.4)8=(1D.8)16(3分)七、设计题(共8分)1、画出实现逻辑函数FABABC七、设计题(共8分)1、画出实现逻辑函数FABABC(4分)Ac的逻辑电路。F*应用能力训练附加题:用与非门设计一个组合逻辑电路,完成如下功能:只有当三个裁判(包括裁判长)或裁判长和一个裁判认为杠铃已举起并符合标准时,按下按键,使灯亮(或铃响),表示此次举重成功,否则,表示举重失败。解:附加题显然是一个三变量的多数表决电路。 其中三个裁判为输入变量,按键为输出变量。普通裁判同意为1分,裁判长A同意为2分,满3分时F为1,同意举重成功;不足3分F为0,表示举重失败。真值表为:ABCF00000010010001101000101111011111相应逵辑表达式为FABCABCABCACABABACA&二1L1B&f—Ll F&5 nc_ 第…1Q.章…检测题…….(共..100一分4.120分钟)…一、填空题:(每空0.5分,共20分)1、两个与非门构成的基本RS触发器的功能有置0、置1和保持。电路中不允许两个输入端同时为0,否则将出现逻辑混乱。2、钟控RS触发器具有“空翻”现象,且属于电平触发方式的触发器;为抑制“空翻”,人们研制出了边沿触发方式的JK触发器和D触发器。3、JK触发器具有置0、置1、保持和翻转四种功能。欲使JK触发器实现Qn1Qn的功能,则输入端J应接工,K应接1。4、D触发器的输入端子有,个,具有置0和置1的功能。5、时序逻辑电路的输出不仅取决于 输入的状态,还与电路已存的现态有关。6、组合逻辑电路的基本单元是 门申,路,时序逻辑电路的基本单元是 触发器。7、触发器的逻辑功能通常可用特征方程、功能真值表、状态图和时序图四种方法来描述。8、JK触发器的次态方程为Qn1JTKQn;D触发器的次态方程为Qn1Dn。9、寄存器可分为数码寄存器和移位寄存器,集成74LS194属于四位双向移位寄存器。用四位移位寄存器构成环行计数器时, 有效状态共有工个;若构成扭环计数器时,其有效状态是且个。10、构成一个六进制计数器最少要采用 三位触发器,这时构成的电路有上个有效状态,2个无效状态。11、施密特触发器具有回差特性,主要用于脉冲波形的 产生和变换。12、74LS161是一个16个管脚的集成计数器,用它构成任意进制的计数器时,通常可采用反馈清零法和反馈预置法。二、判断题(每小题1分,共10分)TOC\o"1-5"\h\z1、仅具有保持和翻转功能的触发器是 RS触发器。 (错)2、使用3个触发器构成的1t数器最多有8个有效状态。 (对)3、同步时序逻辑电路中各触发器的时钟脉冲CP不一定相同。 (错)4、利用一个74LS90可以构成一个十二进制的计数器。 (错)5、用移位寄存器可以构成8421BCD码计数器。 (错)6、555电路的输出只能出现两个状态稳定的逻辑电平之一。 (对)7、施密特触发器的作用就是利用其回差特性稳定电路。 (错)8、莫尔型时序逻辑电路中只有触发器而没有门电路。 (对)9、十进制计数器是用十进制数码“0〜9”进行计数的。 (错)10、利用集成计数器芯片的预置数功能可获得任意进制的计数器。 (对)三、选择题(每小题2分,共20分)1、描述时序逻辑电路功能的两个必不可少的重要方程式是(B)。A、次态方程和输出方程 B、次态方程和驱动方程C、驱动方程和特性方程 D、驱动方程和输出方程2、由与非门组成的基本RS触发器不允许输入的变量组合 SR为(A)。A、00 B、01 C、10 D、113、按各触发器的状态转换与时钟输入 CP的关系分类,计数器可为(A)计数器。A、同步和异步 B、加计数和减计数 C、二进制和十进制4、按计数器的进位制或循环模数分类,计数器可为(C)计数器。A、同步和异步 B、加计数、减计数C、二进制、十进制或任意进制5、四位移位寄存器构成扭环形计数器是(A)计数器。A、四进制 B、八进制 C、十六进制6、存在空翻问题的触发器是(B)A、D触发器 B、钟控RS触发器C、主从JK触发器D、维持阻塞D触发器7、利用中规模集成计数器构成任意进制计数器的方法是( B)A、复位法 B、预置数法 C、级联复位法8、不产生多余状态的计数器是(A)。A、同步预置数计数器 B、异步预置数计数器 C、复位法构成的计数器9、数码可以并行输入、并行输出的寄存器有( C)A、移位寄存器 B、数码寄存器 C、二者皆有10、改变555定时电路的电压控制端CO的电压值,可改变(C)A、555定时电路的高、低输出电平 B、开关放电管的开关电平C、比较器的阈值电压 D、置“0”端R的电平值四、简述题(共10分)TOC\o"1-5"\h\z1、时序逻辑电路和组合逻辑电路的区别有哪些?( 2分)答:主要区别有两点:时序逻辑电路的基本单元是触发器, 组合逻辑电路的基本单元是门电路;时序逻辑电路的输出只与现时输入有关,不具有记忆性,组合逻辑电路的输出不仅和现时输入有关,还和现时状态有关,即具有记忆性2、何谓“空翻”现象?抑制“空翻”可采取什么措施?( 3分)答:在一个时钟脉冲为“1”期间,触发器的输出随输入发生多次变化的现象称为 “空翻”。空翻造成触发器工作的不可靠, 为抑制空翻,人们研制出了边沿触发方式的主从型JK触发器和维持阻塞型的D触发器等等。这些触发器由于只在时钟脉冲边沿到来时发生翻转,从而有效地抑制了空翻现象。3、试述时序逻辑电路的分析步骤。 (3分)答:时序逻辑电路的分析步骤一般有如下几点:①确定时序逻辑电路的类型。根据电路中各位触发器是否共用一个时钟脉冲 CP触发电路,判断电路是同步时序逻辑电路还是异步时序逻辑电路。若电路中各位触发器共用一个时钟脉冲 CP触发,为同步,时序逻辑电路;若各位触发器的 CP脉冲端子不同,就为异步,时序逻辑电路;根据时序逻辑电路除CP端子外是否还有输入信号判断电路是米莱型还是莫尔型,如有其它输入信号端子时,为米莱型时序逻辑电路,否则为莫尔型时序逻辑电路。②根据已知时序逻辑电路,分别写出相应的驱动方程、次态方程、输出方程(注:莫尔型时序逻辑电路没有输出方程) ,当所分析电路属于异步时序逻辑电路, 还需要写出各位触发器的时钟方程。③根据次态方程、时钟方程或输出方程,填写状态转换真值表或状态转换图。④根据分析结果和转换真值表(或状态转换图) ,得出时序逻辑电路的逻辑功能。
4、试述米莱型时序逻辑电路和莫尔型时序逻辑电路的最大区别有哪些?( 2分)答:米莱型时序逻辑电路和莫尔型时序逻辑电路的最大区别就是米莱型电路不仅含有触发器,而且还含有其它类型的输入端子和门电路,而莫尔型电路仅含有触发器。五、分析计算题(共40分)1、试用74LS161集成芯片构成十二进制计数器。 要求采用反馈预置法实现。(7分)解:用74LS161集成芯片构成十二进制计数器的电路如下图所示:!T!T8-56。60寸~C「PNLSlbl Wo-2、电路及时钟脉冲、输入端D的波形如图10-43所示,设起始状态为“000”。试cpC cpC 1 “ ■> '图10-43检测题10.5.2逻辑图画出各触发器的输出时序图,并说明电路的功能。 (10分)解:分析:(1)电路为同步的米莱型时序逻辑电路;(2)各触发器的驱动方程:J1=DK1=Dj2=Q1nK2=Q1nj3=Q1nK3=Q;各触发器的次态方程:Q1n1Dn Q2n1Q1n Q3n1Q21(3)根据上述方程,写出相应的逻辑功能真值表:CPDQ1nQ2nQ3nQ1n+1Qn+1Qn+11J100000 0 02J10001 0 03J101000 1 0
4J00100015J00010003、写出图10-44逻辑图中各电路的次态方程。 (每图3、写出图10-44逻辑图中各电路的次态方程。 (每图3分,共18分)解:由状态转换真值表画出状态转换图:图10-44检测题10.5.3逻辑图解:由状态转换真值表画出状态转换图:Q2nQ1nQ0nQ2n+1Q1n+1Q0n+1000010001100010101011010100010101110110010111011解:(a)图:Qn1 A (b)图:Qn1Dn (c)图:Qn1 Qn(d)图:Qn1 Qn (e)图:Qn1 Q^n (f)图:Qn1 Qn4、根据表10-14所示状态转换真值表画出状态转换图和有效循环波形图。 (5分)表10-14 状态转换真值表有效循环是010—101―110—010,波形图如下:第」1章…检狈他(共一8。分一,...100.分钟).一、填空题:(每空0.5分,共23分)
1、一个存储矩阵有64行、64列,则存储容量为4096个存储单元。2、存储器容量的扩展方法通常有妄_扩展、立扩展和字、位同时扩展三种方式。3、可编程逻辑器件PLD一般由输入缓冲、与阵列、或阵列、输出缓冲等四部分电路组成。按其阵列和输出结构的不同可分为 PLA、PAL和GAL等基本类型。4、计算机中的内存储器和高速缓冲存储器统称主存,CPU可直接对主存进行访问。内存储器一般由半导体存储器构成,通常装在计算机 主板上,存取速度快,但容量有限;高速缓冲存储器位于内存与CPU之间,一般用来解决存取速度与存储容量之间的矛盾,可提高整个系统的运行速度。5、计算机内存使用的类型主要是 随机存取存储器和可编程逻辑器件。按其存储信息的功能可分为只读存储器ROM和随随机存取存储器RAM两大类。6、GAL16V8主要有简单型、复杂型、寄存器型三种工作模式。7、PAL的与阵列可编程.或阵列固定:PLA的与阵列可编程,或阵列可编程;GAL的与阵列可编程,或阵列固定。8、存储器的主要技术指标有 存储容量、存取速度、功耗、可靠性和集成度等。9、RAM一要包,括地址译码器、存储矩阵和读/写控制电路等部分。10、当RAM中的片选信号CS=T时,RAM被禁止读写,处于保持状态;当CS= "0”时,RAM可在读/写控制输入R/W的作用下作读出或写入操作。11、ROM按照存储信息写入方式的不同可分为 固定ROM、可编而g的PROM、可光擦除可编程的EPROM和可申擦除可编程的E2PROM。12、目前使用的EPROM可多次写入的存储单元是在MOS管中置入浮置栅的方法实现的。、判断题(每小题1分,共7分)TOC\o"1-5"\h\z1、可编程逻辑器件的写入电压和正常工作电压相同。 (错)2、GAL可实现时序逻辑电路的功能,也可实现组合逻辑电路的功能。 (对)3、RAM的片选信号CS="0”时被禁止读写。 (错)4、EPROM是采用浮栅技术工作的可编程存储器。 (对)5、PLA的与阵列和或阵列都可以根据用户的需要进行编程。 (对)6、存储器的容量指的是存储器所能容纳的最大字节数。 (对)7、1024X1位的RAM中,每个地址中只有1个存储单元。 (对)三、选择题(每小题2分,共20分)1、图11-15输出端表示的逻辑关系为(A)。图11-15A、ACD B、图11-15C、B D、B2、利用电容的充电来存储数据,由于电路本身总有漏电,因此需定期不断补充充电(刷新)才能保持其存储的数据的是(B)A、静态RAM的存储单元 B、动态RAM的存储单元3、关于存储器的叙述,正确的是(A)A、存储器是随机存储器和只读存储器的总称B、存储器是计算机上的一种输入输出设备C、计算机停电时随机存储器中的数据不会丢失4、一片容量为1024字节X4位的存储器,表示有(C)个存储单元。A、1024 B、4 C、4096 D、85、一片容量为1024字节X4位的存储器,表示有(A)个地址。A、1024 B、4 C、4096 D、86、只能读出不能写入,但信息可永久保存的存储器是(A)A、ROM B、RAM C、PRAM7、ROM中译码矩阵固定,且可将所有输入代码全部译出的是(C)。A、ROM B、RAM C、完全译码器8、动态存储单元是靠(B)的功能来保存和记忆信息的。A、自保持 B、栅极存储电荷9、利用双稳态触发器存储信息的 RAM叫(B)RAM。A、动态 B、静态10、在读写的同时还需要不断进行数据刷新的是(A)存储单元。A、动态 B、静态四、简答题:(10分)1、现有(1024BX4)RAM集成芯片一个,该RAM有多少个存储单元?有多少条地址线?该RAM含有多少个字?其字长是多少位?访问该RAM时,每次会选中几个存储单元?答:该RAM集成芯片有4096个存储单元;地址线为10根;含有1024个字,字长是4位;访问该RAM时,每次会选中4个存储单元。五、计算题:(每小题10分,共20分)1、试用ROM实现下面多输出逻辑函数。YABCABC2ABCDBCDABCD3ABCDABCD4ABCDABCD
解:Y1ABCABC与阵列或阵列与阵列或阵列与阵列或阵列与阵列或阵列A*一 |_1** 11pBI kt L与阵歹UiHP t uC1rj-k *t ,t li।LUY1 3( *E 或阵列Y2ABCDBCDABCDABCDABCDABCDABCDA hj-口b [1.lbJ餐*B >1; $1E >fLFt 3f一与阵列CL¥—卜.Lr-x_1JI JtrLD1a•L1 >f♦■Je *f* 3e t*£ 3fY2 1Y3ABCDAlBCDJ£ J或阵列2、试用1KBX1位白RRAM扩展成1KBX4位的存储器。说明需要几片如图11-16所示的RAM,画出接线图。解:用1KBX1位的RAM扩展成1KBX4位的存储器,I/O1024X1图11-16需用4片如图11-16所示的RAMI/O1024X1图11-16I/O。I/O1I/O。I/O1I/O2I/O3第一.12JL检测题一…一(共30分.2…1Q0..W)...一、填空题:(每空0.5分,共21分)1、DAC电路的作用是将输入的数字量转换成与数字量成正比的输出模拟 量。ADC电路的作用是将输入的模拟量转换成与其成正比的输出数字量。2、DAC电路的主要技术指标有 分辨率、绝对精度和非线性度及建立时间等;ADC电路的主要技术指标有相对精度、分辨率和转换速度等。3、DAC通常由参考电压,译码电路和电子开关三个基本部分组成。为了将模拟电流转换成模拟电压,通常在输出端外加 运算放大器。4、按解码网络结构的不同,DAC可分为R-2RT形电阻网络、R-2R侄jT形电阻网络和权电阻网络DAC等。按模拟电子开关电路的不同,DAC又可分为CMOS开关型和双极型开关型。5、模数转换的量化方式有 四舍五入法和舍尾取整法两种。6、在模/数转换过程中,只能在一系列选定的瞬间对输入模拟量 采样后再转换为输出的数字量,通过采样、保持、量化和编码四个步骤完成。7、双积分型ADC换速度较慢, 逐次逼近型ADC转换速度高。逐次逼近型ADC内部有数模转换器,因此转换谏度快。倒T型电阻网络DAC中的电阻只有R和2R两种.与权百阻网络完全不同。而且在这种DAC转换器中又采用了高速电子开关,所以转换速度很高。10、ADC0809采用CMOS工艺制成的_8_位ADC,内部采用逐次比较结构形式。DAC0832采用的是CMOS工艺制成的双列直插式单片_8_位数模转换器。二、判断题(每小题1分,共9分)TOC\o"1-5"\h\z1、DAC的输入数字量的位数越多,分辩能力越低。 (错)2、原则上说,R-2R倒T形电阻网络DAC输入和二进制位数不受限制。 (对)3、若要减小量化误差s,就应在测量范围内增大量化当量So (错)
4、量化的两种方法中舍尾取整法较好些。 (错)5、ADC0809二进制数据输出是三态的,允许直接连 CPU的数据总线。(对)6、逐次比较型模数转换器转换速度较慢。 (错)7、双积分型ADC中包括数/模转换器,因此转换速度较快。 (错)8、8的数值越小,量化的等级越细, A/D转换器的位数就越多。 (对)9、在满刻度范围内,偏离理想转换特性的最大值称为相对精度。 (错)三、选择题(每小题2分,共20分)1、ADC的转换精度取决于(A)。A、分辩率 B、转换速度 C、分辨率和转换速度2、对于n位DAC的分辨率来说,可表示为(C)。1 1 1A、— B、—z-r C、———2n 2n-1 2n13、R-2R梯形电阻网络DAC中,基准电压源Ur和输出电压uo的极性关系为(B)。A、同相 B、反相 C、无关fimax之间的关系是4、采样保持电路中,采样信号的频率ffimax之间的关系是必须满足(A)。A、fA、fs或fimaxB、fs<fimaxC、fs=fimaxn=3的二进制数,采用5、如果Ui=0〜10V,Uimax=1V,若用ADCn=3的二进制数,采用四舍五入量化法,其量化当量为( B)。A、1/8(V)B、2/15(V)C、1/4(V)6、DAC0832是属于(A)网络的DAC。A、R-2R倒T型电阻 B、T型电阻 C、权电阻7、和其它ADC相比,双积分型ADC转换速度(A)。A、较慢 B、很快 C、极慢8、如果ui=0〜10V,Uimax=1V,若用ADC电路将它转换成n=3的二进制数,采用四舍五入量化法
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 二零二五年度新能源储能设备制造合同协议书2篇
- 二零二五年度个人信用保证借款合同示范文本2篇
- 汕头小区入口标线施工方案
- 碎石路肩施工方案
- 2025版水电站工程劳务分包合同施工变更与索赔处理3篇
- 二零二五年度高效小型货车租赁合同2篇
- 二零二五年度光伏电站项目-太阳能电池板采购及售后服务合同3篇
- 二零二五年度出租车公司股权收购与品牌推广合同3篇
- 2025版消防楼梯疏散系统改造与消防安全设施维护保养合同3篇
- 阳台花卉施工方案
- 垃圾处理厂工程施工组织设计
- 天疱疮患者护理
- 2023年四川省公务员录用考试《行测》真题卷及答案解析
- 机电一体化系统设计-第5章-特性分析
- 2025年高考物理复习压轴题:电磁感应综合问题(原卷版)
- 雨棚钢结构施工组织设计正式版
- 2025年蛇年新年金蛇贺岁金蛇狂舞春添彩玉树临风福满门模板
- 《建筑制图及阴影透视(第2版)》课件 4-直线的投影
- 2024年印度辣椒行业状况及未来发展趋势报告
- 2024-2030年中国IVD(体外诊断)测试行业市场发展趋势与前景展望战略分析报告
- 碎纸机设计说明书
评论
0/150
提交评论