数字电子技术项目四任意进制计数器的制作与测试课件_第1页
数字电子技术项目四任意进制计数器的制作与测试课件_第2页
数字电子技术项目四任意进制计数器的制作与测试课件_第3页
数字电子技术项目四任意进制计数器的制作与测试课件_第4页
数字电子技术项目四任意进制计数器的制作与测试课件_第5页
已阅读5页,还剩181页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

数字电子技术项目四任意进制计数器的制作与测试数字电子技术项目四任意进制计数器的制作与测试1目录用JK触发器构成计数器集成计数器功能测试构成任意进制计数器的方法目录用JK触发器构成计数器集成计数器功能测试构成任意进制计数2学习重点:

1.时序逻辑电路的基本概念及分类。

2.同步和异步时序逻辑电路的分析方法。

3.理解计数器的逻辑功能及原理。

4.应用集成计数器组成任意进制的计数器。学习重点:1.时序逻辑电路的基本概念及分3项目导读:本项目实现包括三个阶段,先是学习用JK触发器构成的计数器,再是常见的集成计数器功能测试和应用,然后才是任意进制计数器的制作与测试。项目相关知识点主要有时序逻辑电路分析与设计,计数器功能测试及计数器的设计与制作。项目导读:本项目实现包括三个阶段,先是学习用J4知识目标:理解时序逻辑电路的基本概念及分类。掌握同步和异步时序逻辑电路的分析方法。理解计数器的逻辑功能及原理。能用集成计数器组成任意进制的计数器。知识目标:理解时序逻辑电路的基本概念及分类。5技能目标:能用触发器制作与调试各种同步计数器。能用集成计数器制作任意进制的计数器。技能目标:能用触发器制作与调试各种同步计数器。61用JK触发器构成计数器1用JK触发器构成计数器7任务导入:

数字逻辑电路分为组合逻辑电路和时序逻辑电路。计数器是一种常用的时序逻辑电路,构成计数器的基本单元电路就是触发器,触发器的种类很多,其中JK触发器是功能最全的一种。掌握触发器的工作原理,逻辑功能,才能应用触发器设计成我们所需要时序电路,包括计数器。任务导入:数字逻辑电路分为组合逻辑电路和时序逻8任务分析:用JK触发器构成一个简单的计数器,通过连接电路,使学生能够理解和掌握时序逻辑电路的分析方法和设计方法,理解计数器的主要功能和设计方法。任务分析:用JK触发器构成一个简单的计数器,通9基础知识:

任一时刻的输出信号不但取决于当时的输入信号,而且还取决于电路原来所处的状态的电路称为时序逻辑电路.。1.时序逻辑电路的结构特点:(1)时序电路包含组合电路和存储电路两个组成部分,而存储电路必不可少。同步时序电路的设计时序逻辑电路时序逻辑电路的分析方法基础知识:任一时刻的输出信号不但取决于当时的输10基础知识:(2)存储电路的输出状态必须反馈到输入端,与输入信号一起共同决定组合电路的输出同步时序电路的设计时序逻辑电路时序逻辑电路的分析方法基础知识:(2)存储电路的输出状态必须反馈到输入端,与输入信11基础知识:2.时序电路的分类(1)按照存储单元状态变化的特点,时序电路可以分成同步时序电路和异步时序电路两大类。(2)按照输出信号的特点,时序电路可分为米里型(mealy)和摩尔型(moore)两种。同步时序电路的设计时序逻辑电路时序逻辑电路的分析方法基础知识:2.时序电路的分类同步时序电路的设计时序逻辑电路12基础知识:1.分析时序逻辑电路的流程图如下:2.时序逻辑电路的基本分析步骤:①写出各方程。包括:输出方程、驱动方程和状态方程。同步时序电路的设计时序逻辑电路时序逻辑电路的分析方法基础知识:1.分析时序逻辑电路的流程图如下:同步时序电路的设13基础知识:

②列状态转换真值表。

③说明电路的逻辑功能。根据状态转换真值表说明电路的逻辑功能。④画出状态转换图和时序图,确定时序电路的逻辑功能。同步时序电路的设计时序逻辑电路时序逻辑电路的分析方法基础知识:②列状态转换真值表。同步时序电路的14基础知识:3.分析举例【例题4.1】分析如图4-2所示电路的逻辑功能,并画出状态转换图和时序图。

图4-2例题4.1的时序逻辑电路同步时序电路的设计时序逻辑电路时序逻辑电路的分析方法基础知识:3.分析举例同步时序电路的设计时序逻辑电路时序逻辑15基础知识:同步时序电路的设计时序逻辑电路时序逻辑电路的分析方法基础知识:同步时序电路的设计时序逻辑电路时序逻辑电路的分析方16基础知识:②列状态转换真值表同步时序电路的设计时序逻辑电路时序逻辑电路的分析方法基础知识:②列状态转换真值表同步时序电路的设计时序逻辑电路17基础知识:③画状态转换图同步时序电路的设计时序逻辑电路时序逻辑电路的分析方法基础知识:③画状态转换图同步时序电路的设计时序逻辑电路时序18基础知识:④画时序图同步时序电路的设计时序逻辑电路时序逻辑电路的分析方法基础知识:④画时序图同步时序电路的设计时序逻辑电路时序逻19基础知识:⑤逻辑功能说明

从状态转换真值表(或状态转换图,时序图)可以看出电路在输入第六个计数脉冲后回到初始状态,完成了一次计数循环,同时输出端Y输出一个进位信号,所以该电路是用格雷码表示的同步六进制计数器。同步时序电路的设计时序逻辑电路时序逻辑电路的分析方法基础知识:⑤逻辑功能说明同步时序电路的设计时序逻辑电路时序20基础知识:同步时序电路的设计时序逻辑电路时序逻辑电路的分析方法基础知识:同步时序电路的设计时序逻辑电路时序逻辑电路的分析方21基础知识:同步时序电路的设计时序逻辑电路时序逻辑电路的分析方法基础知识:同步时序电路的设计时序逻辑电路时序逻辑电路的分析方22基础知识:②列状态转换真值表同步时序电路的设计时序逻辑电路时序逻辑电路的分析方法基础知识:②列状态转换真值表同步时序电路的设计时序逻辑电路23基础知识:④画时序图同步时序电路的设计时序逻辑电路时序逻辑电路的分析方法基础知识:④画时序图同步时序电路的设计时序逻辑电路时序逻24基础知识:⑤逻辑功能说明

从状态转换真值表(或状态转换图,时序图)可以看出电路在输入第四个计数脉冲后回到初始状态,完成了一次计数循环,所以该电路是2位异步二进制减法计数器。同步时序电路的设计时序逻辑电路时序逻辑电路的分析方法基础知识:⑤逻辑功能说明同步时序电路的设计时序逻辑电路时序25基础知识:1.设计原则与步骤:(1)逻辑抽象,得出状态转换图(表)(2)状态化简:在状态转换图中有两个以上状态,它们输入相同,输出相同。同步时序电路的设计时序逻辑电路时序逻辑电路的分析方法基础知识:1.设计原则与步骤:同步时序电路的设计时序逻辑电路26基础知识:(3)状态分配:确定触发器的数目n,取2n-1<N2n,N为状态转换图中的有效状态,给电路的每个状态分配一个二进制代码,又称状态编码,编码方案以组合电路是否最简为标准。同步时序电路的设计时序逻辑电路时序逻辑电路的分析方法基础知识:(3)状态分配:确定触发器的数目n,取27基础知识:(4)选定触发器类型,求出输出方程,状态方程和驱动方程。(5)根据求出的输出方程和驱动方程画出逻辑电路图。(6)检查设计的逻辑电路是否具有自启动能力。若不能自启动应采取措施解决。同步时序电路的设计时序逻辑电路时序逻辑电路的分析方法基础知识:(4)选定触发器类型,求出输出方程,状态28基础知识:2.同步时序电路设计举例

【例4.3】:设计一个串行数据检测器,要求:连续输入三个或三个以上的1时输出为1,其它输入情况下输出为0同步时序电路的设计时序逻辑电路时序逻辑电路的分析方法基础知识:2.同步时序电路设计举例同步时序电路的设计时序逻29基础知识:表4-3例4.3的状态转换表同步时序电路的设计时序逻辑电路时序逻辑电路的分析方法基础知识:表4-3例4.330基础知识:同步时序电路的设计时序逻辑电路时序逻辑电路的分析方法基础知识:同步时序电路的设计时序逻辑电路时序逻辑电路的分析方31基础知识:采用下降沿JK触发器构成电路,驱动方程为同步时序电路的设计时序逻辑电路时序逻辑电路的分析方法基础知识:采用下降沿JK触发器构成电路,驱动方程为同步时序32基础知识:同步时序电路的设计时序逻辑电路时序逻辑电路的分析方法基础知识:同步时序电路的设计时序逻辑电路时序逻辑电路的分析方33基础知识:

计数器是数字系统中常用的时序逻辑部件,它主要用来统计输入时钟脉冲CP个数,还常用于分频电路和进行数字运算。1.计数器的分类(1)按计数进制分:二进制计数器、十进制计数器和任意进制计数器计数器同步计数器电路的设计基础知识:计数器是数字系统中常用的时序逻辑部件34基础知识:(2)按计数数字的增减分:加法计数器、减法计数器和可逆计数器(3)按计数器中各触发器脉冲是否相同分:异步计数器和同步计数器计数器同步计数器电路的设计基础知识:(2)按计数数字的增减分:加法计数器、35基础知识:2.二进制计数器

图4-133位同步二进制加法计数器逻辑图计数器同步计数器电路的设计基础知识:2.二进制计数器计数器同步计数器电路的设计36基础知识:①写出电路方程计数器同步计数器电路的设计基础知识:①写出电路方程计数器同步计数器电路的设计37基础知识:②列状态转换真值表计数器同步计数器电路的设计基础知识:②列状态转换真值表计数器同步计数器电路的设计38基础知识:③逻辑功能说明

从状态转换真值表可以看出电路在输入第八个计数脉冲后回到初始状态000,同时进位输出端CO输出一个进位信号。因此该电路是3位同步二进制加法计数器。计数器同步计数器电路的设计基础知识:③逻辑功能说明计数器同步计数器电路的设计39基础知识:3.十进制计数器

十进制数的编码方式很多,其计数器的种类也很多,因为其读出结果都是BCD码,所以十进制计数器也称为二-十进制计数器。使用最多的是8421BCD编码的十进制计数器。计数器同步计数器电路的设计基础知识:3.十进制计数器计数器同步计数器电路的设计40基础知识:同步计数器电路设计的一般步骤是:①选择触发器;②求状态方程;③求驱动方程;④画逻辑图,检查电路能否自启动。计数器同步计数器电路的设计基础知识:同步计数器电路设计的一般步骤是:计数器同步计数器电41基础知识:计数器同步计数器电路的设计基础知识:计数器同步计数器电路的设计42基础知识:【解】:①选择触发器

②求状态方程计数器同步计数器电路的设计基础知识:【解】:①选择触发器计数器同步计数器电路的设计43基础知识:③求驱动方程计数器同步计数器电路的设计基础知识:③求驱动方程计数器同步计数器电路的设计44基础知识:④画逻辑图,检查电路能否自启动。计数器同步计数器电路的设计基础知识:④画逻辑图,检查电路能否自启动。计数器同步计数器电45任务实施:一、任务描述

用三个JK触发器构成一个3位异步二进制加法计数器,二、任务实施步骤1.电路设计任务实施:一、任务描述46任务实施:任务实施:47任务实施:图4-1674LS112电路时序图任务实施:图4-1674LS112电路时48任务实施:任务实施:49任务实施:2.确定电路所需器材及元件3.电路连接。4.电路测试。

接通电源,用单脉冲表示输入时钟脉冲CP,每按一次代表输入一个脉冲(或直接使用脉冲发生器输入时钟脉冲),观察电路的输出状态变化,并记录下来,看看Q2Q1Q0与表4-7是否一致。如果不一致,说明电路连接有误,检查并排除故障。任务实施:2.确定电路所需器材及元件50任务实施:5.电路功能

从上述测试结果可知该电路累计输入时钟脉冲的个数为8,计数到7就返回到初始状态0。6.电路仿真任务实施:5.电路功能51任务评价:一、分组汇报计数器学习与设计制作情况,通电演示电路功能,并回答相关问题。二、按表4-9任务评价标准。任务评价:一、分组汇报计数器学习与设计制作情况,通电演示电路522集成计数器功能测试2集成计数器功能测试53任务导入:

集成计数器品种繁多,功能强大。根据集成计数器功能表,我们对计数器进行功能测试,能更充分地理解其计数的功能,才能更好地利用集成计数器构成实际生活中所需的计数电路。任务导入:集成计数器品种繁多,功能强大。根据集54任务分析:任务主要是对几类常见集成计数器进行功能测试,帮助我们同学能更好的利用集成计数器。任务分析:任务主要是对几类常见集成计数器进行功55基础知识:1.按数的进制分类

根据数的进制可将集成计数器分为:二进制计数器、十进制计数器和任意进制计数器。集成计数器的分类基础知识:1.按数的进制分类集成计数器的分类56基础知识:2.按计数时触发器的状态是递增还是递减分类

根据计数时触发器的状态是递增还是递减,可分为:加法计数器、减法计数器和可逆计数器。集成计数器的分类基础知识:2.按计数时触发器的状态是递增还是递减分类集成计数57基础知识:3.按计数器中触发器的翻转是否同步分类根据计数器中触发器的翻转是否同步,分为:同步计数器和异步计数器。4.按计数器中使用的元件类型分类根据计数器中使用的元件类型,可分为:TTL计数器和CMOS计数器。TTL计数器中电路元件均为晶体管,而CMOS计数器中电路元件均为场效应管。集成计数器的分类基础知识:3.按计数器中触发器的翻转是否同步分类集成计数器的58任务实施:一、任务描述

测试集成计数器74LS161、74LS163、74LS192逻辑功能。二、任务实施步骤1.确定测试电路所需器材及元件2.测试74LS161、74LS163。任务实施:一、任务描述59任务实施:(2)在Multisim软件中创建图4-26所示电路,通过电路仿真,测试74LS161计数器状态表,结果如下表4-15.由状态表可知74LS161是四位二进制计数器。任务实施:(2)在Multisim软件中创建图60任务实施:任务实施:61任务实施:(3)测试74LS161的计数器逻辑功能。(4)测试计数器74LS163的逻辑功能。任务实施:(3)测试74LS161的计数器逻辑功能。62任务实施:(5)测试计数器74LS192的逻辑功能。任务实施:(5)测试计数器74LS192的逻辑功能。63任务评价:一、功能测试分组汇报计数器学习与设计制作情况,通电演示电路功能,并回答相关问题。二、按表4-16标准评价任务评价:一、功能测试643构成任意进制计数器的方法3构成任意进制计数器的方法65任务导入:

生活中常用的一些计数循环很多,我们可以利用现有的集成计数器缩小或扩大它的计数循环,比如:一天二十四小时是个循环,现在一个十进制计数的集成电路,可设计成一个24进制计数器来表示这个循环。任务导入:生活中常用的一些计数循环很多,我们可66任务分析:

通过用74LS192(或74LS161)构成一个任意进制计数器,通过连接电路并观测电路输出状态,掌握用集成计数器构成N进制计数器的方法。任务分析:通过用74LS192(或74LS1667基础知识:1.异步清零法

在输入第N个计数脉冲CP后,通过控制电路,利用状态SN产生一个有效信号,送给异步清零端,使计数器立刻返回到0态,从而实现0~SN-1计数。利用级联法获得计数容量更大的N进制利用反馈清零法构成N进制计数器利用反馈置数法构成N进制计数器基础知识:1.异步清零法利用级联法获得计数容量更大的N进制利68基础知识:【例4.6】用集成4位二进制加法计数器74LS161的构成十进制计数器。图4-29异步清零法构成的十进制计数器利用级联法获得计数容量更大的N进制利用反馈清零法构成N进制计数器利用反馈置数法构成N进制计数器基础知识:【例4.6】用集成4位二进制加法计数器69基础知识:2.同步清零法【例4.7】用集成4位二进制加法计数器74LS163的构成十进制计数器。图4-30同步清零法构成的十进制计数器利用级联法获得计数容量更大的N进制利用反馈清零法构成N进制计数器利用反馈置数法构成N进制计数器基础知识:2.同步清零法利用级联法获得计数容量更大的N进制利70基础知识:【例4.8】利用74LS161置数端构成十二进制计数器。利用级联法获得计数容量更大的N进制利用反馈清零法构成N进制计数器利用反馈置数法构成N进制计数器基础知识:【例4.8】利用74LS161置数端构成71基础知识:利用级联法获得计数容量更大的N进制利用反馈清零法构成N进制计数器利用反馈置数法构成N进制计数器基础知识:利用级联法获得计数容量更大的N进制利用反馈清零法构72基础知识:1.集成异步计数器74LS290利用级联法获得计数容量更大的N进制利用反馈清零法构成N进制计数器利用反馈置数法构成N进制计数器基础知识:1.集成异步计数器74LS290利用级联法获得计数73基础知识:利用级联法获得计数容量更大的N进制利用反馈清零法构成N进制计数器利用反馈置数法构成N进制计数器基础知识:利用级联法获得计数容量更大的N进制利用反馈清零法构74基础知识:2.集成异步计数器间级联利用级联法获得计数容量更大的N进制利用反馈清零法构成N进制计数器利用反馈置数法构成N进制计数器基础知识:2.集成异步计数器间级联利用级联法获得计数容量更大75基础知识:利用级联法获得计数容量更大的N进制利用反馈清零法构成N进制计数器利用反馈置数法构成N进制计数器基础知识:利用级联法获得计数容量更大的N进制利用反馈清零法构76基础知识:3.集成同步计数器间级联利用级联法获得计数容量更大的N进制利用反馈清零法构成N进制计数器利用反馈置数法构成N进制计数器基础知识:3.集成同步计数器间级联利用级联法获得计数容量更大77任务实施:一、任务描述

用两片集成计数器构成五十进制同步加法计数器,输出状态用数码管显示。二、任务实施步骤1.确定测试电路所需器材及元件2.电路设计(1)熟悉集成4位二进制加法计数器74LS161的逻辑功能。(2)计数功能电路连接。任务实施:一、任务描述78任务实施:任务实施:79任务实施:任务实施:80任务实施:3.电路功能测试

在数字电子实验平台,按图4-40连接电路,同时将与对应的数码管引脚连接,计数脉冲由单次脉冲源提供,接通电源。然后开始测试电路,每按一次脉冲,注意数码管的数值变化,比如第一个脉冲显示为01,第二个脉冲显示02,依次按下脉冲,比较脉冲数与显示数是否相等,如不正确,需重新检查电路,连接电路。任务实施:3.电路功能测试81任务评价:一、分组汇报级联计数器学习与设计制作情况,通电演示电路功能,并回答相关问题。二、按表4-19标准评价任务评价:一、分组汇报级联计数器学习与设计制作情况,通电演示82知识拓展:一、寄存器知识拓展:一、寄存器83知识拓展:知识拓展:84知识拓展:二、集成双向移位寄存器知识拓展:二、集成双向移位寄存器85知识拓展:1.移位寄存器功能扩展【例4.9】用两片74LS194A接成8位双向移位寄存器知识拓展:1.移位寄存器功能扩展86知识拓展:2.移位寄存器实现数据的串—并转换

在数字系统中,信息的传播通常是串行的,而处理和加工往往是并行的,因此经常要进行输入、输出的串、并转换知识拓展:2.移位寄存器实现数据的串—并转换87知识拓展:3.移位寄存器构成移位型计数器知识拓展:3.移位寄存器构成移位型计数器88项目总结:1.数字逻辑电路分为组合逻辑电路和时序逻辑电路。时序逻辑电路是指任一时刻的输出信号不但取决于当时的输入信号,而且还取决于电路原来所处的状态。典型时序逻辑电路有:寄存器,移位寄存器,计数器等。项目总结:1.数字逻辑电路分为组合逻辑电路和89项目总结:2.一般的同步和异步时序逻辑电路的分析方法。一般首先是从电路图写出方程组(驱动方程,状态方程和输出方程),在设计时序电路时,也是从方程组才能最后画出逻辑图。项目总结:2.一般的同步和异步时序逻辑电路的分90项目总结:3.计数器是一个常见时序逻辑电路,基本的电路单元是触发器,理解计数器的逻辑功能及原理,首先要掌握触发器的应用,再根据分析时序辑电路的方法来分析计数器。项目总结:3.计数器是一个常见时序逻辑电路,基本91项目总结:4.获得N进制计数器常用的方法有两种,一是用触发器和门电路进行设计,二是用现成的集电构成。目前常用计数器集成芯片是4位二进制计数器和十进制计数器,当需要用其他任意进制计数器时,只要将这些计数器通过反馈线进行不同的连接就可实现,主要包括反馈清零,反馈置数法。项目总结:4.获得N进制计数器常用的方法有两92谢谢观看谢谢观看93数字电子技术项目四任意进制计数器的制作与测试数字电子技术项目四任意进制计数器的制作与测试94目录用JK触发器构成计数器集成计数器功能测试构成任意进制计数器的方法目录用JK触发器构成计数器集成计数器功能测试构成任意进制计数95学习重点:

1.时序逻辑电路的基本概念及分类。

2.同步和异步时序逻辑电路的分析方法。

3.理解计数器的逻辑功能及原理。

4.应用集成计数器组成任意进制的计数器。学习重点:1.时序逻辑电路的基本概念及分96项目导读:本项目实现包括三个阶段,先是学习用JK触发器构成的计数器,再是常见的集成计数器功能测试和应用,然后才是任意进制计数器的制作与测试。项目相关知识点主要有时序逻辑电路分析与设计,计数器功能测试及计数器的设计与制作。项目导读:本项目实现包括三个阶段,先是学习用J97知识目标:理解时序逻辑电路的基本概念及分类。掌握同步和异步时序逻辑电路的分析方法。理解计数器的逻辑功能及原理。能用集成计数器组成任意进制的计数器。知识目标:理解时序逻辑电路的基本概念及分类。98技能目标:能用触发器制作与调试各种同步计数器。能用集成计数器制作任意进制的计数器。技能目标:能用触发器制作与调试各种同步计数器。991用JK触发器构成计数器1用JK触发器构成计数器100任务导入:

数字逻辑电路分为组合逻辑电路和时序逻辑电路。计数器是一种常用的时序逻辑电路,构成计数器的基本单元电路就是触发器,触发器的种类很多,其中JK触发器是功能最全的一种。掌握触发器的工作原理,逻辑功能,才能应用触发器设计成我们所需要时序电路,包括计数器。任务导入:数字逻辑电路分为组合逻辑电路和时序逻101任务分析:用JK触发器构成一个简单的计数器,通过连接电路,使学生能够理解和掌握时序逻辑电路的分析方法和设计方法,理解计数器的主要功能和设计方法。任务分析:用JK触发器构成一个简单的计数器,通102基础知识:

任一时刻的输出信号不但取决于当时的输入信号,而且还取决于电路原来所处的状态的电路称为时序逻辑电路.。1.时序逻辑电路的结构特点:(1)时序电路包含组合电路和存储电路两个组成部分,而存储电路必不可少。同步时序电路的设计时序逻辑电路时序逻辑电路的分析方法基础知识:任一时刻的输出信号不但取决于当时的输103基础知识:(2)存储电路的输出状态必须反馈到输入端,与输入信号一起共同决定组合电路的输出同步时序电路的设计时序逻辑电路时序逻辑电路的分析方法基础知识:(2)存储电路的输出状态必须反馈到输入端,与输入信104基础知识:2.时序电路的分类(1)按照存储单元状态变化的特点,时序电路可以分成同步时序电路和异步时序电路两大类。(2)按照输出信号的特点,时序电路可分为米里型(mealy)和摩尔型(moore)两种。同步时序电路的设计时序逻辑电路时序逻辑电路的分析方法基础知识:2.时序电路的分类同步时序电路的设计时序逻辑电路105基础知识:1.分析时序逻辑电路的流程图如下:2.时序逻辑电路的基本分析步骤:①写出各方程。包括:输出方程、驱动方程和状态方程。同步时序电路的设计时序逻辑电路时序逻辑电路的分析方法基础知识:1.分析时序逻辑电路的流程图如下:同步时序电路的设106基础知识:

②列状态转换真值表。

③说明电路的逻辑功能。根据状态转换真值表说明电路的逻辑功能。④画出状态转换图和时序图,确定时序电路的逻辑功能。同步时序电路的设计时序逻辑电路时序逻辑电路的分析方法基础知识:②列状态转换真值表。同步时序电路的107基础知识:3.分析举例【例题4.1】分析如图4-2所示电路的逻辑功能,并画出状态转换图和时序图。

图4-2例题4.1的时序逻辑电路同步时序电路的设计时序逻辑电路时序逻辑电路的分析方法基础知识:3.分析举例同步时序电路的设计时序逻辑电路时序逻辑108基础知识:同步时序电路的设计时序逻辑电路时序逻辑电路的分析方法基础知识:同步时序电路的设计时序逻辑电路时序逻辑电路的分析方109基础知识:②列状态转换真值表同步时序电路的设计时序逻辑电路时序逻辑电路的分析方法基础知识:②列状态转换真值表同步时序电路的设计时序逻辑电路110基础知识:③画状态转换图同步时序电路的设计时序逻辑电路时序逻辑电路的分析方法基础知识:③画状态转换图同步时序电路的设计时序逻辑电路时序111基础知识:④画时序图同步时序电路的设计时序逻辑电路时序逻辑电路的分析方法基础知识:④画时序图同步时序电路的设计时序逻辑电路时序逻112基础知识:⑤逻辑功能说明

从状态转换真值表(或状态转换图,时序图)可以看出电路在输入第六个计数脉冲后回到初始状态,完成了一次计数循环,同时输出端Y输出一个进位信号,所以该电路是用格雷码表示的同步六进制计数器。同步时序电路的设计时序逻辑电路时序逻辑电路的分析方法基础知识:⑤逻辑功能说明同步时序电路的设计时序逻辑电路时序113基础知识:同步时序电路的设计时序逻辑电路时序逻辑电路的分析方法基础知识:同步时序电路的设计时序逻辑电路时序逻辑电路的分析方114基础知识:同步时序电路的设计时序逻辑电路时序逻辑电路的分析方法基础知识:同步时序电路的设计时序逻辑电路时序逻辑电路的分析方115基础知识:②列状态转换真值表同步时序电路的设计时序逻辑电路时序逻辑电路的分析方法基础知识:②列状态转换真值表同步时序电路的设计时序逻辑电路116基础知识:④画时序图同步时序电路的设计时序逻辑电路时序逻辑电路的分析方法基础知识:④画时序图同步时序电路的设计时序逻辑电路时序逻117基础知识:⑤逻辑功能说明

从状态转换真值表(或状态转换图,时序图)可以看出电路在输入第四个计数脉冲后回到初始状态,完成了一次计数循环,所以该电路是2位异步二进制减法计数器。同步时序电路的设计时序逻辑电路时序逻辑电路的分析方法基础知识:⑤逻辑功能说明同步时序电路的设计时序逻辑电路时序118基础知识:1.设计原则与步骤:(1)逻辑抽象,得出状态转换图(表)(2)状态化简:在状态转换图中有两个以上状态,它们输入相同,输出相同。同步时序电路的设计时序逻辑电路时序逻辑电路的分析方法基础知识:1.设计原则与步骤:同步时序电路的设计时序逻辑电路119基础知识:(3)状态分配:确定触发器的数目n,取2n-1<N2n,N为状态转换图中的有效状态,给电路的每个状态分配一个二进制代码,又称状态编码,编码方案以组合电路是否最简为标准。同步时序电路的设计时序逻辑电路时序逻辑电路的分析方法基础知识:(3)状态分配:确定触发器的数目n,取120基础知识:(4)选定触发器类型,求出输出方程,状态方程和驱动方程。(5)根据求出的输出方程和驱动方程画出逻辑电路图。(6)检查设计的逻辑电路是否具有自启动能力。若不能自启动应采取措施解决。同步时序电路的设计时序逻辑电路时序逻辑电路的分析方法基础知识:(4)选定触发器类型,求出输出方程,状态121基础知识:2.同步时序电路设计举例

【例4.3】:设计一个串行数据检测器,要求:连续输入三个或三个以上的1时输出为1,其它输入情况下输出为0同步时序电路的设计时序逻辑电路时序逻辑电路的分析方法基础知识:2.同步时序电路设计举例同步时序电路的设计时序逻122基础知识:表4-3例4.3的状态转换表同步时序电路的设计时序逻辑电路时序逻辑电路的分析方法基础知识:表4-3例4.3123基础知识:同步时序电路的设计时序逻辑电路时序逻辑电路的分析方法基础知识:同步时序电路的设计时序逻辑电路时序逻辑电路的分析方124基础知识:采用下降沿JK触发器构成电路,驱动方程为同步时序电路的设计时序逻辑电路时序逻辑电路的分析方法基础知识:采用下降沿JK触发器构成电路,驱动方程为同步时序125基础知识:同步时序电路的设计时序逻辑电路时序逻辑电路的分析方法基础知识:同步时序电路的设计时序逻辑电路时序逻辑电路的分析方126基础知识:

计数器是数字系统中常用的时序逻辑部件,它主要用来统计输入时钟脉冲CP个数,还常用于分频电路和进行数字运算。1.计数器的分类(1)按计数进制分:二进制计数器、十进制计数器和任意进制计数器计数器同步计数器电路的设计基础知识:计数器是数字系统中常用的时序逻辑部件127基础知识:(2)按计数数字的增减分:加法计数器、减法计数器和可逆计数器(3)按计数器中各触发器脉冲是否相同分:异步计数器和同步计数器计数器同步计数器电路的设计基础知识:(2)按计数数字的增减分:加法计数器、128基础知识:2.二进制计数器

图4-133位同步二进制加法计数器逻辑图计数器同步计数器电路的设计基础知识:2.二进制计数器计数器同步计数器电路的设计129基础知识:①写出电路方程计数器同步计数器电路的设计基础知识:①写出电路方程计数器同步计数器电路的设计130基础知识:②列状态转换真值表计数器同步计数器电路的设计基础知识:②列状态转换真值表计数器同步计数器电路的设计131基础知识:③逻辑功能说明

从状态转换真值表可以看出电路在输入第八个计数脉冲后回到初始状态000,同时进位输出端CO输出一个进位信号。因此该电路是3位同步二进制加法计数器。计数器同步计数器电路的设计基础知识:③逻辑功能说明计数器同步计数器电路的设计132基础知识:3.十进制计数器

十进制数的编码方式很多,其计数器的种类也很多,因为其读出结果都是BCD码,所以十进制计数器也称为二-十进制计数器。使用最多的是8421BCD编码的十进制计数器。计数器同步计数器电路的设计基础知识:3.十进制计数器计数器同步计数器电路的设计133基础知识:同步计数器电路设计的一般步骤是:①选择触发器;②求状态方程;③求驱动方程;④画逻辑图,检查电路能否自启动。计数器同步计数器电路的设计基础知识:同步计数器电路设计的一般步骤是:计数器同步计数器电134基础知识:计数器同步计数器电路的设计基础知识:计数器同步计数器电路的设计135基础知识:【解】:①选择触发器

②求状态方程计数器同步计数器电路的设计基础知识:【解】:①选择触发器计数器同步计数器电路的设计136基础知识:③求驱动方程计数器同步计数器电路的设计基础知识:③求驱动方程计数器同步计数器电路的设计137基础知识:④画逻辑图,检查电路能否自启动。计数器同步计数器电路的设计基础知识:④画逻辑图,检查电路能否自启动。计数器同步计数器电138任务实施:一、任务描述

用三个JK触发器构成一个3位异步二进制加法计数器,二、任务实施步骤1.电路设计任务实施:一、任务描述139任务实施:任务实施:140任务实施:图4-1674LS112电路时序图任务实施:图4-1674LS112电路时141任务实施:任务实施:142任务实施:2.确定电路所需器材及元件3.电路连接。4.电路测试。

接通电源,用单脉冲表示输入时钟脉冲CP,每按一次代表输入一个脉冲(或直接使用脉冲发生器输入时钟脉冲),观察电路的输出状态变化,并记录下来,看看Q2Q1Q0与表4-7是否一致。如果不一致,说明电路连接有误,检查并排除故障。任务实施:2.确定电路所需器材及元件143任务实施:5.电路功能

从上述测试结果可知该电路累计输入时钟脉冲的个数为8,计数到7就返回到初始状态0。6.电路仿真任务实施:5.电路功能144任务评价:一、分组汇报计数器学习与设计制作情况,通电演示电路功能,并回答相关问题。二、按表4-9任务评价标准。任务评价:一、分组汇报计数器学习与设计制作情况,通电演示电路1452集成计数器功能测试2集成计数器功能测试146任务导入:

集成计数器品种繁多,功能强大。根据集成计数器功能表,我们对计数器进行功能测试,能更充分地理解其计数的功能,才能更好地利用集成计数器构成实际生活中所需的计数电路。任务导入:集成计数器品种繁多,功能强大。根据集147任务分析:任务主要是对几类常见集成计数器进行功能测试,帮助我们同学能更好的利用集成计数器。任务分析:任务主要是对几类常见集成计数器进行功148基础知识:1.按数的进制分类

根据数的进制可将集成计数器分为:二进制计数器、十进制计数器和任意进制计数器。集成计数器的分类基础知识:1.按数的进制分类集成计数器的分类149基础知识:2.按计数时触发器的状态是递增还是递减分类

根据计数时触发器的状态是递增还是递减,可分为:加法计数器、减法计数器和可逆计数器。集成计数器的分类基础知识:2.按计数时触发器的状态是递增还是递减分类集成计数150基础知识:3.按计数器中触发器的翻转是否同步分类根据计数器中触发器的翻转是否同步,分为:同步计数器和异步计数器。4.按计数器中使用的元件类型分类根据计数器中使用的元件类型,可分为:TTL计数器和CMOS计数器。TTL计数器中电路元件均为晶体管,而CMOS计数器中电路元件均为场效应管。集成计数器的分类基础知识:3.按计数器中触发器的翻转是否同步分类集成计数器的151任务实施:一、任务描述

测试集成计数器74LS161、74LS163、74LS192逻辑功能。二、任务实施步骤1.确定测试电路所需器材及元件2.测试74LS161、74LS163。任务实施:一、任务描述152任务实施:(2)在Multisim软件中创建图4-26所示电路,通过电路仿真,测试74LS161计数器状态表,结果如下表4-15.由状态表可知74LS161是四位二进制计数器。任务实施:(2)在Multisim软件中创建图153任务实施:任务实施:154任务实施:(3)测试74LS161的计数器逻辑功能。(4)测试计数器74LS163的逻辑功能。任务实施:(3)测试74LS161的计数器逻辑功能。155任务实施:(5)测试计数器74LS192的逻辑功能。任务实施:(5)测试计数器74LS192的逻辑功能。156任务评价:一、功能测试分组汇报计数器学习与设计制作情况,通电演示电路功能,并回答相关问题。二、按表4-16标准评价任务评价:一、功能测试1573构成任意进制计数器的方法3构成任意进制计数器的方法158任务导入:

生活中常用的一些计数循环很多,我们可以利用现有的集成计数器缩小或扩大它的计数循环,比如:一天二十四小时是个循环,现在一个十进制计数的集成电路,可设计成一个24进制计数器来表示这个循环。任务导入:生活中常用的一些计数循环很多,我们可159任务分析:

通过用74LS192(或74LS161)构成一个任意进制计数器,通过连接电路并观测电路输出状态,掌握用集成计数器构成N进制计数器的方法。任务分析:通过用74LS192(或74LS16160基础知识:1.异步清零法

在输入第N个计数脉冲CP后,通过控制电路,利用状态SN产生一个有效信号,送给异步清零端,使计数器立刻返回到0态,从而实现0~SN-1计数。利用级联法获得计数容量更大的N进制利用反馈清零法构成N进制计数器利用反馈置数法构成N进制计数器基础知识:1.异步清零法利用级联法获得计数容量更大的N进制利161基础知识:【例4.6】用集成4位二进制加法计数器74LS161的构成十进制计数器。图4-29异步清零法构成的十进制计数器利用级联法获得计数容量更大的N进制利用反馈清零法构成N进制计数器利用反馈置数法构成N进制计数器基础知识:【例4.6】用集成4位二进制加法计数器162基础知识:2.同步清零法【例4.7】用集成4位二进制加法计数器74LS163的构成十进制计数器。图4-30同步清零法构成的十进制计数器利用级联法获得计数容量更大的N进制利用反馈清零法构成N进制计数器利用反馈置数法构成N进制计数器基础知识:2.同步清零法利用级联法获得计数容量更大的N进制利163基础知识:【例4.8】利用74LS161置数端构成十二进制计数器。利用级联法获得计数容量更大的N进制利用反馈清零法构成N进制计数器利用反馈置数法构成N进制计数器基础知识:【例4.8】利用74LS161置数端构成164基础知识:利用级联法获得计数容量更大的N进制利用反馈清零法构成N进制计数器利用反馈置数法构成N进制计数器基

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论