综合练习试卷103-1-2_第1页
综合练习试卷103-1-2_第2页
综合练习试卷103-1-2_第3页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

综合练习试卷103-1-2(分:46.00做题时间:分钟)一、单项择(总题数:8,数16.00)1.计算机能进行计,关键是可以利用逻辑电路来实现算术运算。其根本原因是)A.0和l可以表示逻辑值,也可以表示数字。B.有的数值都可以用逻辑电路来表示。C.电路的实质是算术运算。D.种逻辑电路都等价于某种运算。√2.在单级中断系统,CPU一旦响应中断,则立即关闭触发器,以防止本次中断服务结束前同级的其他中断源产生另一次中断,导致中断服务程序被干扰。A.断允许B.断请求C.断屏蔽D.断保护

√3.磁盘存储器的等时间通常是指)。A.盘旋转半周所需的时间√B.盘转23周所需的时间C.盘转13周所需的时间D.盘转一周所需的时间4.将有关数据加以类、统计、分析,以取得有利用价值的信息,称为)。A.值计算B.助设计C.据处理D.时控制

√5.CRq、颜色数为256色,则刷新存储器每个单元的字长是)。A.256B.16位C.8D.7

√6.下列说法中错误是________。A.算器中通常都有一个状态标记寄存器,为计算机提供判断条件,以实现程序转移B.码乘法器中,被乘数和乘数的符号都不参加运算√C.行加法器中高位的进位依赖于低位D.小数除法中,为了避免溢出,要求被除数的绝对值小于除数的绝对值7.指令的寻址方式顺序和跳跃两种,采用跳跃寻址方式可以实现_______。A.序浮动B.序的无条件转移和浮动C.序的条件转移和无条件转移√8.在中断周期中,允许中断触发器置“的操作由________完。A.件

√B.中断指令C.中断指令二、判断(总题数:7,分数14.00)9.DMA式常用于CPU与外部设备之间的信息传送。()A.确B.误

10.串接口与系统总线之间采用并行方式传送数据。)A.确B.误

√11.在步总线中,传送操作由制。()A.确B.误

√12.微令周期是指从主存中读取并执行一条机器指令所用的时间。)A.确B.误

√13.Cache存系统全部用硬件来调度,因此,它不仅对应用程序员是透明的,而且对系统程序员也是透明的。()A.确B.误

√14.在用程序查询方式的情况下,除非计算机等待数据,否则无法传送数据给计算机()A.确B.误

√15.I/O内存统一编址方式将IO址看成是主存地址的一部分,占用主存空间。()A.确B.误

√三、简答(总题数:4,分数8.00)16.已二进制数x=0.,y=0.111ll,用加减交替除计算xy),机器数形式自定。__________________________________________________________________________________________正确答案:(确答案:按原码除法得[x/

=0.10,x/y=0.10110。按补除法位恒置1法)[x/y]

=010111,则x/.)17.DMA方中有没有中断请求什么?__________________________________________________________________________________________正确答案:(确答案:在DMA方式中有中断请求。虽然方式不靠中断请求传送信息,在主存和IO接口之间有直接数据通路但在一组数据传送完毕时仍需向出中断请求报告传送结束此时将中断现行程序,去做一些束处理工作,如测试传送过程中是否出错,这种工作DMA接口无法完成的,只有靠中断服务程序来处理。)18.设器数字长为n位(不包括符号)画出原码两位乘的运算器框图(中必须反映原码两位乘算),要求:(1)存器和全加器均用方框表示;(2)指出每个存器的位数及寄存器中操作数的名称;(3)细画出最末位全加器的输入逻辑电路;(4)述原码两位乘法过程中的重复加和移位操作。__________________________________________________________________________________________正确答案:(确答案:)19.某有五个中断源L

,L

,L

,按中断响应的优先次序由高向低排序为L

→L

→L

,现要求中断处理次序改为L

→L

→L

→L

→L

,写出各中断源的屏蔽字。__________________________________________________________________________________________正确答案:(确答案:)四、分析(总题数:1,分数2.00)20.利BCLA加法器CLA路设计20位加法器,要求:1.构建位单级行进位加法器:(1)使5个四位的BCLA加法器(2)用4个五位的加器;分别画出连接简(特别标明进位信号)比较这两种方法得到的最长进位延迟时间有无区别。2.构建20位二级先行进位加法器:(1)使用5四位的BCLA加器和1个五位的电路;用4个五位BCLA法器和1个四位的CLA电路;分别画出连接简图(特别标明进位信号)。比较这两种方法得到的最长进位延迟时间有无区别。__________________________________________________________________________________________

正确答案:(确答案:)五、设计(总题数:3,分数6.00)21.__________________________________________________________________________________________正确答案:(确答案:)22.微A和B用不同主频的片,片内逻辑电路完全相同。若的CPU主为8MHz,平均指令执行速度为0.4MIPS则A机的平均指令周期为多少B机的CPU主频为12MHz,的平均指令执行速度为多少?__________________________________________________________________________________________正确答案:(确答案:)23.LOAD(数)令的功能是将取出的数据装入累加器AC。存储器和寄存R1的内容如下图所示假设现执行指令LOAD800或LOAD,用立即寻址、直接寻址、间接寻址、变址寻址、寄存器寻址、寄存器间接

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论