控制器原理与CPU组织PPT课件讲义_第1页
控制器原理与CPU组织PPT课件讲义_第2页
控制器原理与CPU组织PPT课件讲义_第3页
控制器原理与CPU组织PPT课件讲义_第4页
控制器原理与CPU组织PPT课件讲义_第5页
已阅读5页,还剩17页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

控制器原理与CPU组织本章主要讨论:运算器控制器数据通路结构与外部的连接指令的执行过程CPU组成CPU工作原理第一节组合逻辑控制器原理4.1.1控制器组成微命令发生器微命令序列I/O状态控制台信息运行状态译码…...PSW

时序IR地址形成PCθD寻来自M送M或ALU+1送M微命令发生器微命令序列I/O状态控制台信息运行状态译码…...PSW

时序IR地址形成PCθD寻来自M送M或ALU+1送M微命令发生器1.微命令发生器功能:产生全机所需的各种微命令控制最基本的操作(微操作)的命令电位型脉冲型构成微命令发生器:将产生微命令的条件综合化简,形成逻辑式,用组合逻辑电路实现。微命令发生器微命令序列I/O状态控制台信息运行状态译码…...PSW

时序IR地址形成PCθD寻来自M送M或ALU+1送M2.指令计数器PC功能:指示指令在M中的位置。PC本身+1顺序执行PC先+1,再用转移地址修改PC微命令发生器PC转移执行:ALU+13.指令寄存器IR功能:存放现行指令。决定操作性质操作码字段操作数地址转移地址PC微命令发生器微命令序列I/O状态控制台信息运行状态译码…...PSW

时序IR地址形成θD寻来自M送M或ALU+1送M微命令发生器PCIR地址码字段译码器微命令发生器地址形成部件寻D4.状态寄存器PSW功能:指示程序运行方式,反映程序运行结果。例.某机的PSWPC微命令发生器微命令序列I/O状态控制台信息运行状态译码…...PSW

时序IR地址形成θD寻来自M送M或ALU+1送M微命令发生器PCIRPSW工作方式

优先级

T

NZVC151211876543210C=1进位

V=1溢出Z=1结果为0N=1结果为负T=1,执行跟踪程序(1)条件码反映程序运行结果工作方式

优先级TNZVC151211876543210(2)跟踪标志为程序查错设置的断点标志T。程序初始化置T为1...测试T跟踪程序….....程序优先级高于外部优先级,不响应程序优先级低于外部优先级,可响应用户方式:禁止程序执行某些指令核心方式:允许程序执行所有指令(3)优先级为现行程序赋予优先级别,以决定是否响应外部中断请求。工作方式优先级TNZVC151211876543210(4)工作方式规定程序的特权级。PSW在CPU中,反映程序运行状态;控制/状态字在接口中,反映CPU命令、设备状态。5.时序线路功能:控制操作时间和操作时刻。PC微命令发生器微命令序列I/O状态控制台信息运行状态译码…...PSW

时序IR地址形成θD寻来自M送M或ALU+1送M微命令发生器PCIRPSW

时序振荡器分频器时钟脉冲工作脉冲时钟周期(节拍)产生电位型微命令,控制操作时间段产生脉冲型微命令,控制定时操作1.取指令PCPC微命令发生器微命令序列I/O状态控制台信息运行状态译码…...PSW

时序IR地址形成θD寻来自M送M或ALU+1送M微命令发生器PCIRPSW

时序4.1.2控制器工作过程地址M指令IR、译码(θ、寻址方式)PC+1PC2.取数(按寻址方式)立:PC微命令发生器微命令序列I/O状态控制台信息运行状态译码…...PSW

时序IR地址形成θD寻来自M送M或ALU+1送M微命令发生器PCIRPSW

时序指令操作数有效地址M,取数R,取数直:寄存器号间:间接地址M,取有效地址寄存器号R,取有效地址变:形式地址变址量运算器计算有效地址3.执行(按操作码)PC微命令发生器微命令序列I/O状态控制台信息运行状态译码…...PSW

时序IR地址形成θD寻来自M送M或ALU+1送M微命令发生器PCIRPSW

时序结果存储器/寄存器操作数加法器操作数1.组合逻辑控制器的时序划分4.1.3时序控制方式即时序信号与操作的关系●

采用三级时序系统:指令周期工作周期1工作周期2工作周期n……时钟周期1时钟周期2时钟周期m….….工作脉冲1工作脉冲2工作脉冲k…..……….(节拍1)(节拍2)(节拍m)●

时序关系:晶振输出工作周期1工作周期2工作周期3时钟T1工作脉冲P时钟T2指令周期控制不同阶段操作时间控制分步操作时间对微操作定时取指执行取数取出指令修改PC打入IR打入PC2.时序控制方式及其变化(1)同步控制各项操作受统一时序控制。①定义:②特点:

有明显时序时间划分,③优缺点:

时序关系简单,时序划分规整,控制不复杂;时间安排不合理。④应用场合:

用于CPU内部、设备内部、系统总线操作

控制逻辑易于集中,便于管理。

(各挂接部件速度相近,传送时间确定,传送距离较近)。

时钟周期时间固定,

各步操作的衔接、各部件之间的数据传送受严格同步定时控制。各项操作受统一时序控制。由CPU或其他设备提供(2)异步控制

各项操作按不同需要安排时间,不受统一时序控制。①定义:②特点:

无统一时钟周期划分,例.异步传送操作●

主设备:申请并掌握总线权的设备。

各操作间的衔接和各部件之间的信息交换采用异步应答方式。总线主从●

从设备:响应主设备请求的设备。发/接接/发主设备获得总线控制权●

操作流程:

主设备询问从设备主设备发送/接收数据主设备释放总线控制权

从设备准备好?YN主设备输出端与总线连接主设备输出端与总线断开时间安排紧凑、合理;控制复杂。③优缺点:④应用场合:

用于异步总线操作(各挂接部件速度差异大,传送时间不确定,传送距离较远)。(3)同步方式的变化指令周期长度可变,时钟周期长度不变。可用计数器指示时钟周期数的变化。①不同指令安排不同时钟周期数②总线周期中插入延长周期经总线传送一次数据所用的时间(送地址、读/写)总线周期长度可变,时钟周期长度不变。总线周期(4T)例.一个总线周期包含4个时钟周期时钟T1T3T2T4送地址读/写数据

结束同步方式时钟T1T3T2T4T4T4Tw送地址读/写数据

结束总线周期(5T)扩展同步方式③同步方式引入异步应答以固定时钟周期作为时序基础,引入应答思想。例.8088最大模式,用一根总线请求/应答线实现总线权的转移。设备请求总线权RQ/GTCPU使用总线CPU使用总线CPU使用总线设备使用总线设备设备CPUCPU响应,总线权交设备CPU设备释放总线权CPU设备若干时钟若干时钟1.组合逻辑控制方式4.1.4组合逻辑控制方式的优缺点及应用●

产生微命令的速度较快。综合化简产生微命令的条件,形成逻辑式,用组合逻辑电路实现;执行指令

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

最新文档

评论

0/150

提交评论