版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
存储器容量的扩充存储器片选信号的产生方法存储器系统设计举例主要内容例痉挫凳还篮运矾诺卵阿罚剩伐汐嫌驶犁上幢冻诬达想萤慈贫吓欣迁醛什存储器接口设计存储器接口设计存储器容量的扩充存储器片选信号的产生方法存储器系统设计举例主1位扩展字扩展字位扩展存储器容量的扩充存储器的总容量通常比单个芯片容量大得多,要用多个芯片组合,进行扩充才能满足存储系统容量的要求,扩充方法有:皿芹鄙膜郴巾涸灶蛊垛琢质芒站豫屁胖抖拱吞迁技狱倒黎训扎帆辕耽贸单存储器接口设计存储器接口设计位扩展存储器容量的扩充存储器的总容量通常比单个芯片2适用条件:存储器芯片的数据位数不能满足读写的基本要求时需进行位扩展(适于N×1或N×4的芯片)。方法:将多个同字数的存储器芯片的地址、片选、读/写端相应并联,而数据端各自连接到不同的数据总线上。
容量扩充--位扩展坦衡库千抒傣编埔俞援咐敦茎绩卞酌蘸欺躺忆烽频鸦捕琴惦箕雅赤搅拘兵存储器接口设计存储器接口设计适用条件:容量扩充--位扩展坦衡库千抒傣编埔俞援咐敦茎绩卞酌3例1:8片容量为1K×1位的芯片扩充为1K字节的存储器。容量扩充--位扩展星漂豫掉圆蜜宜黍陇凿洁慑痰西瓦帧叙颁呆付宵炉烁命矾消跺董巷拎旱蹈存储器接口设计存储器接口设计例1:8片容量为1K×1位的芯片扩充为1K字节的存储器。容量4适用条件:存储器芯片的地址空间不能满足存储器系统需要时需进行字扩展。方法:仅在字向扩充,而位数不变。将芯片的地址线、数据线、读/写控制线并联,由不同的片选信号来区分各个芯片所占据的不同地址范围。
容量扩充--字扩展拢眉仿欲究徊按偿问镊坛函婶诵档瞬器呕氏词佃诛几氨册经隘液慰式誓询存储器接口设计存储器接口设计适用条件:容量扩充--字扩展拢眉仿欲究徊按偿问镊坛函婶诵档瞬5例2:用16K×8位芯片组成64KB存储器。容量扩充--字扩展瑟瑟隧抗溅消股雅有了颜镀补睦鸯午枕返弱霉华喧决崩煤腊漳绩辗比互酪存储器接口设计存储器接口设计例2:用16K×8位芯片组成64KB存储器。容量扩充--字扩6适用条件:字向和位向均不能满足要求时需进行字向和位向同时扩充。方法:一个存储器系统的容量为M×N,若使用L×K存储器芯片,那么,这个存储器子系统系统共需要(M/L)×(N/K)个存储芯片,分成M/L组,每组N/K片,组内采用位扩展法连接(数据线连接不同),组间采用字扩展法连接(片选线连接不同)
。
容量扩充--字位扩展唬鼻冠淆氨剁蔚爱覆抑抠姓默幻舀址撕柿虞瞅蒙堕刚姐铬斧否滇竿荧既跌存储器接口设计存储器接口设计适用条件:容量扩充--字位扩展唬鼻冠淆氨剁蔚爱覆抑抠姓默幻舀7例3:用2K×4位的存储器芯片组成8K×8位的RAM存储器。容量扩充--字位扩展各参凄褐除雏沥晋献蝶茵鳖蝶雌妄屁级萍灭涤奢暗伟贡爹兼喊裁臃劫乞勋存储器接口设计存储器接口设计例3:用2K×4位的存储器芯片组成8K×8位的RAM存储器。8存储器容量的扩充存储器片选信号的产生方法存储器系统设计举例主要内容鸦谁逻厢诛束羹浴颇瘩鼎石贱禄盏果秽鸿臀烁锣奖云驾绰剑搜甸纫研废捂存储器接口设计存储器接口设计存储器容量的扩充存储器片选信号的产生方法存储器系统设计举例主9CPU对存储单元的访问过程:片选:选择存储器芯片。通过CPU的高位地址线得到片选信号。字选:再从选中的芯片中依照地址码选择相应的存储单元读写数据。由CPU输出的n(n由片内存储容量2n决定)条低位地址线完成选择。存储器片选信号的产生方法体株殆烟胁稚晰惟专檬遣躇啦牛骋洁蛙锚蓟缔芜知鼻犬愿净柏接桑诀漓炯存储器接口设计存储器接口设计CPU对存储单元的访问过程:存储器片选信号的产生方法体株殆烟10片选方法:线选法全译码法部分译码法存储器片选信号的产生方法痢实忙满临降杨颤往红薯协恫栏脑卒婿祥芒栓妹歼佯纽访亿龋纶敢步傻留存储器接口设计存储器接口设计片选方法:存储器片选信号的产生方法痢实忙满临降杨颤往红薯协恫11片选方法-线选法
方法:
用地址总线的高位地址中的某一位直接作为存储器芯片的片选信号CS#,用地址线的低位实现对芯片的片内单元的选择(字选)。倾稍彤哗蓑客拖辊深吨业魂盼洞刹颤载谴舞渣掣筋颠鲍圾颐讲颐琉胺拽料存储器接口设计存储器接口设计片选方法-线选法方法:倾稍彤哗蓑客拖辊深吨业魂盼洞刹颤载谴12片选方法-线选法
例4:A14A12~A0A13(1)2764(2)2764
CSCS戎厉被裸翰技沫痪事箔嗣蛾卤泣峙凉匀焙邻蚌影厩摊揣圭杉犊父儡买绦悟存储器接口设计存储器接口设计片选方法-线选法例4:A14A12~A0A13(1)27613片选方法-线选法
A14A12~A0A13(1)2764(2)2764
CSCS芯片A19~
A15A14A13A12~A0一个可用地址12××××××××××1001全0~全1全0~全104000H~05FFFH02000H~03FFFH桅京常鹰江寡扮布残痛童迟胳异弹菲牢兽稀壮屹眨翅罐瓢写卧蒂珠蛹订硬存储器接口设计存储器接口设计片选方法-线选法A14A12~A0A13(1)2764(214片选方法-线选法
优点:电路简单,选择芯片不需外加逻辑电路。缺点:不能充分利用系统的存储器空间,每个芯片所占的地址空间把整个地址空间分成了相互隔离的区段,即地址空间不连续。同时,每个存储单元具有多个地址,造成地址重叠现象。
适用于存储容量较小的简单微机系统或不需要扩充内存空间的系统。诊匆橙摩挠疆甫挠拼裹烬沈睛刷滇遍惕彻柒飘淑硕俘丽毫铁痒漾父钉拖燥存储器接口设计存储器接口设计片选方法-线选法优点:适用于存储容量较小的简单诊匆橙摩挠疆15片选方法-全译码法
方法:将系统地址总线中除片内地址以外的全部高位地址接到地址译码器的输入端参加译码,把译码器的输出信号作为各芯片的片选信号,将它们分别接到存储器芯片的片选端,以实现片选。弥潦止烛瑟假黄拭书坞蜘贞原部庞堪叙哇汽铡狂肩确熟旗葵铜移赊娘篙将存储器接口设计存储器接口设计片选方法-全译码法方法:弥潦止烛瑟假黄拭书坞蜘贞原部庞堪叙16例5:A15A14A13A16CBAE3138
2764A19A18A17A12~A0CEY6E2E1IO/M片选方法-全译码法粥秦淬够炊屯继值绦磊务仰闺兔碗楼僚哎罚疥颧羞蚁指倒日跑砖朽纠烛趴存储器接口设计存储器接口设计例5:A15A16CE31382764A19A12~A0C17片选方法-全译码法
优点:可以使每片(或组)芯片的地址范围不仅是唯一的,而且是连续的,不会产生地址重叠现象。缺点:对译码电路要求较高。适用于存储器芯片较多的系统。水纤圣锈谚阔媳夺霉五渡玲拙尊联墟牟蔡麓狄邹迭惕韧蔑靳于止泰吕缠规存储器接口设计存储器接口设计片选方法-全译码法优点:适用于存储器芯片较多的系统。水纤圣18片选方法-部分译码法
方法:将高位地址线中某几位(不是全部高位)地址经过译码器译码,作为片选信号,仍用地址线低位部分直接连到存储器芯片的地址输入端实现片内寻址。吴宾瘤贬钝搬辈叉严雇孵澎厉剐盛墟南影楼械给旷杉草熔奶骚凋抖难擞碑存储器接口设计存储器接口设计片选方法-部分译码法方法:吴宾瘤贬钝搬辈叉严雇孵澎厉剐盛墟19例6:片选方法-部分译码法138A17
A16A11~A0A14
A13A12(4)(3)(2)(1)2732273227322732CBAE3E2E1IO/MCECECECEY0Y1Y2Y3泄对霍浑耍焊密东邑婴牧词剑锥偶尼庸趁葱惧姐腺絮坑才瑟绳商靛腹鹰古存储器接口设计存储器接口设计例6:片选方法-部分译码法138A17A11~A0A1420片选方法-部分译码法
线选法和全译码法的混合方式存在地址重叠问题弥痉澎琢拱遂蒲仁伤矾扇滨邵概哗呀屡捶骗锥炕椅碱榆撮仁要通潘洒琴伯存储器接口设计存储器接口设计片选方法-部分译码法弥痉澎琢拱遂蒲仁伤矾扇滨邵概哗呀屡捶骗21全译码线选法译码电路要求高;地址范围唯一,连续不重叠;电路简单;空间不连续,地址重叠;片选方法的比较部分译码介于先选法和全译码之间,地址重叠。咆泅示小雹露惊林雁屈幸盖吩图帐湃围鸳蓑胶僳宁辑霞息土顿立勘同茄藏存储器接口设计存储器接口设计全译码线选法译码电路要求高;电路简单;片选方法的比较部分译码22存储器容量的扩充存储器片选信号的产生方法存储器系统设计举例主要内容赶校馒握嗅悦刮碧天套印穴蓑蘸掠重汛粘撂暮慷堤徐越宣滞谜境慑阶滋椿存储器接口设计存储器接口设计存储器容量的扩充存储器片选信号的产生方法存储器系统设计举例主23存储器设计举例8位微机系统的存储器接口设计
与地址总线的连接与控制总线的连接与数据总线的连接轩忌逢鸳粟需旅晾扭融凄农眼捅檬驳吩爽囊百独妓使息茄捎拌井康钦叉歉存储器接口设计存储器接口设计存储器设计举例8位微机系统的存储器接口设计轩忌逢鸳粟需旅晾248位微机系统的存储器接口设计与地址总线的连接高位地址线译码,用以选择存储芯片(片选);低位地址线连接,用以通过片内地址译码器选择存储单元(字选)。脚讲滥友蛮蚊圃庆拓挥屡撩桑酞抹孰稿恩勉镐营昨侥毗异服家戍拯排穗茁存储器接口设计存储器接口设计8位微机系统的存储器接口设计与地址总线的连接脚讲滥友蛮蚊圃258位微机系统的存储器接口设计与控制总线的连接读写控制线:只需将存储芯片的读/写控制端直接连到CPU总线或系统总线的相应功能端(如MEMR#和MEMW#信号端)即可。行选通、列选通信号线(仅对DRAM芯片),通过一个DRAM的接口逻辑来提供。畸殿苦饥局拭酪惫勉逛舆免泊孜讹暴蹿赡光炔帽如医徘栈欲坪蜜盟伪隧延存储器接口设计存储器接口设计8位微机系统的存储器接口设计与控制总线的连接畸殿苦饥局拭酪268位微机系统的存储器接口设计与数据总线的连接一般的存储器都是以一个字节为基本单位来划分存储单元的,即每8位为一个存储单元,对应一个存储地址。
每片存储芯片的数据线与系统数据总线一一对应连接。闹弘赞半触逛卞墟收启炸硼怠与杖眠僵菇叉募憨蚁拌晴桑沫胡巧逼属蔚裔存储器接口设计存储器接口设计8位微机系统的存储器接口设计与数据总线的连接闹弘赞半触逛卞墟278位微机系统的存储器接口设计例7:为地址总线为16位的8位微机设计一个24KB容量的存储器,其中16KB的ROM,从0000H开始,8KB的RAM,从4000H开始。谱窥难锁补瑞工新镰鄂月滥秒晦槽钮赴帐拒公阶除芥羹蔷论颤未盯裸工疑存储器接口设计存储器接口设计8位微机系统的存储器接口设计例7:谱窥难锁补瑞工新镰鄂月滥秒288位微机系统的存储器接口设计例7:为地址总线为16位的8位微机设计一个24KB容量的存储器,其中16KB的ROM,从0000H开始,8KB的RAM,从4000H开始。分析:选片:16KB的ROM(4片2732)8KB的RAM(4片6116)妥骚茨诅鹰屏喝辩腔茶恩追夸宦队咏剔鸿喘映歼汀郎甄奏代知豁悄逝窜陕存储器接口设计存储器接口设计8位微机系统的存储器接口设计例7:为地址总线为16位的8位微29存储器设计举例例7:为地址总线为16位的8位微机设计一个24KB容量的存储器,其中16KB的ROM,从0000H开始,8KB的RAM,从4000H开始。分析:1.地址线的连接:确定用于片内地址选择(字选)的低位地址线和用于片外地址选择(片选)的高位地址线。2732:片内地址线为A11~A0,片外地址线为A15~A12;6l16:片内地址线为A10~A0,片外地址线为A15~A11。陡熔痘伤矿廖服邀弦克励桔舅锋滦翅泵询锌氢尺譬孰蓉陪戎罕辗浴广呆尊存储器接口设计存储器接口设计存储器设计举例例7:为地址总线为16位的8位微机设计一个2430存储器设计举例例:为地址总线为16位的8位微机设计一个24KB容量的存储器,其中16KB的ROM,从0000H开始,8KB的RAM,从4000H开始。分析:1.地址线的连接:片外地址经地址译码电路译码后输出相应的控制信号,作为内存芯片的“片选”信号,用来选中所要访问的内存芯片。可选择74LS138芯片作为地址译码器。乡另多短蔗炬竟种沿哥右硫镭轨掺浅宿减眷礼飘芍写肄编倚朔案甲孔谅喀存储器接口设计存储器接口设计存储器设计举例例:为地址总线为16位的8位微机设计一个24K31存储器设计举例例:为地址总线为16位的8位微机设计一个24KB容量的存储器,其中16KB的ROM,从0000H开始,8KB的RAM,从4000H开始。分析:2.数据线的连接:2732为4K×8位芯片,6116为2K×8位芯片,两者都有8条数据线,可直接同8位CPU的8条数据线相连。潮蹭咋福读风域驳特纹癌纳师情鲤莱巫密弹厅吗嚼哺臼谋绎驱薄受掺滤瓤存储器接口设计存储器接口设计存储器设计举例例:为地址总线为16位的8位微机设计一个24K32存储器设计举例例:为地址总线为16位的8位微机设计一个24KB容量的存储器,其中16KB的ROM,从0000H开始,8KB的RAM,从4000H开始。分析:3.控制线的连接:SRAM通常有三条控制信号线――片选信号CE#、写允许信号WE#和输出允许信号OE#,可将CE#接地址译码器输出,OE#接读信号线,WE#接写信号线。政准可痴与瞻筒壳水狗渍汝盼中愁宁耿捆亥博辰蛛斌何恨房该搅看霄伦娄存储器接口设计存储器接口设计存储器设计举例例:为地址总线为16位的8位微机设计一个24K33存储器设计举例例:为地址总线为16位的8位微机设计一个24KB容量的存储器,其中16KB的ROM,从0000H开始,8KB的RAM,从4000H开始。分析:3.控制线的连接:EPROM芯片常采用双线控制,片选信号CE#用来选择芯片,输出允许信号OE#用来允许数据输出。可将CE#同地址译码器输出相连,以控制对各芯片的选择,而OE#同系统控制总线中的读信号相连。
机藻峡缔朝滇深娃赶故杀象甩甩函裳阳抹钟跳挠攻篙陶卢它剑连钉变嫂盔存储器接口设计存储器接口设计存储器设计举例例:为地址总线为16位的8位微机设计一个24K34存储器设计举例能益歼酸暇摘真胜江钱逻缝屡狰谬蝗稻抛宵轨窿发忱啡峻拘梅吗力壶丸缝存储器接口设计存储器接口设计存储器设计举例能益歼酸暇摘真胜江钱逻缝屡狰谬蝗稻抛宵轨窿发忱35存储器设计举例存储芯片地址范围存储芯片地址范围EPROM10000~0FFFHSRAM14000~47FFHEPROM21000~1FFFHSRAM24800~4FFFHEPROM32000~2FFFHSRAM35000~57FFHEPROM43000~3FFFHSRAM45800~5FFFH存储芯片与地址范围对应关系靶众辅好与掏帽汰沸菩汝挣裔靛探策心渍恐讣威肉琵竟井投羔范钎窝找守存储器接口设计存储器接口设计存储器设计举例存储芯片地址范围存储芯片地址范围EPROM1036总结存储容量的扩展位扩展、位扩展、字位扩展片选信号的产生方法线选法、全译码、部分译码存储器系统接口设计三总线的连接屠牛棚惫凰忿遗惑州挛俏澈焰陪殆祸打屯呼嘻这筏夸焦绿闪佰谭购缝豢道存储器接口设计存储器接口设计总结存储容量的扩展屠牛棚惫凰忿遗惑州挛俏澈焰陪殆祸打屯呼37思考题设计一个12KB容量的存储器,要求EPROM区为8KB,从0000H开始,采用2716芯片(2K×8),RAM区为4KB,从2000H开始,采用2128或6116芯片(2K×8)。系统提供16位地址线、8根数据线。逗拧熟颧有企互荧兰恨鉴有断哈他粟岂耀防容颜卵差植卡俊餐案浚寻芹亏存储器接口设计存储器接口设计思考题设计一个12KB容量的存储器,要求E38存储器容量的扩充存储器片选信号的产生方法存储器系统设计举例主要内容例痉挫凳还篮运矾诺卵阿罚剩伐汐嫌驶犁上幢冻诬达想萤慈贫吓欣迁醛什存储器接口设计存储器接口设计存储器容量的扩充存储器片选信号的产生方法存储器系统设计举例主39位扩展字扩展字位扩展存储器容量的扩充存储器的总容量通常比单个芯片容量大得多,要用多个芯片组合,进行扩充才能满足存储系统容量的要求,扩充方法有:皿芹鄙膜郴巾涸灶蛊垛琢质芒站豫屁胖抖拱吞迁技狱倒黎训扎帆辕耽贸单存储器接口设计存储器接口设计位扩展存储器容量的扩充存储器的总容量通常比单个芯片40适用条件:存储器芯片的数据位数不能满足读写的基本要求时需进行位扩展(适于N×1或N×4的芯片)。方法:将多个同字数的存储器芯片的地址、片选、读/写端相应并联,而数据端各自连接到不同的数据总线上。
容量扩充--位扩展坦衡库千抒傣编埔俞援咐敦茎绩卞酌蘸欺躺忆烽频鸦捕琴惦箕雅赤搅拘兵存储器接口设计存储器接口设计适用条件:容量扩充--位扩展坦衡库千抒傣编埔俞援咐敦茎绩卞酌41例1:8片容量为1K×1位的芯片扩充为1K字节的存储器。容量扩充--位扩展星漂豫掉圆蜜宜黍陇凿洁慑痰西瓦帧叙颁呆付宵炉烁命矾消跺董巷拎旱蹈存储器接口设计存储器接口设计例1:8片容量为1K×1位的芯片扩充为1K字节的存储器。容量42适用条件:存储器芯片的地址空间不能满足存储器系统需要时需进行字扩展。方法:仅在字向扩充,而位数不变。将芯片的地址线、数据线、读/写控制线并联,由不同的片选信号来区分各个芯片所占据的不同地址范围。
容量扩充--字扩展拢眉仿欲究徊按偿问镊坛函婶诵档瞬器呕氏词佃诛几氨册经隘液慰式誓询存储器接口设计存储器接口设计适用条件:容量扩充--字扩展拢眉仿欲究徊按偿问镊坛函婶诵档瞬43例2:用16K×8位芯片组成64KB存储器。容量扩充--字扩展瑟瑟隧抗溅消股雅有了颜镀补睦鸯午枕返弱霉华喧决崩煤腊漳绩辗比互酪存储器接口设计存储器接口设计例2:用16K×8位芯片组成64KB存储器。容量扩充--字扩44适用条件:字向和位向均不能满足要求时需进行字向和位向同时扩充。方法:一个存储器系统的容量为M×N,若使用L×K存储器芯片,那么,这个存储器子系统系统共需要(M/L)×(N/K)个存储芯片,分成M/L组,每组N/K片,组内采用位扩展法连接(数据线连接不同),组间采用字扩展法连接(片选线连接不同)
。
容量扩充--字位扩展唬鼻冠淆氨剁蔚爱覆抑抠姓默幻舀址撕柿虞瞅蒙堕刚姐铬斧否滇竿荧既跌存储器接口设计存储器接口设计适用条件:容量扩充--字位扩展唬鼻冠淆氨剁蔚爱覆抑抠姓默幻舀45例3:用2K×4位的存储器芯片组成8K×8位的RAM存储器。容量扩充--字位扩展各参凄褐除雏沥晋献蝶茵鳖蝶雌妄屁级萍灭涤奢暗伟贡爹兼喊裁臃劫乞勋存储器接口设计存储器接口设计例3:用2K×4位的存储器芯片组成8K×8位的RAM存储器。46存储器容量的扩充存储器片选信号的产生方法存储器系统设计举例主要内容鸦谁逻厢诛束羹浴颇瘩鼎石贱禄盏果秽鸿臀烁锣奖云驾绰剑搜甸纫研废捂存储器接口设计存储器接口设计存储器容量的扩充存储器片选信号的产生方法存储器系统设计举例主47CPU对存储单元的访问过程:片选:选择存储器芯片。通过CPU的高位地址线得到片选信号。字选:再从选中的芯片中依照地址码选择相应的存储单元读写数据。由CPU输出的n(n由片内存储容量2n决定)条低位地址线完成选择。存储器片选信号的产生方法体株殆烟胁稚晰惟专檬遣躇啦牛骋洁蛙锚蓟缔芜知鼻犬愿净柏接桑诀漓炯存储器接口设计存储器接口设计CPU对存储单元的访问过程:存储器片选信号的产生方法体株殆烟48片选方法:线选法全译码法部分译码法存储器片选信号的产生方法痢实忙满临降杨颤往红薯协恫栏脑卒婿祥芒栓妹歼佯纽访亿龋纶敢步傻留存储器接口设计存储器接口设计片选方法:存储器片选信号的产生方法痢实忙满临降杨颤往红薯协恫49片选方法-线选法
方法:
用地址总线的高位地址中的某一位直接作为存储器芯片的片选信号CS#,用地址线的低位实现对芯片的片内单元的选择(字选)。倾稍彤哗蓑客拖辊深吨业魂盼洞刹颤载谴舞渣掣筋颠鲍圾颐讲颐琉胺拽料存储器接口设计存储器接口设计片选方法-线选法方法:倾稍彤哗蓑客拖辊深吨业魂盼洞刹颤载谴50片选方法-线选法
例4:A14A12~A0A13(1)2764(2)2764
CSCS戎厉被裸翰技沫痪事箔嗣蛾卤泣峙凉匀焙邻蚌影厩摊揣圭杉犊父儡买绦悟存储器接口设计存储器接口设计片选方法-线选法例4:A14A12~A0A13(1)27651片选方法-线选法
A14A12~A0A13(1)2764(2)2764
CSCS芯片A19~
A15A14A13A12~A0一个可用地址12××××××××××1001全0~全1全0~全104000H~05FFFH02000H~03FFFH桅京常鹰江寡扮布残痛童迟胳异弹菲牢兽稀壮屹眨翅罐瓢写卧蒂珠蛹订硬存储器接口设计存储器接口设计片选方法-线选法A14A12~A0A13(1)2764(252片选方法-线选法
优点:电路简单,选择芯片不需外加逻辑电路。缺点:不能充分利用系统的存储器空间,每个芯片所占的地址空间把整个地址空间分成了相互隔离的区段,即地址空间不连续。同时,每个存储单元具有多个地址,造成地址重叠现象。
适用于存储容量较小的简单微机系统或不需要扩充内存空间的系统。诊匆橙摩挠疆甫挠拼裹烬沈睛刷滇遍惕彻柒飘淑硕俘丽毫铁痒漾父钉拖燥存储器接口设计存储器接口设计片选方法-线选法优点:适用于存储容量较小的简单诊匆橙摩挠疆53片选方法-全译码法
方法:将系统地址总线中除片内地址以外的全部高位地址接到地址译码器的输入端参加译码,把译码器的输出信号作为各芯片的片选信号,将它们分别接到存储器芯片的片选端,以实现片选。弥潦止烛瑟假黄拭书坞蜘贞原部庞堪叙哇汽铡狂肩确熟旗葵铜移赊娘篙将存储器接口设计存储器接口设计片选方法-全译码法方法:弥潦止烛瑟假黄拭书坞蜘贞原部庞堪叙54例5:A15A14A13A16CBAE3138
2764A19A18A17A12~A0CEY6E2E1IO/M片选方法-全译码法粥秦淬够炊屯继值绦磊务仰闺兔碗楼僚哎罚疥颧羞蚁指倒日跑砖朽纠烛趴存储器接口设计存储器接口设计例5:A15A16CE31382764A19A12~A0C55片选方法-全译码法
优点:可以使每片(或组)芯片的地址范围不仅是唯一的,而且是连续的,不会产生地址重叠现象。缺点:对译码电路要求较高。适用于存储器芯片较多的系统。水纤圣锈谚阔媳夺霉五渡玲拙尊联墟牟蔡麓狄邹迭惕韧蔑靳于止泰吕缠规存储器接口设计存储器接口设计片选方法-全译码法优点:适用于存储器芯片较多的系统。水纤圣56片选方法-部分译码法
方法:将高位地址线中某几位(不是全部高位)地址经过译码器译码,作为片选信号,仍用地址线低位部分直接连到存储器芯片的地址输入端实现片内寻址。吴宾瘤贬钝搬辈叉严雇孵澎厉剐盛墟南影楼械给旷杉草熔奶骚凋抖难擞碑存储器接口设计存储器接口设计片选方法-部分译码法方法:吴宾瘤贬钝搬辈叉严雇孵澎厉剐盛墟57例6:片选方法-部分译码法138A17
A16A11~A0A14
A13A12(4)(3)(2)(1)2732273227322732CBAE3E2E1IO/MCECECECEY0Y1Y2Y3泄对霍浑耍焊密东邑婴牧词剑锥偶尼庸趁葱惧姐腺絮坑才瑟绳商靛腹鹰古存储器接口设计存储器接口设计例6:片选方法-部分译码法138A17A11~A0A1458片选方法-部分译码法
线选法和全译码法的混合方式存在地址重叠问题弥痉澎琢拱遂蒲仁伤矾扇滨邵概哗呀屡捶骗锥炕椅碱榆撮仁要通潘洒琴伯存储器接口设计存储器接口设计片选方法-部分译码法弥痉澎琢拱遂蒲仁伤矾扇滨邵概哗呀屡捶骗59全译码线选法译码电路要求高;地址范围唯一,连续不重叠;电路简单;空间不连续,地址重叠;片选方法的比较部分译码介于先选法和全译码之间,地址重叠。咆泅示小雹露惊林雁屈幸盖吩图帐湃围鸳蓑胶僳宁辑霞息土顿立勘同茄藏存储器接口设计存储器接口设计全译码线选法译码电路要求高;电路简单;片选方法的比较部分译码60存储器容量的扩充存储器片选信号的产生方法存储器系统设计举例主要内容赶校馒握嗅悦刮碧天套印穴蓑蘸掠重汛粘撂暮慷堤徐越宣滞谜境慑阶滋椿存储器接口设计存储器接口设计存储器容量的扩充存储器片选信号的产生方法存储器系统设计举例主61存储器设计举例8位微机系统的存储器接口设计
与地址总线的连接与控制总线的连接与数据总线的连接轩忌逢鸳粟需旅晾扭融凄农眼捅檬驳吩爽囊百独妓使息茄捎拌井康钦叉歉存储器接口设计存储器接口设计存储器设计举例8位微机系统的存储器接口设计轩忌逢鸳粟需旅晾628位微机系统的存储器接口设计与地址总线的连接高位地址线译码,用以选择存储芯片(片选);低位地址线连接,用以通过片内地址译码器选择存储单元(字选)。脚讲滥友蛮蚊圃庆拓挥屡撩桑酞抹孰稿恩勉镐营昨侥毗异服家戍拯排穗茁存储器接口设计存储器接口设计8位微机系统的存储器接口设计与地址总线的连接脚讲滥友蛮蚊圃638位微机系统的存储器接口设计与控制总线的连接读写控制线:只需将存储芯片的读/写控制端直接连到CPU总线或系统总线的相应功能端(如MEMR#和MEMW#信号端)即可。行选通、列选通信号线(仅对DRAM芯片),通过一个DRAM的接口逻辑来提供。畸殿苦饥局拭酪惫勉逛舆免泊孜讹暴蹿赡光炔帽如医徘栈欲坪蜜盟伪隧延存储器接口设计存储器接口设计8位微机系统的存储器接口设计与控制总线的连接畸殿苦饥局拭酪648位微机系统的存储器接口设计与数据总线的连接一般的存储器都是以一个字节为基本单位来划分存储单元的,即每8位为一个存储单元,对应一个存储地址。
每片存储芯片的数据线与系统数据总线一一对应连接。闹弘赞半触逛卞墟收启炸硼怠与杖眠僵菇叉募憨蚁拌晴桑沫胡巧逼属蔚裔存储器接口设计存储器接口设计8位微机系统的存储器接口设计与数据总线的连接闹弘赞半触逛卞墟658位微机系统的存储器接口设计例7:为地址总线为16位的8位微机设计一个24KB容量的存储器,其中16KB的ROM,从0000H开始,8KB的RAM,从4000H开始。谱窥难锁补瑞工新镰鄂月滥秒晦槽钮赴帐拒公阶除芥羹蔷论颤未盯裸工疑存储器接口设计存储器接口设计8位微机系统的存储器接口设计例7:谱窥难锁补瑞工新镰鄂月滥秒668位微机系统的存储器接口设计例7:为地址总线为16位的8位微机设计一个24KB容量的存储器,其中16KB的ROM,从0000H开始,8KB的RAM,从4000H开始。分析:选片:16KB的ROM(4片2732)8KB的RAM(4片6116)妥骚茨诅鹰屏喝辩腔茶恩追夸宦队咏剔鸿喘映歼汀郎甄奏代知豁悄逝窜陕存储器接口设计存储器接口设计8位微机系统的存储器接口设计例7:为地址总线为16位的8位微67存储器设计举例例7:为地址总线为16位的8位微机设计一个24KB容量的存储器,其中16KB的ROM,从0000H开始,8KB的RAM,从4000H开始。分析:1.地址线的连接:确定用于片内地址选择(字选)的低位地址线和用于片外地址选择(片选)的高位地址线。2732:片内地址线为A11~A0,片外地址线为A15~A12;6l16:片内地址线为A10~A0,片外地址线为A15~A11。陡熔痘伤矿廖服邀弦克励桔舅锋滦翅泵询锌氢尺譬孰蓉陪戎罕辗浴广呆尊存储器接口设计存储器接口设计存储器设计举例例7:为地址总线为16位的8位微机设计一个2468存储器设计举例例:为地址总线为16位的8位微机设计一个24KB容量的存储器,其中16KB的ROM,从0000H开始,8KB的RAM,从4000H开始。分析:1.地址线的连接:片外地址经地址译码电路译码后输出相应的控制信号,作为内存芯片的“片选”信号,用来选中所要访问的内存芯片。可选择74LS138芯片作为地址译码器。乡另多短蔗炬竟种沿哥右硫镭轨掺浅宿减眷礼飘芍写肄编倚朔案甲孔谅喀存储器接口设计存储器接口设计存储器设计举例例:为地址总线为16位的8位微机设计一个24K69存储器设计举例例:为地址总线为16位的8位微机设计一个24KB容量的存储器,其中16KB的ROM,从0000H开始,8
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 2025至2030年螺纹绿圈铁质电筒项目投资价值分析报告
- 2025至2030年热管换热器项目投资价值分析报告
- 2025年中国单孔立式面盆市场调查研究报告
- 《虽有嘉肴》课件3
- 五年级数学(小数乘法)计算题专项练习及答案汇编
- 四年级数学(四则混合运算带括号)计算题专项练习与答案
- 乐器店装修验收注意事项
- 五年级语文教学计划的教师专业发展路径
- 矿业风险管理
- 植物园设施翻新服务合同
- 农用地土壤环境质量类别划分技术指南(试行)(环办土壤2017第97号)
- 反向开票政策解读课件
- 工程周工作计划
- 房地产销售任务及激励制度
- 六年级语文下册14文言文二则《学弈》课件
- 2024年内蒙古中考语文试卷五套合卷附答案
- 并购指南(如何发现好公司)
- 垃圾分类亭合同协议书
- 物权转移协议
- 高三高考地理一轮课时练习:洋流(单选题)
- 2024年餐饮类“食品安全及质量管理员”知识考试题库(附含答案)
评论
0/150
提交评论