电子综合设计与制作报告封面及任务要求_第1页
电子综合设计与制作报告封面及任务要求_第2页
电子综合设计与制作报告封面及任务要求_第3页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、电子综合设计与制作报告基于Quartus II的抢答器的设计与仿真姓名学号专业班级电子07-基于Quartus H的抢答器的设计与仿真任务书一、设计目的1、掌握基于Quartus II的数字系统设计流程;2、熟练掌握VHDL文本和原理图的输入方式,加深理解自顶向下的编程思想;3、掌握抢答器电路的工作原理,结构组成和设计思路。二、设计内容设计一个基于FPGA器件的抢答器。该抢答器具有总控制允许、复位、优先抢答判决、 倒计时抢答、参赛选手编号显示等功能;完成抢答器设计方案的分析和选择,并在 Quartus II软件中进行电路设计和仿真等。三、设计要求1、系统组成可分为FPGA内部电路和外部电路两大

2、部分。设计的主要任务是FPGA内部各个 模块的设计、仿真和验证等;2、可同时进行6路抢答并按动开始键后,选手才能抢答,否则禁止抢答;3、当主持人宣布开始抢答并按动开始键后,选手才能进行抢答;主持人具有总允许开始答题 和复位按键;4、判决最先抢到答题的选于,该路报警并显示选手的编号;5、当主持人宣布开始答题时,选于必须在5S倒计时时间内完成抢答动作,答题时间为15S (倒计时显示,该时间不包括5S抢答时间);当在规定的时间内有选手答题,或在规定的时间内无人抢答,或开始答题后未在规定的时间内完成答题时,倒计时立即停止并显示抢答时 间,同时禁止其他人抢答;6、倒计时时间和选手编号采用数码管显示;7、

3、FPGA内部包括底层模块和顶层电路模块的设计。底层模块大致包括:判决模块、倒计时 模块、报警模块、译码模块等;8、FPGA外部端口包括按键和数码管等。按键分为主持人控制的开始和复位按键以及选手的 抢答按键等。四、设计步骤1、设计步骤根据每个小组的具体实现过程独立完成,步骤中应对各模块的功能和实现方法具 体说明;2、设计步骤中应包括系统组成框图及简要说明。注意:严谨互相抄袭,独立完成。五、结果分析应对所完成的系统的功能、性能、运行情况、设计方法和方案以及存在的不足等方面客 观地进行说明和分析,并给出真实而准确的评价。注意:严谨互相抄袭,独立完成。六、设计心得应具体、客观,真实地简述设计过程中的心得体会。七、程序清单及仿真截图程序和截图打印即可。将程序汇总在一起,每个设计模块应用数字和文字表明模块的顺 序和名称;将截图集中打印,每个截图下方用“五号宋体”注明截图的名称。需要打印的截图包括:1、5S倒计时模块仿真波形;2、15S倒计时模块仿真波形;3、抢答判决模块仿真波形;4、顶层原理图。设计报告要求1、任务书中前6项内容均采用山东轻工业学院课程设计报告专用纸书写,字迹工整,作 图规范;2、程序代码由于太长,截图难以手工绘制,因此程序和截图按要求打印即可;3、设计步骤、结果分析、设计心得、编写程序以及截图等应独立完成,不可相互抄袭,雷同者按0分处理;4、设计报告一律在左侧用两

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论