分频锁相源设计和调试方法课件_第1页
分频锁相源设计和调试方法课件_第2页
分频锁相源设计和调试方法课件_第3页
分频锁相源设计和调试方法课件_第4页
分频锁相源设计和调试方法课件_第5页
已阅读5页,还剩21页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、微波分频锁相源的设计与调试方法总体方框图电调振荡器分频器锁相环路、介绍两个分析软件总体方框图 由方框图可见,系统主要由下列电路,电调振荡器、参考晶体振荡器、分频器、鉴相器和环路滤波器等组成。其中,分频器和鉴相器已可集成在一个芯片中,也已有把电调振荡器集成在内的芯片。 下面对这些主要电路进行分析。电调振荡器采用双极晶体管或场效应管的振荡器,作为反馈型振荡器分析时,可归结为下列基本形式:C3小时频稳度好,但不易起振,在保证振荡的条件下,尽可能减小C3。C4采用变容二极管时,可得到电调特性。 降低振荡器相位噪声的途径: 选用低噪声的放大器件,最好选用1/f噪声小的双极晶体管。 选用高Q的振荡回路器件

2、,如高介电常数的TEM模谐振器、声表面波谐振器做谐振电路。 直流供电电路的纹波和干扰,对相位噪声的影响很大,应采用稳压电路或有源滤波电路等方法,来改善性能。用于CAD的电原理图相位噪声曲线有源电源滤波器 电源对VCO的相位噪声有很大的影响,因此必须采取好的滤波措施。下面是采用电感滤波的一个例子。当供电电压高于VCO要求的电压时,可采用的有源滤波电路。.电调斜率对VCO的相位噪声影响很大,下图是Synergy公司给出的曲线。小数分频器:采用小数分频,可采用较高的比相频率使总的分频比下降,降低了倍频次数,可改善锁相源的相位噪声性能和减小锁定时间。环路滤波器: 当采用电压输出鉴相器时,多采用下列形式

3、。环路带宽的选取原则 : 1.在环路总增益足够的条件下,根据晶振和VCO的相位噪声,来选取环路带宽。 2.应小于或等于1/10比相频率。 3.当环路总增益较小时,根据环路总增益选取。 4.对跳频时间有要求时,要从锁定时间来选取带宽。 辅助滤波器:用来减小比相信号的泄漏,要求其截止频率比环路自然频率高5-10倍左右,以减小对环路特性的影响。 Analog公司最近推出了一款新的包括有VCO的锁相源单片集成电路,对降低成本,减少杂散有好处。型号为ADF4360,频率可覆盖350MHz到2450MHz,输出功率最大值约-3dm,还可通过程序控制输出功率值。介绍两个公司提供的PLL分析软件1.ADI公司提供的PLL分析软件2.National 公司提供的PLL分析软件系统的相位噪声主要取决于参考时钟振荡器。产生的频率分辨率可达到0.001Hz(取决于相位累加器的位数N);频率转换时间可小

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论