单片机原理及应用习题库_第1页
单片机原理及应用习题库_第2页
单片机原理及应用习题库_第3页
单片机原理及应用习题库_第4页
单片机原理及应用习题库_第5页
已阅读5页,还剩12页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、填空题单片机与普通计算机的不同之处在于其将_CPU_、 存储器 和_I/O_3局部集成于一块芯片之上。CPU主要由 运算 器和 控制 器组成。CPU中的 布尔处理器 用来处理位操作。MSC-51系列单片机中,片内无ROM的机型是 8031 ,有4KB ROM的机型是_8051_,而有4KB EPROM 的机型是 8751 。-32的补码为 11100000 B,补码11011010B代表的真值为_-38_D。原码数BFH=_-63_D,原码数6EH=_110_D。100的补码=_64_H,-100的补码= 9C H在8031单片机内部,其RAM高端128个字节的地址空间称为 特殊功能存放器或S

2、FR 区,但其中仅有_21_个字节有实际意义。通常单片机上电复位时PC=_0000_H,SP=_07_H,通用存放器那么采用第_0_组,这一组存放器的地址范围是从_00 H_07_H。假设PSW为18H,那么选取的是第_3_组通用存放器。8031单片机复位后R4所对应的存储单元地址为_04_H,因上电时PSW=_00_H。假设A中数据为63H,那么PSW的最低位即奇偶位P为_0_。在微机系统中,CPU是按照 程序计数器PC 来确定程序的执行顺序的。在8031单片机中,使用P2、P0口传送 地址 信号,且使用了P0口来传送 数据 信号,这里采用的是 总线复用 技术。 堆栈遵循 先进后出或后进先出

3、 的数据存储原那么,针对堆栈的两种操作为_PUSH_和_POP_。当8051地RST端上保持 两 个机器周期以上低电平时,8051即发生复位。使用8031单片机时需将引脚接_低_电平,因为其片内无 程序 存储器。8位机中的补码数80H和7EH的真值分别为_-128_和_127 。配合实现“程序存储自动执行的存放器是_PC_,对其操作的一个特别之处是 每取完一字节指令后PC内容会自动加1 。MCS-51单片机PC的长度为_16_位;SP的长度为_8_位,数据指针DPTR的长度为_16_位。8051单片机的RST引脚的作用是对单片机实行复位操作,其操作方式有上电自动复位 和 按键手动复位 两种方式

4、。I/O端口与外部设备之间传送的信息可分为_三_类。8051片内有256B的RAM,可分为四个区,00H1FH为 工作存放器区;20H2FH为位寻址 区;30H7FH为堆栈、数据缓冲 区;80HFFH为特殊功能存放器区。MCS-51单片机系列有_5_中断源。上电复位时,同级中断源的优先级别从高至低为 外部中断源0 、 定时器0 、 外部中断1 、 定时器1 和 串行口 ,假设IP=00010100B,那么优先级别最高者为 外部中断1 、最低者为 定时器1 。储存器的主要功能是存储 指令 和 数据 。 假设你正在编辑某个文件,突然断电,那么计算机中 RAM 类型存储器中的信息全部丧失,且通电后也

5、不能自动恢复。8051在物理结构上只有四存储空间,它们分别是 片内程序存储器 、 片外程序存储器 、 片内数据存储器 、 片外数据存储器 ;但在逻辑结构上只有三个存储空间,它们分别是 片内外统一编址的64KB程序存储器 、 片内256B的数据存储器 和 片外64KB的数据存储器 。I/O端口作为通用输入输出口时,在该端口引脚输入数据时,应先向端口锁存器进行 写“1 操作。8051单片机其内部有 21 个特殊功能存放器,其中 11 个可以位寻址。在一般情况下实现片选的方法有两种,分别是线选法和译码法。起止范围是0000H3FFFH的存储器的容量是16KB。11根地址线可选 2048或2KB或21

6、1个存储单元,16KB存储单元需要 14 根地址线。MCS-51机中扩展I/O口占用片外_数据_存储器地址空间。MCS-51 单片机访问片外存储器时利用通信 ALE_信号锁存来自_P0_口的低八位地址信号。半导体存储器的最重要的两个指标是 存储容量 和 存取速度 。32KB ROM的首地址假设为2000H,那么末地址是 9FFFH 。MOV A,#30H是 立即 寻址方式。MOVX A,DPTR是 存放器间接 寻址方式。注:指原操作数的寻址方式通过堆栈操作实现子程序调用,首先就要把 PC 的内容入栈,以进行断点保护。在基址加变址寻址方式中,以 A 作变址存放器,以 PC 或 DPTR 作基址存

7、放器。假定累加器A中的内容为30H,执行指令: 1000H:MOVC A,A+PC后,把程序存储器 1031H 单元的内容送入累加器A中。访问8031片外数据存储器采用的是 存放器间址的 寻址方式。指令格式由 操作码 和 操作数 两局部组成。寻址方式分为对 指令 的寻址和对 数据 的寻址两大类。一个完整的中断过程可分为 中断请求 、 中断响应 、 中断处理 和 中断返回 四局部。中断请求信号有 电平 触发和_边沿_触发两种触发方式。MCS-51单片机8031中有_2_个_16_位的定时器/计数器,可以被设定的工作方式有_4_种。假设系统晶振频率为12MHZ,那么T0工作于方式0时的最大定时时间

8、是 8.192 ms,工作于方式2时的最大计数脉冲个数是 256 个。欲对300个外部事件计数,可以选用定时/计数器T1的模式_0 或模式_1_。假设系统晶震频率为6MHZ,那么时钟周期为_0.167_us,机器周期为_2_us,最短和最长指令周期分别为_2_us和_8_us。假设单片机的晶振频率fosc8MHZ,那么执行一条MUL AB指令所需时间为_6_us。RS-232C采用单端驱动,易受 干扰 影响,一般传输距离在 几十米 以内。三态缓冲存放器的“三态是指 低电平 态、 高电平 态和 高阻 态。74LS138是具有3个输入的译码器芯片,其输出作为片选信号时,最多可以选中_8_块芯片。7

9、4LS273通常用来作为简单 输出 接口扩展;而74LS244那么常用来作简单 输入 接口扩展。计算机对输入/输出设备的控制方式主要有三种。其中, A 方式硬件设计最简单,但要占用不少CPU的运行时间; B方式的硬件线路最复杂,但可大大提高数据传送效率;而 C 那么介于上述两者之间。先进先出 后进先出 直接存储器访问 程序查询高速缓存 系统总线 程序中断 逐行扫描请选择并填写答案:A=_,B= ,C=_ _ 假设LED为共阳极接法即负逻辑控制,那么提示符P的七段代码值应当为_0C或 8C_H。欲增加8KB*8位的RAM区,请问选用Intel21141KB*4位需购_16_片;假设改用Intel

10、61162KB*8位需购_4_片;假设改用Intel62648KB*8位需购_1_片。RAM芯片61162KB*8位有24条外引脚,请问应分配 11 个引脚给地址线,分配_8_个引脚给数据线,再分配两个引脚给电源和地线外,剩余的_3_个引脚应该分配给 读写控制和片选信号线 。在异步通信中假设每个字符由11位组成,串行口每秒传送250个字符,那么对应波特率为_2750bps_。在串行通信中采用偶校验,假设传送的数据为0A5H,那么根本奇偶校验位应为_0_(用“0“1表示)。80C51的串行口控制存放器中有2个中断标志位,它们是 RI 和 TI 。 串行通信可以分成 异步 通信和 同步 通信两大类

11、。LED显示器的显示控制方式有 静态 显示和 动态 显示两大类。LED显示器根据二极管的连接方式可以分为 共阴极 和共阳极两大类。CPU与内存或I/O接口相连的系统总线通常由 数据总线DB 、 地址总线AB 、 控制总线CB 等三种信号线组成。单项选择题电子计算机技术在半个世纪中虽有很大的进步,但至今其运行仍遵循着一位科学家提出的根本原理。这位科学家是:D(A) 牛顿 (B) 因斯坦 (C) 爱迪生 (D) 冯诺伊曼用晶体管作为电子器件制成的计算机属于:B(A) 第一代 (B) 第二代 (C) 第三代 (D) 第四代通常所说的主机是指:C运算器和控制器 (B)CPU和磁盘存储器(C) CPU和

12、主存 (D)硬件和软件计算机能直接识别的语言是:C(A) 汇编语言 (B) 自然语言 (C) 机器语言 (D) 高级语言在CPU中,控制器的功能是:C(A) 进行逻辑运算 (B)进行算术运算(C) 分析指令并发出相应的控制信号 (D) 只控制CPU的工作PC是:(C)(A)一根硬件信号线(B) 一个可由用户直接读写的8位PAM存放器(C) 一个能自动加1的16位的计数器D一个能自动加1计数的ROM存储单元CPU主要的组成部局部为A (A)运算器、控制器(B)加法器、存放器(C)运算器、存放器D运算器、指令译码器在单片机中,通常将一些中间计算结果放在A中(A)累加器(B)控制器(C)程序存储器D

13、数据存储器PC的值是CA当前正在执行指令的前一条指令的地址 B当前正在执行指令的地址C当前正在执行指令的下一条指令的地址 D控制器中指令存放器的地址CPU寻址外设端口地址的方法有两种,一种是统一编址,还有一种是 C。(A) 混合编址 (B) 动态编址 (C) 独立编址 (D) 变址编址在CPU内部,反映程序运行状态或反映运算结果的一些特征的存放器是:(B) (A) PC (B) PSW (C) A (D) SPMCS-51的并行I/O信息有两种读取方法,一种是读引脚,还有一种是( A )(A)读锁存 (B)读数据 (C)读累加器A (D)读CPU区分片外程序存储器和数据存储器的最可靠方法是D。

14、A看其芯片型号是RAM还是ROMB看其位于地址范围的低端还是商端C看其离MCS-51芯片的远近D看其是被RD信号连接还是被PSEN信号连接PSW=18H,通用存放器R0R7的地址分别为 C 。A00H07H; B 08H0FH; C 10H17H; D 18H1FH; 15关于MCS-51单片机堆栈操作,以下描述错误的选项是 B 。A遵循先进后出,后进先出的原那么 B出栈时栈顶地址自动加1 C调用子程序及子程序返回与堆栈有关D 堆栈指针是一个特殊功能存放器16 MCS-51的并行I/O口读-改-写操作,是针对该口的( D )(A)引脚 (B)片选信号 (C)地址线 (D)内部锁存器17 MCS

15、-51单片机复位操作的主要功能是把PC初始化为( C )。 A0100H B2080H C0000H D8000H18当外部中断请求的信号方式为脉冲方式时,要求中断请求信号的高电平状态和低电平状态都应至少维持( B )。 A1个机器周期 B2个机器周期 (C)4个机器周期 D10个晶振周期198051与8751的区别是CA内部数据存储单元数目不同 B内部数据存储器的类型不同C内部程序存储器的类型不同 D内部的存放器的数目不同20访问片外数据存储器时,不起作用的信号是C(A) RD (B) WR (C) PSEN (D) ALE21以下四条表达中,有错误的一条是AA16根地址线的寻址空间可达1M

16、BB内存器的存储单元是按字节编址的 (C) CPU中用于存放地址的存放器称为地址存放器D地址总线上传送到只能是地址信息2214根地址线的寻址范围可达BA 8KB B16KB (C) 32KB D64KB23CPU寻址外设端口地址的方法有两种,一种是统一编址,还有一种是( C )。(A) 混合编址 (B) 动态编址 (C) 独立编址 (D) 变址编址24MSC-51系列单片机外扩存储器芯片时,4个I/O口中用作数据总线的是 B。AP0口和P2口 BP0口 CP2口和P3口 DP2口25要用传送指令访问MCS-51片外RAM,它的指令操作码助记符应是 B AMOV BMOVX CMOVC D以上都

17、是26指令ALMP的跳转范围是 C A256B B1KB C2KB D64KB27以下可用作片内RAM间接寻址的存放器是D 。ARAM BROM C磁盘 D磁带28以下指令中,属于单纯读引脚的指令是( C ) (A)MOV P1,A (B)ORL P1,#0FH (C)MOV C,P1.5 (D)DJNZ P1,short-lable29指出以下指令中的错误指令 A 。 (A)MOVC R1,A BMOV 20H,#01H CORL A,R5 DPOP 30H 30以下程序段中使用了位操作指令的有 B 。(A)MOV DPTR,#1000H BMOV C,45H MOVX A,DPTR CPL

18、 ACC.7 C MOV A, 45H DMOVR0,23H XCH A,27H MOV A,R0 31MCS-51汇编语言源程序设计中,以下符号中不能用作标号的有 B 。 ALOOP B MOV CLD1 DADDR 32MCS-51单片机在同一优先级的中断源同时申请中断时,CPU首先响应( A )。 A外部中断0 B外部中断1 C定时器0中断 D定时器1中断33要使MCS-51能够响应定时器T1中断,串行接口中断,它的中断允许存放器IE的内容应是 A A98H B84H C42H D22H34定时器T1固定对应的中断入口地址为( D ) (A)0003H (B)000BH (C)0013H

19、 (D)001BH35各中断源发出的中断请求信号,都会标记在MCS-51系统中的( B ) (A)TMOD (B)TCON/SCON (C)IE (D)IP36MCS-51单片机可分为两个优先级别。各中断源的优先级别设定是利用存放器( B )(A)IE (B)IP (C)TCON (D)SCON37( D )不属于微型机引入中断技术后的好处 (A)分时操作 (B)实时操作 (C)故障处理 (D)高速传送数据38( C)并非单片机系统响应中断的必要条件。(A) TCON或SCON存放器内的有关中断标志位为1(B) IE中断允许存放器内的有关允许位置为1(C) IP中断优先级存放器内的有关位置为1

20、(D) 当前一条指令执行完 39在单片机应用系统中,两线双向长距离几百米通信应采用 D。(A)TTL电平 (B)RS232C电平 (C)RS422电平 (D)RS485电平40在80C51单片机中,可变波特率的多机通信应采用( D )。(A)方式0 (B)方式1 (C)方式2 (D)方式341在80C51单片机中,不使用T1的多机通信应采用( C )。(A)方式0 (B)方式1 (C)方式2 (D)方式342在80C51单片机中,8位数据位可变波特率的双机通信应采用( B ) 。(A)方式0 (B)方式1 (C)方式2 (D)方式343在80C51单片机中,利用串行口进行并口扩展时应采用( B

21、 )。(A)方式0 (B)方式1 (C)方式2 (D)方式344在80C51单片机芯片的串行口电平采用的电平为( A ) 。(A)TTL电平 (B)RS232C电平 (C)RS422电平 (D)RS485电平45利用8155产生连续方波,其计数输出方式为( B )。(A)方式0 (B)方式1 (C)方式2 (D)方式346在80C51应用系统中,要求既扩展并口又扩展RAM时,应优先采用 ( A ) 。(A)8155 (B)8255 (C)8279 (D)825347DAC0832可以实现两路模拟信号的同步输出,这是利用了该芯片的( D ) 特性。(A)单极性 (B)双极性 (C)单缓冲 (D)

22、双缓冲判断说明题注意其逆命题在微机性能指标中,CPU的主频越高,其运算速度越快。微型计算机与一般计算机的主要区别是体积小、重量轻、耗电少、价格廉价。在MCS-51系统中,一个机器周期等于1S。PC可以看做是指令存储区的地址指针。SP内装的是栈顶首址的内容。指令周期是执行一条指令的时间。所有计算机系统的堆栈都是向地址高端逐渐生长的,即均为“向上生成堆栈。输入/输出设备必须通过I/O接口才能接到系统总路线上和主机进行信息交换。MCS-51中的P0口可以分时复用为数据口和地址输出口。 当P2口的某些位用作地址线后,其它位不可以用作I/O口线使用。为使准双向的I/O口工作在输入方式,必须保证它被预置为

23、“1。假设外设控制器中的存放器和主存单元统一用主存地址编址,那么在计算机的指令系统中可以不设专门的I/O指令。通常每个外设设备都有一个端口存放器与主机交换信息,因此,主机只能用一个唯一地址来访问一个外部设备。8031单片机的有效复位电平是低电平。锁存器、三态缓冲存放器等简单芯片中没有命令存放和状态存放等功能。EPROM中存放的信息在计算机执行程序时只读,且断电后仍能保持原有的信息。8031的CPU是由RAM和EPROM所组成。内部RAM的位寻址区,只能供位寻址使用,而不能供字节寻址使用。MCS-51系列单片机的内部特殊功能存放器的数量是相同的。在8155芯片中,决定端口和RAM的单元编址的信号

24、线是AD7AD0和信号。掩膜ROM的特点是既能写入又能读出。 如果指令系统中不给用户提供PUSH、POP指令的话,那么设立堆栈毫无意义。在MCS-51系统中,PUSH、POP动作每次仅处理一个字节。8051单片机的振荡频率为12MHz,那么执行MUL AB指令所用的时间为2us。RLC R0是非法指令。 立即寻址方式是被操作的数据本身在指令中,而不是它的地址在指令中。MOVC是用来访问外部数据存储器的指令助记符 。在一个完整的程序中伪指令END是可有可无的。 调用子程序及返回与堆栈有关。RET和RETI两条指令不可以互换使用。低优先级的中断请求不能中断高优先级的中断请求,但是高优先级中断请求能

25、中断低优先级中断请求。各中断源发出的中断请求信号,都会标记在MCS-51系统的IP存放器中。当ITX=1时表示允许外部中断。 8155中的定时/计数器是14位的加1计数器。定时/计数器可由TM0D设定四种工作方式。由于8155不具有地址锁存功能,因此在与8031的接口电路中必须加地址锁存器。简答题带符号的数在计算机中有哪些表示方法?特点如何?答:带符号的数在计算机中可以用原码、反码和补码表示。采用原码和反码表示时,符号位不能同数值一道参加运算。补码表示可以将减法运算转换为加法运算,同时数值连同符号位可以一起参加运算,这非常有利于计算机的实现。单片机与其它常见微机(如PC机)有什么不同?它有什么

26、独特优点?答:1主要有三点不同:一是CPU、存储器和I/O接口这几局部集成在一片芯片上;二是存储器设计采用了哈佛结构,将程序存储器和数据存储器在物理上分开;三是供位处理和位控制的资源丰富、I/O接口完善。 2优点:1集成度高、价格低廉、性能/价格比高;2 程序存储器和数据存储器在物理上分开,可使程序不受干扰,抗干扰能力强;3布尔处理能力强,适于工业控制。堆栈区与一般的数据存储区有何异同?其重要作用是什么?答:堆栈区与一般存储区相同之处是:它们都属于存储器的一局部,都能存放数据。其主要不同之处是对数据的存取规那么有异:一般存储区使用随机读/写规那么,而堆栈 使用先进后出或后进先出规那么。堆栈采用

27、这种特殊规那么后,可以圆满完成子程序调用或中断调用,多级子程序嵌套等功能。当然,堆栈区内的存储单元也可以使用随机读/写指令,但在这种情况下已经不把该单元当做堆栈看待了。简述80C51单片机四个端口的带负载能力。答:P0口的每一位口线可以驱动8个LSTTL负载。在作为通用I/O口时,由于输出驱动电路是开漏方式,由集电极开路OC门电路或漏极开路电路驱动时需外接上拉电阻;当作为地址/数据总线使用时,口线输出不是开漏的,无须外接上拉电阻。P1、P2、P3口的每一位能驱动4个LSTTL负载。它们的输出驱动电路设有内部上拉电阻,所以可以方便地由集电极开路OC门电路或漏极开路电路所驱动,而无须外接上拉电阻。

28、MCS51引线中有多少I/O引线?它们和单片机对外的地址总线和数据总线有什么关系?简述8031单片机中P0、P1、P2、P3口的主要作用。答:共有32根I/O引线,其中局部引线在单片机有外扩对象时,将代替地址总线和数据总线的功能。这32根I/O引线均匀分布于P0.P1.P2.和P3口假设没有单片机外扩要求,那么4个并行口都时纯粹的I/O口;但是,当单片机有外扩任务时,那么P0口将作为8位数据总线,P2和P0口将作为16位地址总线,P3口的一局部将作为读/写等控制总线信号,此时只有P1口保存作为单纯的I/O口。简叙80C51程序储存器的配置。答:80C51内部有4KB的掩膜ROM;87C51内部

29、有4KB的EPROM;而80C31内部没有程序存储器,80C51的引脚为访问内部或外部程序存储器的选择端。接高电平时,CPU将首先访问内部存储器,当指令地址超过0FFFH时,自动转向片外ROM去取指令;接低电平时接地,CPU只能访问外部程序存储器对于80C31单片机,由于其内部无程序存储器,只能采用这种接法。外部程序存储器的地址从0000H开始编址。程序存储器低端的一些地址被固定地用作特定的入口地址。什么是计算机的指令?什么是指令系统?什么是寻址方式?答:1计算机的指令是规定计算机进行某种操作的命令。2一台计算机所有指令的集合称为该机器的指令系统。3寻址方式就是寻找指令中操作数或操作数所在地址

30、。MCS-51系列单片机有哪7种寻址方式?各有什么特点?答:1MCS-51的7种寻址方式分别是:直接寻址、存放器寻址、存放器间接寻址、立即寻址、变址寻址、相对寻址和位寻址。2直接寻址方式中,指令的操作数局部是操作数所在的地址,其寻址空间是内部RAM的低128B及特殊功能存放器;存放器寻址方式中,被寻址的存放器的内容即是操作数,其寻址空间为R0R7、A、B、Cy、DPTR;存放器间接寻址方式是把指定存放器的内容作为地址,由该地址所指定的存储单元内容作为操作数,其前用“标示,其寻址空间为内容RAM的低128B和外部RAM;立即寻址是在该指令操作码后紧跟一字节或两字节操作数,操作数前用“标示,其寻址

31、空间是ROM;变址寻址的操作数所在地址由基地址加上地址偏移量形成,其寻址空间是ROM;相对寻址级出现在相对转移指令中,其寻址空间是ROM的256B范围;位寻址是将8位二进制的某一位作为操作数,指令中给出的是位地址,寻址空间是内部RAM的20H2FH单元位地址及可以进行位寻址的SFR。MCS-51系列中断系统包括几个中断源和几个中断优先级,写出所有的中断源的符号、名称及其入口地址。答:MCS-51系列中断系统包括5个中断源2个中断优先级:中断源符号 中断源名称 入口地址 外部中断0 0003HT0 T0溢出中断 000BH 外部中断1 0013HT1 T1溢出中断 001BHTX/RX 串行口接

32、收/发送 0023HMCS-51系列单片机中用于中断允许和中断优先级控制的存放器分别是什么?写出中断允许控制存放器的各控制位的符号及含义。答:MCS-51系列单片机用于中断允许和中断优先级控制的存放器分别是IE和IP; AFH AEH ADH ACH ABH AAH A9H A8HEA ES ET1 EX1 ET0 EX0IEA8HEA中断允许控制位;ES串行口中断允许控制位;ET1定时器/计数器T1的溢出中断允许位;EX1外部中断1中断允许位;ET0定时器/计数器T0溢出中断允许位;EX0外部中断0中断允许位;当相应的位为“1时允许中断,为“0时禁示中断。简述并行通信和串行通信的特点。答:并

33、行通信的特点是:控制简单、传输速度快;由于传输线较多,长距离传送时本钱高且接收方的各位同时接收存在困难。串行通信的特点是:传输线少,长距离传送时本钱低,且可以利用 网等现成的设备,但数据的传送控制比并行通信复杂。I/O寻址方式有哪几种,各有什么优缺点?MCS-51系列单片机采用哪种寻址方式?Intel8086/8088采用哪种寻址方式?答:1I/O寻址方式有两种,分别是标准的I/O寻址方式独立编址、存储器映射I/O寻址方式统一编址;2前者的优点是:处理速度较快,I/O端口地址不占用存储空间,各自都有完整的地址空间,而且访问存储器与访问I/O设备指令有别,程序清晰,其缺点是制造CPU时必须单独集

34、成专门I/O指令所需要的那局部逻辑电路;后者的优点是:程序设计灵活性好,I/O端口地址安排灵活,并且I/O端口数目不受限制,CPU无需专用的I/O指令和接口信号,处理能力强,其缺点是减少了存储空间,执行指令时间较长,在程序中较难区分是存储器操作还是I/O操作,硬件设计中所用的译码电路复杂。3MCS-51系列单片机采用存储器映射I/O寻址方式;Intel8086/8088采用标准的I/O寻址方式。五、程序分析题请根据各题具体要求填写答案。1设A=83H,R0=17H,17H=34H;写出以下程序中每条指令执行后的结果:ANL A,#17H;A=03HORL 17H,A ;17H=37HXRL A

35、,R0;A=34HCPL A ; A=0CBH2以下程序执行后,40H= 5EH ,41H= 69H 。CLR CMOV A,#56HSUBB A,0F8HMOV 40H,AMOV A,#78HSUBB A,#0EHMOV 41H,A3设内部RAM中59H单元的内容为50H,写出当执行以下程序段后存放器A= 25H ,R0= 50H ,50H= 00H ,51H= 25H 。MOV A,59H;A=50HMOV R0,A ;R0=50HMOV A,#00H;A=00HMOV R0,A;50H=00HMOV A,#25H;A=25HMOV 51H,A;51H=25HMOV 52H,#70H;52

36、H=70H4设堆栈指针SP中的内容为60H,内部RAM中30H和31H单元的内容分别为24H和10H,执行以下程序段后,61H= 24H ,62H= 10H ,30H= 00H,31H= 0FFH,DPTR= 2410H 及SP= 60H 。 PUSH 30H;SP=61H,61H=24HPUSH 31H;SP=62H,62H=10HPOP DPL;DPL=10H,SP=61HPOP DPH;DPH=24H,SP=60HMOV 30H,#00H;30H=00HMOV 31H,#0FFH;31H=FFH5设A=40H,R1=23H,40=05H。执行以下两条指令后,累加器A和R1以及内部RAM中

37、40H单元的内容各为何值?XCH A,R1;A=23H,R1=40HXCHD A,R1;A=25H,40H=03H6程序执行前有(40H)=88H,问:程序执行后(40H)= F8H 归纳出该程序完成的是何种功能。答:对片内RAM的 40H单元中的内容求补码。MOV A, 40HJNB ACC.7, GOCPL AINC AMOV 40H, AGO:RET7阅读程序并答复以下问题。设:R0=20H,R1=25H,(20H)=80H,(21H)=90H,(22H)=A0H,(25H)=A0H,(26H)=6FH,(27H)=75H,程序如下: CLR C MOV R2, #3LOOP:MOV A

38、, R0;第一次循环完成20H单元中的内容80H与25H单元中的内容A0H相加,结果送入20H ADDC A, R1;单元中,即20H=20H,Cy=1 MOV R0, A INC R0 INC R1 DJNZ R2, LOOP JNC NEXT MOV R0, A SJMP $NEXT:DEC R0 SJMP $程序执行后:(20H)= 20H ,(21H)= 00H,(22H)= 16H ,(23H)= 16H ,Cy= 1 ,A= 15H ,R0= 23H ,R1= 28H 8请填写程序执行结果。执行前有A=02H,SP=40H,(41H)=FFH,(42H)=FFH,程序如下:POP

39、DPHPOP DPLMOV DPTR, #3000HRL AMOV B, AMOVC A, A+DPTRPUSH ACCMOV A, BINC AMOVC A, A+DPTRPUSH ACCRETORG 3000HDB 10H, 80H, 30H, 80H, 50H, 80H程序执行后:A=_H,SP=_H,(41H)=_H,(42H)=_H,PC=_H9假定,SP=60H,A=30H,B=70H,执行以下指令:PUSH APUSH B后,SP ,61H= ,62H= 。11第三章如果DPTR=507BH,SP=32H,30H=50H,31H=5FH,32H=3CH,那么执行以下指令后:POP

40、 DPHPOP DPLPOP SP那么:DPH= ,DPL= ,SP= 。12.执行以下指令后,A=?R0=?C=?CLR AMOV R0,#03HLOOP:ADD A,R0 DJNZ R0,LOOP SJMP $13.分析以下程序执行的结果和A与C的内容,如果取消DA A指令,A和C为何值?CLR CMOV 20H,#99HMOV A,20HADD A,#01HDA AMOV 20H,ASJMP $14.试述以下程序执行结果,并逐条加以注释1 MOV A,#10H MOV P2,#30HMOV R0,#50HJB P1.0,LP1MOVX R0,ASJMP LP2LP1:MOV R0,ALP

41、2:SJMP $2 MOV R0,#14H MOV DPTR,#1000HCL: CLR AMOVX DPTR,AINC DPTRDJNZ R0,CLSJMP $15.阅读以下程序并答复以下问题ORG 0000H MOV R0,#32H MOV R2,#00H LOOP: MOV A,R0 CJNE A,#00H,DON INC R2 DON: INC R0 DJNZ 31H,LOOP MOV 30H,R2 SJMP $ END1说明该程序的功能。231H中存放的是 ,R2是用来存放 的计数器。3执行程序后31H中的值为 。六、程序设计题按下面要求编写相应的程序数据块传送:试编程将片内40H6

42、0H单元中的内容传送到以2100H为起始地址的存储区。工作单元清零:将内部50H开始的连续30个单元的内容清零。设一字符串存放在内部RAM以20H为首址的连续单元中,字符串以回车符CRCR=0DH作为结束标志。标示统计该字符串字符BB=42H的个数,并将其存入外部RAM的40H单元中。有一变量存放在片内RAM的20H单元,其取值范围为:00H05H,要求编制一段程序,根据变量值得到变量的平方值,并将其存入片内RAM的21H单元。设a存放在30H单元中,b存放在31H单元中,要求按下式计算Y值并将结果Y存入32H单元中。用定时器T1产生一个1000Hz的方波,由P1.1引脚输出,fosc=6MH

43、z。设时钟频率为6MHz,试编写利用T0产生500s定时的程序。根据以下图的电路,把8155的PB口设置成输入方式,PA口设置成输出方式,并把PB口输入的数据与8031 P1口输入的数据相“异或,结果从PA口输出。试写出满足此要求的程序。命令字格式:TM2 TM1 IEB IEA PC2 PC1 PB PA解:根据题意要求,可得8155的命令字为:01H;根据硬件电路8155的I/O端口地址可选为: 7F00H7F05H。程序如下:ORG 2000HMOV DPTR,#7F00H MOV A,#01H MOVX DPTR,A MOV DPTR,#7F02H MOVX A, DPTR XRL A

44、,P1 MOV DPTR,#7F01H MOVX DPTR,A SJMP $END七、综合题采用线选法在8031单片机上扩展2片2764EPROM芯片,试连接三总线及根据连线确定两芯片的地址空间。采用线选法在8031单片机上扩展2片6264RAM芯片,试连接三总线及根据连线确定两芯片的地址空间。3. ADC0809与8031单片机的硬件接口电路如以下图所示。试编写程序查询法A/D转换程序,要求:1与ADC0809无关的地址线状态全部取“1。2轮流巡检IN0IN7一遍,A/D转换结果依次存入8031片内RAM30H开始的单元中。解:根据题意,ADC0809的IN0口地址为本程序用R0作为片内RA

45、M的地址指针,R7为通道号计数器,按题中要求,程序查询法的A/D转换程序如下:ORG 0000HAJMP AD_STARTORG 0030HAD_START: MOV R0,#30H; 结果地址指针R0赋初值,指向片内RAM 30H单元MOV R7,#08H; 通道计数器赋初值MOV DPTR,#0FEF8H; 通道号初值赋DPTR,指向IN0AD: MOVX DPTR,A; 启动A/D转换JNB P1.0,$; 转换未结束那么继续查询MOVX A,DPTR; 转换结束取结果MOV R0,A; 转存至片内RAM对应结果单元INC R0; 片内RAM结果单元指针增1INC DPTR; DPTR中

46、的地址值增1,指向下一通道DJNZ R7,AD; 8个通道未巡检完那么继续SJMP $END4. DAC0832与8031单片机的硬件接口电路如以下图所示。8031的晶振频率为6MHz,请按下述要求编写波形发生器程序与DAC0832无关的地址线全部取“1:周期为1ms的锯齿波;周期为1ms的三角波; Uo t T=1ms解:1齿波参考程序。ORG 0000HAJMP DACRORG 0030HDACR:MOV DPTR,#7FFFH ;DPTR赋初值,指向DAC0832的口地址CON:MOV R0,#0 ;置波形起点UP:MOV A,R0MOVX DPTR,A ;启动D/A转换INC R0 ;

47、调整波形幅值NOP ;微调4个机器周期NOPNOPNOPCJNE R0,#50,UP ;每循环一次,共需10个机器周期,合20,循环50次,为1ms。SJMP CONEND三角波参考程序。ORG 0000HAJMP DACRORG 0030HDACR:MOV DPTR,#7FFFH ;DPTR赋初值,指向DAC0832的口地址 MOV A, #0FFHUP: INC A ;波形上升段MOVX DPTR,A ;启动D/A转换并参与延时 CJNE A, #50, UP ;上升段未完那么继续。每上升一次延时5个机器周期、合10, ;故半个波形周期需要循环50次,合500=0.5msDOWN: DEC A ;上升段完成,立即转入波形下降段MOVX DPTR,A ;启动D/A转换并参与延时 CJNE A, #0, DOWN ;下降段未完继续 SJMP U

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论