Quartus_II使用教程完整实例_第1页
Quartus_II使用教程完整实例_第2页
Quartus_II使用教程完整实例_第3页
Quartus_II使用教程完整实例_第4页
Quartus_II使用教程完整实例_第5页
已阅读5页,还剩8页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、 QuartusII入门教程(一个Verilog程序的编译和功能仿真)QuartusII是Altera公司推出的专业EDA工具,支持原理图输入、硬件描述语言的输入等多种输入方式。硬件描述语言的输入方式是利用类似高级程序的设计方法来设计出数字系统。接下来我们对这种智能的EDA工具进行初步的学习。使大家以后的数字系统设计更加容易上手。 # 菜单栏第一步:打开软件快捷工具栏资源管理窗口任务管理窗口RejectF-hsiQaiiir旦Flu干|朋口匕科口11Un&|丁打亡|出日ApSseae:Hiu-urctiFfel早|山如口金口0|空|茁屯莓卜:51|3lx/I|轿吨|筍&|就|场|也|Qumrt

2、usJfileEditViewProjectAssignmentsPrgeiseingFooIgWindowHelp工作区信息栏quAmumjjlFWftE界和$T=iwFlwICompilAtLOHSjElemPiccossriQExhalrfoXn*nAlfl,nrQACihc-dV/eiriinQError5LppiessedFlaa(斥IdtViewQubHusIfiliiiniiStfD仃 # 快捷工具栏:提供设置(setting),编译(compile)等快捷方式,方便用户使用,用户也可以在菜单栏的下拉菜单找到相应的选项。菜单栏:软件所有功能的控制选项都可以在其下拉菜单中找到。信息

3、栏:编译或者综合整个过程的详细信息显示窗口,包括编译通过信息和报错信息。第二步:新建工程(filenewProjectWizard)所建工程的保存路径1工程名称:NewProjectWizard:DirectoryjNamefTop-LevelEntitypage1of5JWhatisthewakingdirectoryforthisproject?工程名称f:icic:umentfandSettiig$LXQ面国宪精品课程漱件测试顶层模块名(芯片级设计为实体名),要求Whetisthenameofthisroiect?test与工程名称相同一丄 # #Whatisthenameoftheto

4、p-leveldesignentityforthisproject?Thisnameiscasesenstiveandmustexactlymdtehlheentitynameinthsdesignfils.ItestUseExistingProjectSettings. # #Finish取消I如果有已经存在的文 #2添加已有文件(没有已有文件的直接跳过next)件就在该过程中添加,软件将直接将用户所添加的文件添加到工程中。 #3选择芯片型号(我们选择MAX3000A系列下的EPM3256AQC208-10芯片)(注:如果不下载到开发板上进行测试,这一步可以不用设置) # #所选的芯片的系列

5、型号快速搜索所需的芯片 # #选择芯片4选择仿真,综合工具(第一次实验全部利用quartus做,三项都选None,然后next) NewProjectWizard:EDAToolSettingspage4of5 # #SpecifytheotherEDAtools-hadditiontotheQuarlusIIsoftware-usedwiththeprojectDeiignEnlrp/SpnlhesisTddInameFormat厂RuntHs:9irrulotionToolname:FormattoolautcimoticalytosynthcizstheCLTrentdesign厂Run

6、gate-evelsiinulatioriauiomaticallafter匚口mplation选择第三方综合工具,如果使用Quartus内部综合工具则选择none选择第三方仿真工具,如果使用Quartus内部仿真工具则选择none # #TirringAnalysis选择时序分析仪 #::Nene?Foimat|LRuriluulduluiidliudly:uiiipildiuri # #VHDLfile),新建完成之后要先保存。New第四步:编写程序以实现一个与门和或门为例,Verilog描述源文件如下:File设计文件格式既选择Verilog文本输入形式 # #moduletest(a,

7、b,out1,out2);inputa,b;Outputout1,out2;assignout1=a&b;assignout2=a|b;endmodule然后保存源文件;(startAnalysis&synthesis)第五步:检查语法(点击工具栏的这个按钮 GlobalSettir # #语法检查成功,没有error级别以上的错1pinsI:丘七Aipliar9-bitalcfTidntsFl艸StatusQuuriuEIEVarEianEevisiHsuneTap-leveLEn.tityKaneFonilyEavictTinin百MettininsrequirenentETatfll1D

8、icalcfTianteTotalaombiriatioililLfmatiDed.ic-3.ledlocicteEister3TotalrecLstersTfl+alSiLccessEiiL-FriJilL2209:14:2020119.0BillIdL32D2/25/ZDD95JFullVirEian4ILECyclonbIEEP2CT0I39BC6FinalN?A2200400该窗口显示了语法检查后的详细信息,包括所使用的io口资源的多少等内容,相应的英文名大家可以自己查阅 点击确定完成语法检查第六步:(锁定引脚,点击工具栏的(pinplanner)(注:如果不下载到开发板上进行测试,引

9、脚可以不用分配)各个端口的输入输出顶层某块的输入输出口与物理的芯片端口想对应双击location为您的输入输出配置引脚。第七步:整体编译(工具栏的按钮(startComplilation)该窗口给出综合后代码的资源使用情况既芯片型号等等信息。选择为使用端口选项卡第八步:功能仿真(直接利用quratus进行功能仿真)1将仿真类型设置为功能仿真(AssignmentssettingSimulatorSettings下拉Function)SeiJtiitgs-test:Genrr-al:Files:Utfarie:Dbvee:由ei:tiDSBitingardCarrikiona由匚oniplati

10、oriFiccBEsSEttinDa白EDATciolSEitiiiDS:DffiignEnlry/SrtheasSimddiDn;TimhgArdsisFQirralVEfllicadaiBoard-LevdEAnakrsis:EnlheMii:弓ettngsVHDLInpulVeiingHDLInpulDH-eull:Pa-meleiiFiIIeiSelbngiFlTEngAn创朋Selbngi:TimrQuKl-TEraAnwr:SCJM$h:TimtigSeilirg?:OassiaTinrgAnabwiRcjmi:Assembler:DKignAssisiaHl:SianarrepI

11、ILoniDAnaer:LocicAnazerIrterleBnuhboiSetting$SimLlationVerifiEalnriSimLlationDutpMtFilesPowarPlayPewsiAnaEfEetlrigsE:SNAnaZBr台匕Cancel真,既不包括时序序仿真。加入线及VectorWaveformFile) 然后导入引脚(双击Name下面空白区域NodeFinderlist点击双击弹出右边的对话框点击如下图添加信号点击产生端口列表接下来设置激励信号(单击选择TimingMultipliedby1)设置仿真的开始及结束时间设置输入信号周期我们自定义的输入信号设置b信号

12、源的时候类同设置a信号源,最后一步改为Multipliedby2 100.0nsPcinter.15i6naInterval:84.4n&0psFaHairieVilue吐100.0ns/0A0/1bA1CTltlAXE厨out.2AX丄TimeBar:20.0m4u.0nsi60.0ns30.0nsi100.0:ToooJ #然后要先生成仿真需要的网表(工具栏processingGenerateFunctionalSimulationNetlist)接下来开始仿真(仿真前要将波形文件保存,点击工具栏开始仿真): SimuJiitionWaveformsSimilitionnddeJijt.ctian:LLA茨aMasteiTmeBar:100.0nsVslueztIDO.0nsLOaA05bA102out1aa亠3out2A1口口-Zl、AIiii确定IJdPointer:Intefval:|:Stait:由ab #观察波形,刚好符合我们的逻辑。功能仿真通过。第九步:下载(

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论