555集成定时器的内部电路结构及工作原理_第1页
555集成定时器的内部电路结构及工作原理_第2页
555集成定时器的内部电路结构及工作原理_第3页
555集成定时器的内部电路结构及工作原理_第4页
555集成定时器的内部电路结构及工作原理_第5页
已阅读5页,还剩3页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、555集成定时器的内部电路结构及工作原理答:在数字系统中,为了使各部分在时间上协调动作,需要有一个统一的时间基准。用来产生时间基准信号的电路称为时基电路。555集成定时器就是其中的一种。它是一种由模拟电路与数字电路组合而成的多功能的中规模集成组件,只要配少量的外部器件,便可很方便的组成触发器、振荡器等多种功能电路。因此其获得迅速发展和广泛应用。555集成定时器的工作原理如下:图2-65a所示为其内部电路结构图。管脚排列如图2-65b所示。整个电路包括分压器,比较器,基本RS触发器和放电开关四个部分。(1)分压器由三个5kQ的电阻串联组成分压器,其上端接电源VCC(8端),下端接地(1端),为两

2、个比较器A1、A2提供基准电平。使比较器A1的“+”端接基准电平2VCC/3(5端),比较器A2的“-”端接VCC/3。如果在控制端(5端)外加控制电压可以改变两个比较器的基准电平。不用外加控制电压时,可用0.01UF的电容使5端交流接地,以旁路高频干扰。(2)比较器A1、A7是两个比较器。其“+”端是同相输人端,“-”端是反相输入端。由于比较器的灵敏度很高,当同相输入端电平略大于反相端时,其输出端为高电平;反之,当同相输入端电平略小于反相输人端电平时,其输出端为低电平。因此,当高电平触发端(6端)的触发电平大于2VCC/3时,比较器A1的输出为低电平;反之输出为高电平。当低电平触发端(2端)

3、的触发电平略小于VCC/3时,比较器A2的输出为低电平;反之,输出为高电平。基本RS触发器比较器A1和A2的输出端就是基本RS触发器的输入端RD和SD。因此,基本RS触发器的状态(3端的状态)受6端和2端的输入电平控制。图中的4端是低电平复位端。在4端施加低电平时,可以强制复位,使Q=0。平时,将4端接电源VCC的正极。(4)放电开关图中晶体管VT构成放电开关,使用时将其集电极接正电源,基极接基本RS触发器的Q端。当Q=0时,VT截止;当Q=1时,VT饱合导通。可见晶体管VT作为放电开关,其通断状态由触发器的状态决定。定时器定时器是一种多用途的数字一一模拟混合集成电路,可以方便的构成施密特触发

4、器,单稳态触发器和多谐振荡器。双极型产品型号最后数码为型产品型号最后数码为5定5时器的电路结构与功能定时器有两个比较器和各有一个输入端连接到三个电阻组成的分压器上,比较器的输出接到触发器上。此外还有输出级和放电管,输出级的驱动电流可达0电路图如图62(TH)(DISC)3#定时器比较器和的参考电压分别为和,根据和2的另一个输入端触发输入和阈值输#触发器被强制复位。若无需复位操作,定5时器的逻辑功能如图入,可判断出触发器的输出状态。当复位端为低电平时,复位端应接高电平。由于三个电阻等值,所以当没有控制电压输入时,Uc当控制电压外接时,如外接则Ua=-Uc2Ub=Uc为防止干扰,控制电压端悬空时,

5、应接一滤波电容到地。表&乩L5氐定时器的功龍表输入输出RdVnv0T口状态0XX低导通1>2Vcc/3>Vcc/3低导通1<2Vcc/3>Vcc/3不变不变1<2Vcc/3<Vcc/3高截止1>2Vcc/3<Vcc/3載止二、55定5时器的应用1用55定5时器接成施密特触发器图用定时器接成的施密特触发器为滤波电容,提高V和V的稳定性。与的参考电压不同,因而基本触发器的置信号和置信号必然发生在输入信号V的不同电平。回差电压VT=VT+VT=VI7y亠o'a电踣蔭搔b输入输出波形削&5.25旺电跑构成诡密持触发器2用55定5时

6、器接成单稳态触发器如图5为电路连接,为各点波形。图中、为单稳态定时电路;、为输入微分电路;为滤波电容,典型值为M1无触发时,V通过对充电,当,为低电平,通过放电管T放电,不变,电路进入稳态。触发后,V,变为高电平,电路进入暂稳态;由于放电管截止,又被充电,当,翻回到低电平,暂稳态结束。的输出脉宽为负脉冲触发,输出脉冲的宽度等于暂稳态的持续时间。即tW等于电容电压在充电过程中从0上升至2VCD所需时间:Dq=-=RChi33用55定5时器接成多谐振荡器1)电路结构图口805用D65定时器构成的多谐振荡器D2)工作原理口DD多谐振荡器只有两个暂稳态。假设当电源接通后,电路处于某一暂稳态,电容C上电

7、压UD略低于3D,UO俞出高电平,VD截止,电源UC通过R1RD给电容C充电。随着充电的进行UD逐-U宾<Uc<-U渐增高,但只要33D,D输出电压U0就一直保持高电平不变,这就是第一个暂稳T-皆-ryH态。当电容C上的电压UD略微超过H时(卩UP和U2匀大于等于H时),口R触发器置口,使输出电压UD从原来的高电平翻转到低电平,即UO=VD导通饱和,此时电容C通过RD和V放电。-U>uc>-u随着电容C放电,UD下降,但只要D,DU就一直保持低电平不变,这就是第二个暂稳态。当UD下降到略微低于了D时,RD触发器置D1电路输出又变为U0=1截止,电容C再次充电,又重复上述过程,电路输出便得到周期性的矩形脉冲。其工作波形如图图D8.5.6口所示。D3振荡周期T的计算Dcc9r十DDD多谐振荡器的振荡周期为两个暂稳态的持续时间,T=T1。由图图D8.5.6D的波形求得电容C的充电时间TD和放电时间T2各为D因而,振荡周期D胡+爲=0卫尽+迅)udTR.+2R.占空比DD则占空比q始终大与do%d例8.5试1DDBD定时器设计一个多谐振荡器,要求

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论