实验三优秀课件_第1页
实验三优秀课件_第2页
实验三优秀课件_第3页
实验三优秀课件_第4页
实验三优秀课件_第5页
已阅读5页,还剩12页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、1实验三实验三 组合逻辑电路的应用组合逻辑电路的应用 编码器、译码器和数码显示器编码器、译码器和数码显示器 渭南师范学院物理与电子工程系渭南师范学院物理与电子工程系2一、实验目的:一、实验目的:1 1学会正确使用中规模组合逻辑电路。学会正确使用中规模组合逻辑电路。2 2掌握编码器、译码器、掌握编码器、译码器、BCDBCD七段译码器、数码显示器的工作原理和七段译码器、数码显示器的工作原理和使用方法。使用方法。二、实验原理:二、实验原理:1.1.编码器编码器 编码:编码:用一定位数的二进制数来表示十进制数码、字符、符号等用一定位数的二进制数来表示十进制数码、字符、符号等信息的过程。信息的过程。 编

2、码器:编码器:实现编码功能的电路。实现编码功能的电路。 编码器的功能:编码器的功能:从从m m个输入中选中一个,编成一组个输入中选中一个,编成一组n n位二进代码并位二进代码并输出。输出。 编码器的特点:编码器的特点: 多输入、多输出的组合逻辑电路。多输入、多输出的组合逻辑电路。 在任意时刻在任意时刻m m个输入中只有一个输入端有效(高电平或低电个输入中只有一个输入端有效(高电平或低电 平),对应有一组二进制代码输出。平),对应有一组二进制代码输出。3图图3-1 74LS148引脚排列图引脚排列图 编码器的分类:二进制、二编码器的分类:二进制、二十进制、优先编码器。十进制、优先编码器。 8 8

3、线线3 3线优先编码器线优先编码器74LS14874LS148ININ0 0ININ7 7:编码输入端编码输入端Y Y0 0Y Y2 2:编码输出端编码输出端E EI I:使能输入端使能输入端E EO O:使能输出端使能输出端CSCS:优先编码端优先编码端4表表3-1 74LS148逻辑功能真值表逻辑功能真值表52.2.译码器译码器 译码:译码:编码的反过程,将给定的二进制代码翻译成编码时赋予的编码的反过程,将给定的二进制代码翻译成编码时赋予的原义。原义。 译码器:译码器:实现译码功能的电路。实现译码功能的电路。 译码器的特点:译码器的特点: 多输入、多输出的组合逻辑电路。多输入、多输出的组合

4、逻辑电路。 输入以输入以n n位二进制代码形式出现,输出与之对应的电位信号。位二进制代码形式出现,输出与之对应的电位信号。 译码器的分类:译码器的分类: 通用译码器:二进制、二十进制译码器。通用译码器:二进制、二十进制译码器。 显示译码器:显示译码器:BCDBCD七段显示译码器。七段显示译码器。6A A、B B、C C:二进制代码输入端二进制代码输入端Y Y0 0Y Y7 7:译码输出端译码输出端G G1 1、G GA A、G GB B:使能输入端使能输入端(只有当(只有当G G1 1=1=1且且G GA A=G=GB B=0=0时该时该集成电路才能工作)集成电路才能工作)图图3-2 74LS

5、138引脚排列图引脚排列图 3 3线线8 8线译码器线译码器74LS13874LS1387表表3-2 74LS138逻辑功能真值表逻辑功能真值表8 BCD BCD七段译码兼驱动器七段译码兼驱动器74LS4874LS48A A3 3A A0 0:译码输入端译码输入端a ag g:段输出端段输出端L LT T:灯测试端灯测试端RBIRBI:脉冲消隐输入端脉冲消隐输入端BI/IBOBI/IBO:灭零输入灭零输入/ /脉冲消隐脉冲消隐输出输出图图3-3 74LS48引脚排列图引脚排列图93 3显示器显示器图图3-4 LED数码管引脚排列图数码管引脚排列图10图图3-5 编码、译码、显示电路原理图编码、

6、译码、显示电路原理图4 4编码、译码、显示电路编码、译码、显示电路11三、实验仪器三、实验仪器 仪器:仪器:XSX-2BXSX-2B数字电路实验箱数字电路实验箱 芯片:芯片:74LS148 174LS148 1块块 74LS48 174LS48 1块块 74LS138 174LS138 1块块 74LS20 174LS20 1块块 74LS04 174LS04 1块块 共阴数码管(共阴数码管(1 1个)个)12四、实验内容四、实验内容1 1测试集成编码器测试集成编码器74LS14874LS148的逻辑功能,并将测试结果填入表中。的逻辑功能,并将测试结果填入表中。表表3-3 74LS148逻辑功

7、能真值表逻辑功能真值表132 2用用8 8线线3 3线优先编码器和七段译码器及线优先编码器和七段译码器及LEDLED数码管组成一个数码显数码管组成一个数码显示电路。示电路。表表3-4 编码、译码、显示电路功能测试编码、译码、显示电路功能测试143 3测试测试3 3线线8 8线译码器线译码器74LS13874LS138的逻辑功能并填入表中,并判断其工的逻辑功能并填入表中,并判断其工作是否正常。作是否正常。表表3-5 74LS138逻辑功能真值表逻辑功能真值表154用用74LS138(3线线8线译码器)实现线译码器)实现1位二进制全加电路。位二进制全加电路。 输入、输出变量的确定输入、输出变量的确定 输入:输入:A A、B B两个二进制数,两个二进制数,C C低位向本位的进位,低位向本位的进位, 输出:输出:S S加数的本位,加数的本位,J J本位向高位的进位本位向高位的进位 列出真值表列出真值表表表3-6 全加器真值表全加器真值表16 逻辑表达式逻辑表达式765376537653YYYYmmmmmmmmABCCABCBABCAJ742174217421YYYYmmmmmmmmABCCBACBACBAS 逻辑电路图逻辑电路图图图3-6 全加器逻辑电

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

最新文档

评论

0/150

提交评论