版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
1、第22章触发器和时序逻辑电路10860触发器按其工作状态是否稳定可分为()。(a) RS触发器,JK触发器,D触发器,T触发器(b) 双稳态触发器,单稳态触发器,无稳态触发器(c)主从型触发器,维持阻塞型触发器。20864在RD=“0”,SD=“1”时,基本RS触发器()(a)置“0”%)置“1”(c)保持原状态30869逻辑电路如图所示,分析RD,SD的波形,当初始状态为“0”时,t1瞬间输出Q为()。(b)“1”"1(c)不定sdWTJ-L40880逻辑电路如图所示,当R=“0”,S=“1”时,可控RS触发器()。(a)置“0”(b)置“1”(c)保持原状态"1&quo
2、t;050888可控RS触发器的状态表为()SRQn+1D0D0Q01n010111QnSRQn+1DD10001011不变00不定SRQn+100Q01n010111不定(a)(b)(c)60899当S=R=“DD1”J=K=0”时,C脉冲来到后JK触发器()(a)“0”态(b)“1”态(c)持原状态70900当K=SD=R=D1”J=“0”时,C脉冲来到后JK触发器的新D状态为()。(a)“0”态(b)“1”态(c)不定80906逻辑电路如图所示,分析图中C,J,K的波形。当初始状态为“0”时,输出Q是“1”的瞬间为()(a)t190911逻辑电路如图所示,A=“1”时,C脉冲来到后JK触
3、发器()。(a)具有计数功能(b)置“0”(c)置“1”100918逻辑电路如图所示,A=“0”时,C脉冲来到后JK触发器()。(a)具有计数功能(b)置“0”(c)置“1”(d)保持原状态110926逻辑电路如图所示,A=“0”时,C脉冲来到后D触发器()。置0”(c)置“1”120929逻辑电路如图所示,A=B=“1”,C脉冲来到后D触发器()。(a) 具有计数功能(b)保持原状态(c)置“0”(d)置“1”130933逻辑电路如图所示,分析C的波形,当初始状态为“0”时,输出Q是“1”的瞬间为()。(b)t2(a)t1t2t3140941触发器连接如下图所示,则具有()。(a)T触发器功
4、能(b)D触发器功能(c)T'触发器功能DQ-C>CQ150945时序逻辑电路与组合逻辑电路的主要区别是()。(a) 时序电路只能计数,而组合电路只能寄存(b) 时序电路没有记忆功能,组合电路则有(c) 时序电路具有记忆功能,组合电路则没有160948数码寄存器的功能是()。(a) 寄存数码和清除原有数码(b) 寄存数码和实现移位(c) 清除数码和实现移位170955如图所示时序逻辑电路为()。(a)同步二进制计数器(b)数码寄存器(c)移是)。(a)加法计数器位寄存器(b)减法计数器(c)移位寄CQQ1Q000011112110310141005011601070018000所
5、示,原状态为“11”,送)。(a)“10”(b)“00”个C脉(c)190989计数器如图冲后的新状态为(“01”200994计数器如后的新状态为(a)“00”所示,原状态为“10”,送一个)。(b)“11”脉冲(c)210999计数器如图所示,原状态为“10”,送一个C脉冲后的新状态为()。(a)“11”(b)“00”(c)“01”(a)二进制加法计数器(b)三进制加法计数器(c)四进制加法计数器CJQ-qn_231025分析时序逻辑电路的状态表,可知它是一只()。(a)四进制计数器(b)八进制计数器(c)十进制计数器CQ2Q1Q0000101121013110400150116101711
6、080019011241045555集成定时器如图所示,4端为复位端,不用时应接()。(a)高电平(b)低电平(c)高电平、低电平均可56274O3+U251058由555集成定时器构成的多谐振荡器的功能是()。(a)输出一定频率的矩形波(b) 将变化缓慢的信号变为矩形波(c) 输出一定频率的正弦波261585基本RS触发器Q的初始状态为“0”,根据给出的R和S的波形,试画出Q的波形,并列出状态表。DDSDDRQODRDQ271589逻辑电路图及A,B,C的波形如图所示,试画出Q的波形(设Q的初始状态为“0”)。BABQ281595逻辑电路图及C脉冲的波形如图所示,试画出触发器输出Q0,Q的波
7、形(设Q0,Q的初始状态均为“0”)。0291600已知逻辑电路畋及A,B,D和C脉冲的波形如图所示,试写出J,K的逻辑式,并列出Q的状态表。CBD301608已知逻辑电路图及C和C的波形,试画出输出1o触发器J,K及D的逻辑式,并列出Q0,Q1,Q2,Q3的状态表(设Qo,Qi,Q2,£初始状态均为“0”。321620已知逻辑电路图和C脉冲的波形,试画出输出Q0及Q1的波形图(设Q0,Q初始状态均为“1”。1331638逻辑电路如图所示,写出D的逻辑式,列出Q随输入A变化的状态表,说明该图相当于何种触发器。341655设触发器的初始状态为“0”,已知C脉冲及各输入的波形,试画出触发
8、器输出Q的波形。图1为可控RS触发器,图2为维持阻塞D触发器图3为主从JK触发器。KQQc_TLsJI_ILRnmr351666已知逻辑电路图及C,RD,SD的波形,列出逻辑状态表,说明其逻辑功能(设Q0,Q1的初始状态均为0”)。1D361680已知下示逻辑电路图及COUNT、C脉冲波形,试画出输出Q0Q1,Q2的波形(设Q0,Q1Q2的初始状态均为“0”)。counta。:Q1Q2371687逻辑电路如图所示,各触发器的初始状态均为“0”,试列出其状态表。cQQ2QQ01234cQQ2QQ56789381695列出如下所示逻辑电路图的状态表,已知C脉冲波形,试画出输出Q,Q,Q的波形(设触发器的012初始状态均为“0”)。如图所示,C为时钟脉冲,QAQJ22C<2QK22391716计数器的波形Q,Q为各触发器的输出,试列出其状态表。BCC_QAAQBB输出401725555集成定时器组成的电路如图1所示。u。的波形如图2所示。试定性画出输入U的波形,并说明由555集成定时器和R、C组成的是何种触发器(单稳态、双稳态、无稳态)?O.OluF=F0_Q3Q1ut(s)O图
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 2020版 沪教版 高中音乐 必修1 音乐鉴赏 下篇《第五单元 声情戏韵》大单元整体教学设计2020课标
- 桶装水店员工合同
- 提前终止租赁合同模板
- 2025年南充道路运输货运考试题库
- 2025年阳泉货运从业资格证考试题库答案
- 《壁纸图集》课件
- 2025年烟台b2从业资格证模拟考试题目
- 2025年孝感道路货运从业资格证模拟考试
- 2025年池州考货运资格证考试内容
- 集团资金支付与收款风险控制
- 《涉江采芙蓉》 课件高中语文统编版必修上册
- 2024年事业单位考试职业能力倾向测验试题与参考答案
- 保定学院《自然语言处理》2022-2023学年第一学期期末试卷
- 2024年水稻种项目可行性研究报告
- 供应商质量管理培训课程
- 阿胶的课件教学课件
- 登高作业安全
- 口腔营销技能培训课件
- 2024年高考真题-政治(江苏卷) 含答案
- 电子竞技赛事裁判员培训教程
- 2024重庆机场集团限公司公开招聘46人高频难、易错点500题模拟试题附带答案详解
评论
0/150
提交评论