实用新型专利申请书(集成电路)_第1页
实用新型专利申请书(集成电路)_第2页
实用新型专利申请书(集成电路)_第3页
实用新型专利申请书(集成电路)_第4页
实用新型专利申请书(集成电路)_第5页
已阅读5页,还剩2页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、名称:一种同时匹配的低噪声放大器说明书摘要本实用新型公开了一种同时匹配的低噪声放大器(Low Noise Amplifier-LNA),特别涉及一种应用在集成电路(Integrated Circuit)设计中的同时匹配的低噪声放大器。本实用新型首先通过一个源简并电感(Source Degeneration Inductance)串联在MOS晶体管的源极以提供串联负反馈效应,使得MOS管栅极的输入阻抗和噪声最优源阻抗满足;然后利用一个L型输入匹配网络,将MOS管的栅极匹配到信号源,从而使得本低噪声放大器的输入级同时实现了噪声匹配和功率增益匹配,不仅能够达到低噪声放大器的最小噪声系数,而且实现了功

2、率的最大传输;最后利用一个L型输出匹配网络,实现MOS管的漏极与负载之间的匹配。本实用新型能够利用功耗约束噪声优化技术(Power-Constrained Noise Optimization Technique)选择MOS管M1的适当尺寸,在功耗约束条件下实现低噪声放大器输入端的同时匹配。摘要附图权利要求书1、 一种同时匹配的低噪声放大器,其特征在于,用集成电路(Integrated Circuit)工艺实现,即将有源和无源元器件整理在同一块半导体基片上来实现低噪声放大器的设计,并且在输入级能够同时实现噪声匹配和功率匹配设计。2、 如权利要求1所述的一种同时匹配的低噪声放大器,其特征在于,包

3、括:MOS晶体管M1作为放大器件按照共源结构连接;源简并电感(Source Degeneration Inductance)连接在MOS管的源极和地电位之间,其提供的串联负反馈效应使MOS管栅极的输入阻抗等于或近似等于噪声最优源阻抗的共轭;电容和电感组成一个L型输入匹配网络,其中一端与MOS管栅极相连,另一端通过隔直电容与信号源连接;电容和电感组成一个L型输出匹配网络,其中一端与MOS管漏极相连,另一端与负载连接;限流电阻一端于电源相连,另一端与相连;一个电流镜电路由晶体管M2、电阻器和组成,M2的栅极和漏极相连,源极接地电位,的一端与电源Vdd相连,另一端与M2的漏极相连,的一端与M2的栅极

4、相连,另一端连接在和的公共连接点上。3、 如权利要求2所述的一种同时匹配的低噪声放大器,其中,通过利用功耗约束噪声优化技术(Power-Constrained Noise Optimization Technique)选择MOS管M1的适当尺寸,从而在功耗约束条件下实现低噪声放大器输入端的同时匹配。说明书技术领域本实用新型涉及一种同时匹配的低噪声放大器(Low Noise Amplifier-LNA),特别涉及一种应用在集成电路(Integrated Circuit)设计中的同时匹配的低噪声放大器。背景技术 低噪声放大器是接收机系统中的第一个放大器,它的主要功能就是放大接收到的信号并传输到下一

5、级,并且自身增加的噪声应尽量小。因此要求低噪声放大器具有足够的增益,并且噪声系数要非常低。然而在进行低噪声放大器设计时,实现最小噪声系数和实现最大功率传输之间存在矛盾。请参考图1,低噪声放大器包括有源器件,以及分别用于控制输入阻抗和输出阻抗的输入匹配网络和输出匹配网络,另外包括直流偏置网络。在进行输入匹配设计时,将信号源与晶体管的输入阻抗之间进行共轭匹配,便可以获得最大功率传输,即获得最大增益;相应地,为了获得最小的噪声系数,必须将信号源匹配到晶体管的噪声最优源阻抗,便可以使放大器得到最佳的噪声性能。然而这两者通常是不相等的,设计者只能在两者之间进行权衡取舍,很难同时实现噪声匹配和功率增益匹配

6、。随着集成电路产业的飞速发展,单一芯片中集成的功能越来越多,晶体管数量也不断增加,随之而来的是芯片的功耗在不断增加。尽管我们不断降低芯片的工作电压,不断改进工艺,不断使用各种方法降低芯片的功耗,但功耗仍然是当今集成电路设计中最令工程师头痛的问题之一。在低噪声放大器中同样存在低功耗问题,如何实现低功耗设计是目前的研究热点,特别是在功耗约束条件下实现最小噪声系数和最大功率传输的同时匹配。发明内容 本实用新型的目的是要提供一种应用在集成电路设计中的低噪声放大器,并且可以在输入级实现最小噪声系数和最大增益传输的同时匹配;而且本实用新型能够在功耗约束条件下实现输入级的同时匹配。本实用新型提出的一种同时匹

7、配的低噪声放大器,其电路结构包括:MOS晶体管M1作为放大器件按照共源结构连接;源简并电感(Source Degeneration Inductance)连接在MOS管的源极和地电位之间,其提供的串联负反馈效应使MOS管栅极的输入阻抗等于或近似等于噪声最优源阻抗的共轭;电容和电感组成一个L型输入匹配网络,其中一端与MOS管栅极相连,另一端通过隔直电容与信号源连接;电容和电感组成一个L型输出匹配网络,其中一端与MOS管漏极相连,另一端与负载连接;限流电阻一端于电源相连,另一端与相连;一个电流镜电路由晶体管M2、电阻器和组成,M2的栅极和漏极相连,源极接地电位,的一端与电源相连,另一端与M2的漏极

8、相连,的一端与M2的栅极相连,另一端连接在和的公共连接点上。本实用新型提出的一种同时匹配的低噪声放大器,其中通过利用功耗约束噪声优化技术(Power-Constrained Noise Optimization Technique)选择MOS管M1的适当尺寸,从而在功耗约束条件下实现低噪声放大器输入级的同时匹配。本实用新型提出的一种同时匹配的低噪声放大器,其优点在于:本实用新型提出的低噪声放大器在输入级同时实现了噪声匹配和功率增益匹配,不仅能够达到低噪声放大器的最小噪声系数,而且实现了功率的最大传输。本实用新型通过合理地选择晶体管的形状和尺寸,可以在功耗约束条件下实现低噪声放大器输入级的同时匹

9、配。本实用新型提出的设计方法简单,能够被设计者很容易的掌握并应用在集成电路设计中。附图说明图1为常规的放大器设计原理图。图2为本实用新型的一种同时匹配低噪声放大器的一个示例性实施例的电路图。具体实施方式虽然在本例中将参照MOS晶体管工艺描述本实用新型的低噪声放大器,但是可以很容易理解,所述原理可以用于各种族双极性晶体管和场效应晶体管工艺中。图2图解说明本实用新型的一个实施例。它包括一个MOS晶体管M1,并按照其共源组态相连接。由功耗约束噪声优化技术可知,当在功耗约束条件下进行设计时,晶体管的尺寸由下面公式所决定: (1)其中是本实用新型的低噪声放大器的工作频率,代表栅极单位电容,是信号源电阻值

10、。关于功耗约束噪声优化技术,请参阅“The Design of CMOS Radio-Frequency Integrated Circuits”,Thomas H.Lee,第二版,Cambridge Press, 2004。源简并电感连接在MOS管的源极和地电位之间,其提供的串联负反馈效应使MOS管栅极的输入阻抗等于或近似等于噪声最优源阻抗的共轭。 (2)本实施例还包括一个由电感器和电容器构成的L型输入匹配网络,用于将MOS晶体管栅极的输入阻抗匹配到信号源阻抗,便可以实现本实用新型的低噪声放大器在输入级同时实现了噪声匹配和功率增益匹配。另外还包括由电感器和电容器构成的L型输出匹配网络,用于实

11、现输出匹配。本发明的实施例为了简单起见,以L型输入输出匹配网络为例,但是不难理解,所述原理可以用T型、型或者多级匹配网络来实现,同时具体级数和拓扑结构也会随工作频率和设计要求的不同而不同。本实施例另外包括一个电流镜电路,由晶体管M2、电阻器和、隔直电容器组成。晶体管M2与M1形成一个电流镜,且通过M2的电流是由电源电压和以及M2的栅源电压所决定。应选择的足够大,使得它的等效电流噪声小到足以被忽略。为了完成偏置,还必须有一个隔直电容器来防止影响M1的栅-源偏置。为了保护有源器件,限流电阻连接在电源和之间。虽然以上描述的示例性LNA只包括一级放大器,但是将会注意到本实用新型的设计方法能够应用到含有任

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论