第5章 锁 存 器和触 发 器_第1页
第5章 锁 存 器和触 发 器_第2页
第5章 锁 存 器和触 发 器_第3页
第5章 锁 存 器和触 发 器_第4页
第5章 锁 存 器和触 发 器_第5页
已阅读5页,还剩58页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、 第五章第五章 锁锁 存存 器和触器和触 发发 器器第五章锁存器和触发器第五章锁存器和触发器5.1 5.1 双稳态存储单元电路双稳态存储单元电路5.2 5.2 锁存器锁存器5.3 5.3 触发器的电路结构和工作原理触发器的电路结构和工作原理5.4 5.4 触发器的逻辑功能触发器的逻辑功能35.1 双稳态存储单元电路双稳态存储单元电路一、电路结构一、电路结构11GG12vI1QQvI2将两个非门接成如图所示的交叉耦合形式,则构成最基本的双稳态电路。将两个非门接成如图所示的交叉耦合形式,则构成最基本的双稳态电路。4二、逻辑状态分析二、逻辑状态分析若若1Q0Q 若若0Q1Q 11GG12vI1QQv

2、I255.2 锁存器锁存器锁存器和触发器锁存器和触发器: 是构成各种时序电路的存储单元电路是构成各种时序电路的存储单元电路,都具有都具有0和和1两种稳定状态两种稳定状态,一旦状态确定一旦状态确定,就能自行保持就能自行保持,即长期存储即长期存储1位位的二进制码的二进制码,直到有外部信号作用时才有可能改变直到有外部信号作用时才有可能改变.锁存器锁存器:是一种对脉冲电平敏感的存储单元电路是一种对脉冲电平敏感的存储单元电路,它们它们可在特定脉冲输入电平作用下改变状态可在特定脉冲输入电平作用下改变状态.触发器触发器:由锁存器构成由锁存器构成,是一种对脉冲边沿敏感的存储是一种对脉冲边沿敏感的存储电路电路,

3、它们只在作为触发信号的时钟脉冲上升沿或下降它们只在作为触发信号的时钟脉冲上升沿或下降沿大变化瞬间才能改变状态沿大变化瞬间才能改变状态.一、基本概念一、基本概念 (1 1)电路结构)电路结构: :由门电路组成的,它与组合逻辑电路的根本区别在于,电由门电路组成的,它与组合逻辑电路的根本区别在于,电路中有反馈线,即门电路的输入、输出端交叉耦合。路中有反馈线,即门电路的输入、输出端交叉耦合。&GG12RSQQRSQQ二、二、SR锁存器锁存器1 1基本基本SRSR锁存器锁存器( (由与非门构成由与非门构成) )两个输入端两个输入端锁存器的基本形式锁存器的基本形式&a&bQQDRD

4、S反馈反馈两个输出端两个输出端基本基本 SR 锁存器锁存器反馈反馈正是由于正是由于引入反馈,引入反馈,才使电路具有才使电路具有记忆功能记忆功能 !输入输入RD=0, SD=1时时若原状态:若原状态:1Q0Q 11001010输出仍保持:输出仍保持:1Q0Q &a&bQQDRDS若原状态:若原状态:0Q1Q 01111010输出变为:输出变为:1Q0Q 置置“0”!&a&bQQDRDS结论结论: :无论原状态如何无论原状态如何,只要只要R=0, S=1,输出均为输出均为1Q0Q 输入输入RD=1, SD=0时时若原状态:若原状态:1Q0Q 10101001输出变为

5、:输出变为:0Q1Q &a&bQQDRDS若原状态:若原状态:0Q1Q 00110101输出保持:输出保持:0Q1Q &a&bQQDRDS置置“1” !结论结论: :无论原状态如何无论原状态如何,只要只要R=0, S=1,输出均为输出均为0Q1Q 输入输入RD=1, SD=1时时若原状态:若原状态:10111001输出保持原状态:输出保持原状态:0Q1Q 0Q1Q 若原状态:若原状态:1Q0Q 01110110输出保持原状态:输出保持原状态:1Q0Q &a&bQQDRDS&a&bQQDRDS保持!保持!输入输入RD=0, SD=0

6、时时0011输出:全是输出:全是1注意:注意:当当RD、SD同时由同时由0变变为为1时,翻转快的门输出变为时,翻转快的门输出变为0,另一个不得翻转。因此,另一个不得翻转。因此,该状态为不定状态。该状态为不定状态。&a&bQQDRDS基本基本SR锁存器的功能表锁存器的功能表QRD SD Q1 10 11 00 0保持原状态保持原状态0 11 0不定状态不定状态复位端复位端置位端置位端逻辑符号逻辑符号SRQQ触发器有两个互补的输出端,触发器有两个互补的输出端,(2)逻辑功能)逻辑功能&GG12RSQQ基本基本SR锁存器的输入与状态之间的锁存器的输入与状态之间的逻辑关系可用功

7、能表来描述。逻辑关系可用功能表来描述。R SQ(n+1)功能说明0 00 11 01 1d 0 1Q n不定置 0置 1不变基本基本S R锁存器功能表锁存器功能表1. 锁存器是双稳态器件,只要令锁存器是双稳态器件,只要令RD=SD=1,锁存器即保持原态。稳态情况下,两输出锁存器即保持原态。稳态情况下,两输出互补。一般定义互补。一般定义Q为触发器的状态。为触发器的状态。2. 在控制端加入负脉冲,可以使触发器状态变化。在控制端加入负脉冲,可以使触发器状态变化。SD端加入负脉冲,使端加入负脉冲,使Q=1,SD称为称为“置位置位”或或“置置1”端。端。RD端加入负脉冲,使端加入负脉冲,使Q=0,RD称

8、称为为“复位复位”或或“清清0”端。端。小结小结(3 3)波形分析)波形分析例例5.1.15.1.1 在用与非门组成的基本在用与非门组成的基本RS锁存器中,设初始状态为锁存器中,设初始状态为0,已,已知输入知输入R、S的波形图,画出两输出端的波形图的波形图,画出两输出端的波形图。解:解:由表由表5.1.1知,当知,当R、S都为都为高电平时,触发器保持原状高电平时,触发器保持原状态不变;当态不变;当S 变低电平时,变低电平时,触发器翻转为触发器翻转为1状态;当状态;当R 变低电平时,触发器翻转为变低电平时,触发器翻转为0状态;不允许状态;不允许R、S同时为同时为低电平。低电平。RSQQ这种触发器

9、的触发信号是高电平有效,因此在逻辑符号的输入端处没有这种触发器的触发信号是高电平有效,因此在逻辑符号的输入端处没有小圆圈。小圆圈。GG12RSQQ11RSQQ2 2基本基本SRSR锁存器锁存器( (由或非门构成由或非门构成) )波形分析:波形分析:RSQQ18用基本用基本SR锁存器和与非门构成二进制数码锁存器和与非门构成二进制数码寄存器。寄存器。用基本用基本SR锁存器消除机械开关振动引起的脉锁存器消除机械开关振动引起的脉冲。冲。5VSV0机械开关接通机械开关接通对电压波形的影响对电压波形的影响基本基本 SR 锁存器的应用锁存器的应用19VAVBQQQ&5V5VSABSR基本锁存器的特点

10、总结:基本锁存器的特点总结:(1 1)有两个互补的输出端,有两个稳定的状态。)有两个互补的输出端,有两个稳定的状态。(2 2)有复位(有复位(Q Q=0=0)、置位()、置位(Q Q=1=1)、保持原状态三种功能。)、保持原状态三种功能。(3 3)R R为复位输入端,为复位输入端,S S为置位输入端,可以是低电平有效,为置位输入端,可以是低电平有效,也可以是高电平有效,取决于触发器的结构。也可以是高电平有效,取决于触发器的结构。(4 4)由于反馈线的存在,无论是复位还是置位,有效信号只)由于反馈线的存在,无论是复位还是置位,有效信号只需要作用很短的一段时间,即需要作用很短的一段时间,即“一触即

11、发一触即发”。3 3、 逻辑门控逻辑门控SRSR锁存器锁存器 给锁存器加一个时钟控制端给锁存器加一个时钟控制端CP,只有在,只有在CP端上出现时钟脉冲时,端上出现时钟脉冲时,锁存器的状态才能变化。这种锁存器称为锁存器的状态才能变化。这种锁存器称为逻辑门控锁存器逻辑门控锁存器。1)1)逻辑门控逻辑门控SR锁存器的电路结构锁存器的电路结构&CP3GG&GG12QQSRQQ1S1RC1CP2)2)逻辑功能逻辑功能当当CP0 0时,控制门时,控制门G3 3、G4 4关闭,触发器的状态保持不变。关闭,触发器的状态保持不变。当当CP1 1时,时,G3 3、G4 4打开,其输出状态由打开,其

12、输出状态由R、S端的输入信号决定。端的输入信号决定。逻辑门控逻辑门控SR锁存器的状态转换分别由锁存器的状态转换分别由R、S和和CP控制,其中,控制,其中,R、S控制控制状态转换的方向;状态转换的方向;CP控制状态转换的时刻。控制状态转换的时刻。&CP3GG&GG12QQSRQQRDSDabRDSDcdRSCP平时常平时常为为 1平时常平时常为为 1直接清零端直接清零端直接置位端直接置位端直接清零端、置位端的处理:直接清零端、置位端的处理:逻辑门控逻辑门控SR锁存器的功能表锁存器的功能表CP R S Q 0 保保持持 1 0 0 保保持持 1 0 1 1 0 1 1 0 0 1

13、1 1 1 不不确确定定 Q简化的功能表简化的功能表R S Qn+1 0 0 Qn 0 1 1 1 0 0 1 1 不不确确定定 Qn+1 -下一状态(下一状态(CP过后)过后)Qn -原状态原状态RDSDRSCQQ逻辑符号逻辑符号4 4锁存器功能的几种表示方法锁存器功能的几种表示方法锁存器的功能除了可以用功能表表示外,还有几种表示方法:锁存器的功能除了可以用功能表表示外,还有几种表示方法: (1)特性方程)特性方程由功能表画出卡诺图得特性方程:由功能表画出卡诺图得特性方程:26101100R0100011110n+1QQnS(2 2)状态转换图)状态转换图状态转换图表示锁存器状态转换图表示锁

14、存器从一个状态变化到另一从一个状态变化到另一个状态或保持原状不变个状态或保持原状不变时,对输入信号的要求。时,对输入信号的要求。01R=S=01R=S=10R=S=0R=S=0RDSDRSCQQ逻辑符号逻辑符号R S Qn+1 0 0 Qn 0 1 1 1 0 0 1 1 不不确确定定 (3)驱动表)驱动表 驱动表是用表格的方式表驱动表是用表格的方式表示锁存器从一个状态变化示锁存器从一个状态变化到另一个状态或保持原状到另一个状态或保持原状态不变时,对输入信号的态不变时,对输入信号的要求。要求。 (4)波形图)波形图 锁存器的功能也可锁存器的功能也可以用输入输出波以用输入输出波形图直观地表示形图

15、直观地表示出来。出来。CPRSQQ3011如果使逻辑门控S R锁存器的R和S端始终处于互补状态, 则可消去次态不能确定的问题, 这就形成了所谓的D锁存器, 其逻辑图的逻辑符号如下:QQCD001110011101100&G1(R)QG2DQ&CPG3G4(S)三、三、D锁存器锁存器31当CP=0时,D锁存器的状态不变;当CP=1时,D锁存器的状态取决于D。D锁存器的功能表和状态表如下:DQ(n+1)0101QQ(n+1)010011D0D1D锁存器功能表D锁存器状态表32D锁存器的次态方程为:Q(n+1)D状态图为:0101D10D锁存器结构简单, 但仍然存在空翻现象。实际使用

16、的是一种维持阻塞型D触发器, 可以防止空翻的发生。JK锁存器有两个输入端,即克服了RS锁存器的“约束”问题,使用上又比D锁存器灵活。其逻辑图与逻辑符号如下:QQJKC0111Q1100Q1Q(n+1)=0QQ11111001100&G1KQG2JQ&CPG3G4Q(n+1)=1Q0四、四、 锁存器锁存器当CP0时,JK锁存器的状态保持不变状态保持不变;当CP1时, 若J=K=0, 则G3=G4=1, 锁存器保持原状态; 若J=1, K=0, 则G3=1, G4=Q, 使锁存器置1; 若J=0, K=1, 则G3=Q, G4=1, 使锁存器置0; 若J=K=1, 则G3=Q, G

17、4=Q, 使锁存器翻转;JK锁存器功能表和状态表如下:锁存器功能表和状态表如下:JK锁存器功能表锁存器功能表QQ(n+1)0 10101001011JK=001 11 0JK锁存器状态表锁存器状态表J KQ(n+1)功能说明0 00 11 01 1Q 0 1Q不变置 0置 1翻转JK锁存器的次态方程为:Q(n+1)JQKQ状态图为:0100, 01JK10, 1101, 1100, 10为防止空翻,实际数字电路中使用的是主从式集成JK触发器,它使用前沿采样,后沿定局的方式,无空翻,功能较全,使用灵活。000 01 11 1001JKQ1Q(n+1)010110逻辑门控锁存器存在的问题逻辑门控锁

18、存器存在的问题空翻空翻由于在由于在CP=1期间,期间,G3、G4门都是开着的,都能接收门都是开着的,都能接收R、S信号,所以,如果在信号,所以,如果在CP=1期间期间R、S发生多次变化,则触发器的状态也可能发生多次翻转。发生多次变化,则触发器的状态也可能发生多次翻转。在一个时钟脉冲周期中,锁存器发生多次翻转的现象叫做在一个时钟脉冲周期中,锁存器发生多次翻转的现象叫做空翻空翻。&CP3GG&GG12QQSRCPSRQ有效翻转有效翻转空翻空翻由两级门控由两级门控SR锁存锁存器串联组成。器串联组成。G1G4组成从触组成从触发器,发器,G5G8组组成主触发器。成主触发器。CP 与与CP

19、互补互补,使两个触发器工使两个触发器工作在两个不同的作在两个不同的时区内。时区内。一、一、 主从主从RS触发器触发器 1电路结构电路结构&3G4GG8GCP7&G&G6&5&19G主主触触发发器器从从触触发发器器 &GG12QQQQRSQQ1S1R C1CP5.3 触发器的电路结构和工作原理触发器的电路结构和工作原理2 2工作原理工作原理主从触发器的触发翻转分为两个节拍主从触发器的触发翻转分为两个节拍:(1 1)当)当CPCP1 1时,时,CPCP0 0,从触发器被封锁,保持原状态不变:,从触发器被封锁,保持原状态不变:主触发器工作,接收主触发器

20、工作,接收R R和和S S端的输入信号。端的输入信号。(2 2)当)当CPCP由由1 1跃变到跃变到0 0时,即时,即CPCP=0=0、CPCP1 1。主触发器被封锁,。主触发器被封锁,输入信号输入信号R R、S S不再影响主触发器的状态;从触发器工作,接不再影响主触发器的状态;从触发器工作,接收主触发器输出端的状态。收主触发器输出端的状态。 特点:特点:(1 1)主从触发器的翻转是在)主从触发器的翻转是在CPCP由由1 1变变0 0时刻(时刻(CPCP下降沿)发生的。下降沿)发生的。(2 2)CPCP一旦变为一旦变为0 0后,主触发器被封锁,其状态不再受后,主触发器被封锁,其状态不再受R R

21、、S S影影响,因此不会有空翻现象。响,因此不会有空翻现象。二、二、 主从主从JK触发器触发器主从主从RS触发器的缺点:触发器的缺点:使用时有约束条件使用时有约束条件RS=0。1 1电路结构电路结构 为此,将触发器为此,将触发器的两个互补的输出的两个互补的输出端信号通过两根反端信号通过两根反馈线分别引到输入馈线分别引到输入端的端的G7、G8门,这门,这样,就构成了样,就构成了JK触触发器。发器。CPQ1J1KQC1JKQ &G12GQ&G&7G8CP5&4& 16GGGQGG3Q92 2逻辑功能逻辑功能(1(1)功能表:)功能表:(2 2)特性方程:)特

22、性方程:11001001J0100011110n+1QQnK(3 3)状态转换图)状态转换图(4 4)驱动表)驱动表01J=K=0J=K=1K=J=K=0 01J=例例5.2.15.2.1 已知主从已知主从JK触发器触发器J、K的波形如图所示,画出输的波形如图所示,画出输出出Q的波形图(设初始状态为的波形图(设初始状态为0)。)。在画主从触发器的波形在画主从触发器的波形图时,应注意以下两图时,应注意以下两点:点:(1)触发器的触发翻转)触发器的触发翻转发生在时钟脉冲的触发生在时钟脉冲的触发沿(这里是下降沿)发沿(这里是下降沿)(2)判断触发器次态的)判断触发器次态的依据是时钟脉冲下降依据是时钟

23、脉冲下降沿前一瞬间输入端的沿前一瞬间输入端的状态状态。CPJK123456QCPQ1J1KQC13主从主从T触发器和触发器和T触发器触发器如果将如果将JK触发器的触发器的J和和K相连作为相连作为T输入端就构成了输入端就构成了T触发器触发器。T触发器特性方程:触发器特性方程:nnnQTQTQ1CPQ1J1KQC1TQQC1 1T 当当T触发器的输入控制触发器的输入控制端为端为T=1时,称为时,称为T触发触发器。器。 T触发器的特性方程触发器的特性方程为:为:nnQQ14主从主从JK触发器存在的问题触发器存在的问题一次一次变化现象变化现象例例5.2.25.2.2 已知主从已知主从JK触发器触发器J

24、、K的波形如图所示,画出输出的波形如图所示,画出输出Q的波形的波形图(设初始状态为图(设初始状态为0)。)。解:解:画出输出波形如图示。画出输出波形如图示。由此看出,由此看出,主从主从JK触发器在触发器在CP=1期间,主触发器只变化期间,主触发器只变化(翻转)一次,这种现象称(翻转)一次,这种现象称为为一次变化现象一次变化现象。CPJK=0QD触发器只有一个触发输入端触发器只有一个触发输入端D,因此,逻辑关系非常简单;,因此,逻辑关系非常简单;D触发器的特性方程为:触发器的特性方程为:Qn+1n+1= =D三、维持三、维持阻塞边沿阻塞边沿D D触发器触发器1 1D触发器的逻辑功能触发器的逻辑功

25、能D触发器的状态转换图:触发器的状态转换图:D触发器的驱动表:触发器的驱动表:0D= 01D= 0D= 1D= 12维持维持阻塞边沿阻塞边沿D触发器的结构及工作原理触发器的结构及工作原理(1)同步)同步D触发器:触发器:该电路满足该电路满足D触发器触发器的逻辑功能,但有的逻辑功能,但有同步触发器的同步触发器的空翻现象空翻现象。(2)维持)维持阻塞边沿阻塞边沿D触发器触发器 为了克服空翻,并具有为了克服空翻,并具有边沿触发器的特性,在原边沿触发器的特性,在原电路的基础上引入三根反电路的基础上引入三根反馈线馈线L1、L2、L3。L23L维持维持阻塞触发器是利用了维持线阻塞触发器是利用了维持线和阻塞

26、线,将触发器的触发翻转控和阻塞线,将触发器的触发翻转控制在制在CP上跳沿到来的一瞬间,并接上跳沿到来的一瞬间,并接收收CP上跳沿到来前一瞬间的上跳沿到来前一瞬间的D信号信号。维持。维持阻塞触发器因此而得名。阻塞触发器因此而得名。 CP&5G6G3GG43456&GG12QQDQQQQL1例例5.3.15.3.1 已知维持已知维持阻塞阻塞D D触发器的输入波形,画出输出触发器的输入波形,画出输出 波形图。波形图。解:在波形图时,应注解:在波形图时,应注意以下两点:意以下两点:(1 1)触发器的触发翻转)触发器的触发翻转发生在发生在CPCP的上升沿。的上升沿。(2 2)判断触发器次

27、态的)判断触发器次态的依据是依据是CPCP上升沿前一上升沿前一瞬间输入端瞬间输入端D D的状态。的状态。根据根据D D触发器的功能表,触发器的功能表,可画出输出端可画出输出端Q Q的波的波形图。形图。CPD12345Q(3)触发器的直接置)触发器的直接置0和置和置1端端 RD直接置直接置0端,低电平有效;端,低电平有效;SD直接置直接置1端;低电平有效。端;低电平有效。&QGQGGQ&3Q1&4&G26&CP453G&5L2DQQG6SDRDC1SQQR 1DDRDSRD和和SD不受不受CP和和D信号的影信号的影响,具有最高的优先级。响,具有最高

28、的优先级。四、四、CMOS主从结构的边沿触发器主从结构的边沿触发器1 1电路结构电路结构: :由由CMOS逻辑门和逻辑门和CMOS传输门组成主从传输门组成主从D触发器。触发器。TG1TG2TG3TG41G2G3G4GCPCPCPCPCPCPCPCP主触发器从触发器1111DQQQQ由于引入了由于引入了传输门传输门,该电路虽为主从结构,却没有一次变化问题,该电路虽为主从结构,却没有一次变化问题,具有边沿触发器的特性。具有边沿触发器的特性。该触发器是在利用该触发器是在利用4个传输门交替地开通和关闭将触发器的触个传输门交替地开通和关闭将触发器的触发翻转控制在发翻转控制在CP下跳沿到来的一瞬间,并接收

29、下跳沿到来的一瞬间,并接收CP下跳沿到来下跳沿到来前一瞬间的前一瞬间的D信号。信号。 2 2工作原理工作原理触发器的触发翻转分为两个节拍:触发器的触发翻转分为两个节拍:(1 1)当)当CP变为变为1 1时,时,TG1 1开通,开通,TG2 2关闭。主触发器接收关闭。主触发器接收D信号。信号。同时,同时,TG3 3关闭,关闭,TG4 4开通,从触发器保持原状态不变。开通,从触发器保持原状态不变。(2 2)当)当CP由由1 1变为变为0 0时,时,TG1 1关闭,关闭,TG2 2开通,主触发器自保持。开通,主触发器自保持。同时,同时,TG3 3开通,开通,TG4 4关闭,从触发器接收主触发器的状态

30、。关闭,从触发器接收主触发器的状态。3 具有直接置具有直接置0端端RD和直接置和直接置1端端SD的的CMOS边沿边沿D触发器触发器TG1TG2TG3TG41G2G3G4GCPCPCPCPCPCPCPCP主触发器从触发器1111DQQQQ53C1SQQR 1DDRDSQQCDQQC1 D同步触发器同步触发器 主从触发器主从触发器 边沿触发器边沿触发器DQ(n+1)0101D触发器功能表总结总结:不同结构的同一种触发器具有相同不同结构的同一种触发器具有相同的功能的功能,不同的是时钟触发方式不同的是时钟触发方式.1 1TTL主从主从JK触发器触发器7474LS7272特点:(特点:(1 1)有)有3

31、 3个个J端和端和3 3个个K端,它们之间是与逻辑关系。端,它们之间是与逻辑关系。(2 2)带有直接置)带有直接置0 0端端RD和直接置和直接置1 1端端SD,都为低电平有效,不用时应接高电平。都为低电平有效,不用时应接高电平。(3 3)为主从型结构,)为主从型结构,CP下跳沿触发。下跳沿触发。QQ1J1KC1SR&4123567891011121314NCRDJ1J2J3QGNDQK1K2K3CPDSVcc74LS7221CPDKRJ1JK3S23JKD五五 、 集成触发器集成触发器2 2高速高速CMOS边沿边沿D触发器触发器7474HC7474 特点:特点:(1)单输入端的双)单输

32、入端的双D触发器。触发器。(2)它们都带有直接置)它们都带有直接置0端端RD和直接置和直接置1端端SD,为低电平有效。,为低电平有效。(3)为)为CMOS边沿边沿触发器,触发器,CP上升沿触发。上升沿触发。2S2DD2CPD2R1S1DD1CPD1RC11DSR41235678910111213141GNDVcc74HC74RD1D 1CPD1S 1Q 1Q2Q2Q2SD2CP2DD2R2Q1Q2Q1Q565.4 触发器的逻辑功能触发器的逻辑功能(1)特性方程)特性方程 由功能表画出卡诺图得特性方程:由功能表画出卡诺图得特性方程:(2 2)状态转换图)状态转换图 状态转换图表示触发器从一个状态

33、变化到另一个状态或保持原状状态转换图表示触发器从一个状态变化到另一个状态或保持原状不变时,对输入信号的要求。不变时,对输入信号的要求。 (3 3)驱动表)驱动表 驱动表是用表格的方式表示触发器从一个状态变化到另一个状态驱动表是用表格的方式表示触发器从一个状态变化到另一个状态或保持原状态不变时,对输入信号的要求。或保持原状态不变时,对输入信号的要求。 (4)波形图)波形图 触发器的功能也可以用输入输出波形图直观地表示出触发器的功能也可以用输入输出波形图直观地表示出来。来。一触发器的功能描述方法一触发器的功能描述方法1.1.用用JKJK触发器转换成其他功能的触发器触发器转换成其他功能的触发器(1

34、1)JKD分别写出分别写出JK触发器和触发器和D D触发器的特性方程触发器的特性方程比较得:比较得:画出逻辑图:画出逻辑图:1J1K C1CPDQQnnnQKQJQ 1DQn 1)(nnQQD nnDQQD 二触发器的功能转换二触发器的功能转换(2 2)JKT(T)写出写出T触发器的特性方程:触发器的特性方程:1JC11KCPTQQC11KCP1J1QQ与与JKJK触发器的特性方程比较,触发器的特性方程比较,得:得:J= =T,K= =T。令令T=1=1,即可得,即可得T触发器。触发器。nnnQTQTQ 12 2用用D触发器转换成其他功能的触发器触发器转换成其他功能的触发器(1 1)DJK写出写出D触发器和触发器和JK触发器的特性方程:触发器的特性方程: 比较两式,得:比较两式,得: 画出逻辑图。画出逻辑图。 C11D11&1 1CPQQJK(2 2)DT图(图(b)(3 3)DT图(图(c) (b)1DC1=1CPC11DCP(c

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论