川农15秋《数字电子技术》复习题_第1页
川农15秋《数字电子技术》复习题_第2页
川农15秋《数字电子技术》复习题_第3页
川农15秋《数字电子技术》复习题_第4页
川农15秋《数字电子技术》复习题_第5页
已阅读5页,还剩10页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、数字电子技术复习题 一、 简答题:1、 简述组合电路和时序电路各自的特点是什么?答:组合电路的特点:任何时刻电路的稳定输出,仅取决于该时刻各个输入变量的取值,组合电路是由门电路组合而成,没有输出到输入的反馈连接,也不含记忆性的元件; 时序电路的特点:在数字电路中,凡是任何时刻到来的稳态输出,不仅和该时刻的输入信号有关,还取决于电路原来的状态者,都叫做时序电路;时序电路中一定含有可存储电路状态的触发器;2、 举例说明三态门的特点?答:三态门是由普通门电路加上使能控制信号构成的,它的输出端除了有高、低电平两种逻辑状态以外,还有高阻状态。这样,三态门可以有更多的应用,如:可做多路开关、可用于信号的双

2、向传输、构成数据总线等。3、CMOS门电路与TTL门电路相比有些什么优点?请列举出三点?答:CMOS门电路与TTL门电路比较的优势有: 功耗低、电源电压范围宽、抗干扰能力强、输入电阻高、扇出能力强等。4、简述触发器的基本性质?答:(1) 具有两个稳定的状态,分别用二进制数码的“1”和“0”表示; (2) 由一个稳态到另一稳态,必须有外界信号的触发。否则它将长期稳定在某个状态,即长期保持所记忆的信息; (3) 具有两个输出端:原码输出Q和反码输出Q。一般用Q的状态表明触发器的状态。如外界信号使Q=Q, 则破坏了触发器的状态,这种情况在实际运用中是不允许出现的。5、 什么是竞争冒险,消除它的基本方

3、法有哪些?(至少列举3种方法)答:在组合电路中,当输入信号改变状态时,输出端可能出现虚假信号过渡干扰脉冲的现象,叫做竞争冒险;消除竞争冒险的基本方法有四种:引入封锁脉冲、引入选通脉冲、接入滤波电容、修改逻辑设计增加冗余项。6、简述逻辑函数最小项的基本性质?答:(1)对任何变量的函数来讲,全部最小项之和为1; (2) 两个不同最小项之积为0; (3) n变量有项最小项,且对每一个最小项而言,有n个最小项与之相邻; 7、简述组合逻辑部件中的SSI、MSI和LSI的含义?并说明MSI、LSI 与SSI相比具有哪些优点? 答:见教材P74-75二、判断题1、TTL与非门电路不用的输入管脚悬空时相当于接

4、地; (错)2、一个触发器就是一个最简单的时序逻辑电路; (对)3、组合逻辑电路的特点是无论任何时候,输出信号都不仅取决于当时电路的输入信号,还取决于电路原来的状态; (错)4、一般来说TTL集成门的输入电阻比CMOS门电路的输入电阻大很多; (错)5、计数器的模和容量都是指的计数器所用的有效状态的数量; (对)6、三态门的特点是输出端除了有一般门电路的高低电平状态外,还可以有高阻状态; (对)7、从理论上讲,可以用数据选择器实现任何组合逻辑电路; (对)8、同步时序电路和异步时序电路的根本区别是它们的输入信号不同;(错)9、当决定某一结论的所有条件同时成立时,结论才成立,这种因果关系就叫与逻

5、辑;(对)10当决定某一结论的所有条件中,只要有一个成立时,结论就成立,这种因果关系就叫或逻辑;(对)11.数字电路中的电信号一般只有高低电平两种,分别代表逻辑上对立的两种状态;(对)三、数制转换1、答案: 答案:3、答案:4、答案:5、答案:6、答案:四、化简题(一)利用逻辑代数中的公式把下列函数化简成最简与或式:答案:2、 答案:3、F(A,B,C)=答案: 4、答案:(二)利用卡诺图化简下列函数,写出下列函数的最简与或式: 答案:先画出上面两个函数的卡诺图,然后再分别写出其最简与或式 (三)观察下列卡诺图,然后分别写出其最简与或式: 答案: 五、根据下列电路图,分别写出各输出函数的最简表

6、达式 答案: 答案: 教材例题:P3,例1例9P53,例22例25六、画波形题:假设起始状态都是“0”,画出下列各图中最后输出Q的波形,CP的波形如图所示: (a) (b) (c)解:a)、b)波形如下图:c)波形如下图:(d)d)波形如下图:七、分析题:1、请分析下面电路,写出函数表达式,画出真值表,说明其逻辑功能解:这是一个三变量表决器,A具有否决权。2、请分析下面电路的逻辑功能,画出其状态转换图;解:由于其归零逻辑为:, 而74LS161是异步清零,所以其 ,N=12 即,此电路为一个12进制加法计数器。 其状态转换图: 3、分析下面电路,写出其时钟方程、驱动房产和输出方程,并画出其状态

7、转换图;解:根据电路可得:时钟方程为:驱动方程: JK触发器的特性方程为: 所以状态方程: 状态转换图为:这是一个三分频电路 4、 试分析下面电路的逻辑功能,要求:写出表达式,列出真值表,说明逻辑功能。解:由电路可写出表达式: 可得真值表: 上述电路在ABC三个变量中的2个以上为1时,输出为1,其余全为0。可作为一个三人表决电路。 5、 已知74LS161是采用的异步清零和同步置数方式,分析下面电路的逻辑功能,画出状态转换图;解:因为74LS161的同步置数端,而电路中的归零逻辑为:,即时计数器归零,则:N=12,所以该电路为十二进制加法计数器,其状态图为:6、分析下面电路,说明其逻辑功能;

8、解:由逻辑图可写出函数表达式: 其真值表为:这是一个全加器电路。教材例题:P150,例8P154,例9八、设计题:1、用一片74LS138和必要的门电路设计一个三输入表决电路。解:根据三人表决过程可得真值表:函数表达式为: 用一片74LS138实现上述函数的表达式: 可画出连线图:2、 选用适当的数据选择器和反相器实现函数F(A,B,C)= (3,5,6,7),并画出连线图。解:对比4选1数据选择器的表达式:有:可画出连线图:3、 用一片74LS151设计一个对三位二进制码的检奇电路;解:根据四位二进制码的检测过程可得检奇电路的真值表为:函数表达式为: 其中m为三变量ABC的最小项。对比74LS151的表达式:其中的m为地址码A2A1A0的最小项可得,要FY,必有:A2A, A2B,A0C,D0D3D5D6D D1D2D4D7可画出连线图:4、选用适当的数据选择器和反相器实现以下函数,并画出连线图。F(A,B,C)=解:对比4选1数据选择器的表达式:有:可画出连线图:5、用译码器和与非门设计一个全加器电路,并画出逻辑电路图;解:根据题意,要实现全加器功能,所以其输入变量应含有两个相加位Ai,Bi和低位来的进位Ci-1。其输出应含有位的相加结果Si与本次相加是否向高位的进位Ci。

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论