第三章 集成门电路和触发器03_第1页
第三章 集成门电路和触发器03_第2页
第三章 集成门电路和触发器03_第3页
第三章 集成门电路和触发器03_第4页
第三章 集成门电路和触发器03_第5页
已阅读5页,还剩143页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、 与与非非或或DeTcbn逻辑变量和逻辑函数的取值只有逻辑变量和逻辑函数的取值只有0 0和和1 1两种可能两种可能理想电子开关理想电子开关DeTcb(1) VFFKVFLRI(b)VD IF 0.5 0.7iD(mA) uD(V)伏安特性UBR0DVFVD(a)LR阈值电压阈值电压VFVTH0 7DV.导通电压(2) VRDVRISLR(a)1SKLRVR(b) IF 0.5 0.7iD(mA) uD(V)伏安特性UBR0 反向击穿电压反向击穿电压VRUBR0 7 .+DLRivi?+V+T123cbeRRbCCVIiBiCCiCIB1IB2B3IB4IB5IB=0=IBSABCDEvCEVC

2、CVCC/RCICS0.7VI +V+T123cbeRRbCCVIiBiCCiCIB1IB2B3IB4IB5IB=0=IBSABCDEvCEVCCVCC/RCICS0.7VI bIbBEIBRVRVVIVV7 . 0BEBCIICCCCCEIRVV0.70CEBCVV CEBEBCVVV0.70CEBCVV+V+T123cbeRRbCCVIiBiCCiCIB1IB2B3IB4IB5IB=0=IBSABCDEvCEVCCVCC/RCICS0.7VI bIbBEIBRVRVVIVV7 . 0BEBCIICCCCCEIRVVCEBEBCVVV0.70CEBCVV,0.3CCCCESCVIVVR+V+

3、T123cbeRRbCCVIiBiCC1.1.延迟时间延迟时间td:从输入信号从输入信号vi正跳变的瞬间正跳变的瞬间开始,到集电极电流开始,到集电极电流iiC上升到上升到0.10.1I ICS所需的时间;所需的时间;2.2.上升时间上升时间tr :集电极电流从:集电极电流从0.10.1I ICS上升到上升到0.90.9I ICS所需所需的时间的时间; ;3.3.存储时间存储时间ts :从输入信号:从输入信号vi下跳变的瞬间开始,到集下跳变的瞬间开始,到集电极电流电极电流iiC下降到下降到0.90.9I ICS所需的时间所需的时间; ;4.4.下降时间下降时间tf :集电极电流从:集电极电流从0

4、.90.9I ICS降到降到0.10.1I ICS所需的所需的 时间。时间。 . FAB1逻辑与:0 0 00 0 00 1 00 1 01 0 01 0 01 1 11 1 1A B YA B Y与逻辑真值表与逻辑真值表输入输入/出电平表出电平表0 0 00 0 00 +5 00 +5 0+5 0 0+5 0 0+5 +5 +5+5 +5 +5VA VB VF VAVB+5VVO0 0 00 0 00 1 10 1 11 0 11 0 11 1 11 1 1A B YA B Y或逻辑真值表或逻辑真值表输入输入/出电平表出电平表0 0 00 0 00 +5 +50 +5 +5+5 0 +5+5

5、 0 +5+5 +5 +5+5 +5 +5VA VB VF VAVBVO. +FA B2逻辑或:. FA3逻辑非:0 10 11 01 0A YA Y非逻辑非逻辑真值表真值表0 +50 +5+5 0+5 0输入输入/出出电平表电平表VA VF VA+5VVOVAVO. FA3逻辑非:0 10 11 01 0A YA Y非逻辑非逻辑真值表真值表0 +50 +5+5 0+5 0输入输入/出出电平表电平表VA VF V VA AR R1 1V VO O+V+VccccR Rc c T3b1+5VFR4R2R1T2R3D4T1T4c1ABCe1T3b1+5VFR4R2R1T2R3D4T1T4c1ABC

6、e1T T1 1: :多发射极晶体管多发射极晶体管CBAF NNPT3b1+5VFR4R2R1T2R3D4T1T4c1ABCe13.610.30VV高电平逻辑低电平逻辑T3b1+5VFR4R2R1T2R3D4T1T4c1ABCe1任一输入为低电平时“0”导通导通 三个三个PN结结导通需导通需2.1V 截止截止截止截止饱和导通饱和导通 uo2345oRbebeuuuu23322cRbiui RR3.6V高电平00.3V1VT3b1+5VFR4R2R1T2R3D4T1T4c1ABCe1所有输入全为高电平时“1”3.6V导通导通 4.3V全饱和导通全饱和导通全反偏全反偏2.1V1V截止截止截止截止u

7、o4oceuu0.3V低电平eTcbDk0.3DKVVDkecbn未饱和时,未饱和时, 截止,对电路无影响;截止,对电路无影响;kDn深饱和时,深饱和时, 导通,基极电流分流,导通,基极电流分流,使三极管处于浅饱和状态;使三极管处于浅饱和状态;kD&VCCF1F2F12FF FT3VccF1R4D4T4T3VccF2R4D4T4F截止截止截止截止截止截止T3VccF1R4D4T44RLUccABF逻辑符号逻辑符号 &UCCF1F2F3F输出级输出级UCCRLT5T5T5123FF FFT3b1+5VFR4R2R1T2R3D4T1T4c1ABe1截止截止截止截止截止截止2.1V1

8、.4V导通导通 电位拉低电位拉低 E=0DABF逻辑符号逻辑符号 EABF逻辑符号逻辑符号 E输输出出高高阻阻1E0EABF 输输出出高高阻阻E=0E=1ABF 总线总线 禁止禁止工作工作禁止禁止工作工作低电平低电平 :0V-0.4V :0V-0.4V 标称值:标称值:0.3V0.3V OLV不同的厂家不一样不同的厂家不一样不同的型号不一样不同的型号不一样高电平高电平 :2.4V-5V :2.4V-5V 标称值:标称值:3.6V3.6V OHV2.4V3.6V0.4V0V“1 ”“0 ”高电平电压的范围的范围低电平电压Vo0.4v5v扇入系数扇入系数 是指合格的输入端的个数;是指合格的输入端的

9、个数;iN扇出系数扇出系数 是指在正常工作状态下所能是指在正常工作状态下所能 带同类门电路的最大数目;带同类门电路的最大数目;oN导通延迟时间导通延迟时间t tPHLPHL截止延迟时间截止延迟时间t tPLHPLH()2PHLPLHpdttt 触发器的分类: 按逻辑功能不同:RS触发器、D触发器、JK触发器、T触发器和T触发器等。 按触发方式不同:电平触发器、边沿触发器和脉冲触发器等。 按电路结构不同:基本RS触发器,同步触发器、维持阻塞触发器、主从触发器和边沿触发器等。 触发器的逻辑功能通常用功能表、状态表、状态图、特征表、特征方程、时序图等表示。两互补输出端两互补输出端两输入端两输入端&a

10、mp;.G1&.G2反馈线反馈线1、电路结构、电路结构.G1&.&G2QQSDRD2、基本工作原理、基本工作原理101设触发器原态设触发器原态为为“1”态。态。翻转为翻转为“0”态态(1) SD=1,RD = 0.G1&.&G2设原态为设原态为“0”态态10触发器保持触发器保持“0”态不变态不变复位复位 结论结论: 不论不论 触发器原来触发器原来 为何种状态,为何种状态, 当当 SD=1, RD=0时时, 将使将使触发器触发器 置置“0”或称或称 为为复位复位。.G1&.&G2设原态为设原态为“0”态态0翻转为翻转为“1”态态(2) SD

11、=0,RD = 1.G1&.&G2设原态为设原态为“1”态态01触发器保持触发器保持“1”态不变态不变置位置位 结论结论: 不论不论 触发器原来触发器原来 为何种状态,为何种状态, 当当 SD=0, RD=1时时, 将使将使触发器触发器 置置“1”或称或称 为为置位置位。.G1&.&G2设原态为设原态为“0”态态1保持为保持为“0”态态(3) SD=1,RD = 1.G1&.&G2设原态为设原态为“1”态态11触发器保持触发器保持“1”态不变态不变 当当 SD=1, RD=1时时, 触发器保持触发器保持 原来的状态,原来的状态, 即即触发器具触发

12、器具 有保持、记有保持、记 忆功能忆功能。.G1&.&G21100“1”态态(4) SD=0,RD = 0.G1&.&G2 当信号当信号SD= RD = 0时,两个与非门时,两个与非门的输出都为的输出都为1,这,这就达不到就达不到。110011111110若若G1先翻转,则触发器为先翻转,则触发器为“0”态态“1”态态(4) SD=0,RD = 0 当信号当信号SD= RD = 0再同时变为再同时变为1时,时,由于与非门的翻由于与非门的翻转时间不可能完转时间不可能完全相同,触发器全相同,触发器状态可能是状态可能是“1”态,也可能是态,也可能是“0”态,不能根据输

13、态,不能根据输入信号确定。入信号确定。.G1&.&G210 11011000100111QQ输出输出原状态不变原状态不变 状态不定状态不定RDSD 11011000100111QQ输出输出原状态不变原状态不变 状态不定状态不定RDSD 11011000100111QQ输出输出原状态不变原状态不变 状态不定状态不定RDSD1.1.功能表功能表R S1nQ次态次态 1nQ现态现态 nQ0 0d0 101 011 1Q约束条件约束条件 11011000100111QQ输出输出原状态不变原状态不变 状态不定状态不定RDSD2.2.状态表状态表1nQnQ00RS 10RS 01RS 11

14、RS 0 1d d0 01 10 1约束约束条件条件 11011000100111QQ输出输出原状态不变原状态不变 状态不定状态不定RDSD3.3.状态图状态图01RS100101/111/1/10/11S nQR1nQS nQR1 nQ 11011000100111QQ输出输出原状态不变原状态不变 状态不定状态不定RDSD4.4.特性表特性表 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1不定001101 约束约束 条件条件 11011000100111QQ输出输出原状态不变原状态不变 状态不定状态不定RDSD5.5.特性方程特性方程11nnQ

15、SRQRS Qn0001111000011011RS次态Qn+1的卡诺图约束条件约束条件4.4.波形图波形图 例例 设下图中触发器初始状态为设下图中触发器初始状态为 0,试对应输入波形画出试对应输入波形画出 Q 和和 Q 的波形。的波形。解:解:QQSDRDSRSDRD保持保持初态为初态为 0,故保持为,故保持为 0。置置 0 保持保持QQ置置 11.1.功能表功能表2.2.状态表状态表 3.3.状态图状态图4.4.特性表特性表 5.5.特性方程特性方程6.6.波形图波形图?SDRDQQ&11功功能能表表Qn11101010不定不定00Qn+1SDRD不定不定11001110Qn00Q

16、n+1SDRDQQSDRDSRQQSDRDSR逻逻辑辑符符号号置置 0、置、置1 信信号号低电平有效低电平有效置置 0、置、置1 信信号号高电平有效高电平有效注注意意?正常状态:无故障信号,正常状态:无故障信号,V VI I0 0为低电平,清音按钮未按下为低电平,清音按钮未按下故障状态:故障状态: V VI I由由0101,若清音按钮未按下,若清音按钮未按下0 01 10 01 11&11音响电路VIGFEDCBARQQ+5V清清音音开开关关故障信号故障信号1 10 01 1此时音响电路不发声此时音响电路不发声0 01 11 10 01 11 11 10 01 1此时音响电路发声报警此

17、时音响电路发声报警听到报警声后,按下清音按钮听到报警声后,按下清音按钮0 01 11 10 00 01 10 0报警声消失报警声消失待故障信号待故障信号0 0,触发器返回,触发器返回1 1状态状态例例2 2 声报警控制电路声报警控制电路应用举例应用举例 例例3 3 消除机械开关振动引起的抖动现象消除机械开关振动引起的抖动现象 S 由由 B 到到 A S 由由 A 到到 B A B Q SR开关接开关接 B开关接开关接 A悬空时间悬空时间接接A振动振动 悬空时间悬空时间接接 B振动振动SRSDQQ&RD&CPSR1G2G3G4G 1RS SDQQ&RD&CPSR1

18、G2G3G4G 不定不定110011 10Qn00Qn+1SRRS功能功能 R、S 信号信号高电平有效高电平有效 QQ1SC11RCP R S QnQn+1功能0 QnnnQQ1 保持1 0 0 01 0 0 101nnQQ1 保持1 0 1 01 0 1 11111nQ 置 11 1 0 01 1 0 10001nQ 置 01 1 1 01 1 1 1不用不用不允许特特性性表表10 nnQSRQRS(约束)CP=1期间有效期间有效CPRSQ Q(1)(1)同步同步RSRS触发器的状态转换分别由触发器的状态转换分别由R R、S S和和CPCP控制,其中,控制,其中,R R、S S控制状态转换的

19、方向;控制状态转换的方向;CPCP控制状态转换的时刻。控制状态转换的时刻。(2)(2)同步同步RSRS触发器在触发器在CP=1CP=1期间接收输入信号进行工作期间接收输入信号进行工作,CP=0,CP=0时时停止。可用一个停止。可用一个CPCP控制多个触发器工作,抗干扰能力强于基控制多个触发器工作,抗干扰能力强于基本型。本型。(4)(4)触发器的翻转只是被控制在一个时间间隔内,而不是控制在触发器的翻转只是被控制在一个时间间隔内,而不是控制在某个时刻。有某个时刻。有空翻空翻现象。现象。由于由于CP=1CP=1期间,期间,GG3 3、GG4 4门都是开着的,都能接收门都是开着的,都能接收R R、S

20、S信号,信号,所以,若在所以,若在CP=1CP=1期间期间R R、S S发生多次变化,则触发器的状态发生多次变化,则触发器的状态也可能发生多次翻转。也可能发生多次翻转。在一个时钟脉冲周期中,触发器发生多次翻转的现象叫做空翻。在一个时钟脉冲周期中,触发器发生多次翻转的现象叫做空翻。&CP3GG&GG12QQSRCPSRQ有效翻转空翻缺缺点点QQ1SC11R10 nnQSRQRS(约束)1DQQ1SC11R1DQQ1DDC1CP nQ0 DCP101nQ0110QQ1SC11R1DQQ1DDC1CP10 nQ DCP101nQ0101+1nQ1.1.功能表功能表1nQ01 01D1

21、nQnQ0D 1D 0 10 01 12.2.状态表状态表01 D10 03.3.状态图状态图4.4.特性表特性表nQD1nQ 0 0 0 0 1 0 1 0 1 1 1 11nnnQDQDQD5.5.特性方程特性方程6.6.波形图波形图Q DCPQQQ1SC11R QQ1DDC1CP ?QQ1SC11R111RS QQ与门与门或门或门&01011010KJQQ1JJC1CP1KKQQ1SC11R&KJ1说明说明Qn+1KJCP不变不变Qn00置置 0010翻转翻转11置置 1101不变不变Qn0Qn0000010Q100Q11QQ2.2.状态表状态表 1nQnQ00JK 10

22、JK 01JK 11JK 0 10 10 01 11 001/113.3.状态图状态图01JK10/1100/0100/10 0 0 0 0 1 0 1 0 1 1 1 14.4.特性表特性表nQJK1nQ 0 0 0 0 0 0 1 1 0 1 0 0 0 1 1 0 1 0 0 1 1 0 1 1 1 1 0 1 1 1 1 0 Qn000111100001111001JK次态Qn+1的卡诺图1nnnQJQKQ5.5.特性方程特性方程 0 0 0 0 1 0 1 0 1 1 1 14.4.特性表特性表nQJK1nQ 0 0 0 0 0 0 1 1 0 1 0 0 0 1 1 0 1 0 0

23、 1 1 0 1 1 1 1 0 1 1 1 1 06.6.波形图波形图 Q JCPKQ?QQ1J C1 1K1说明说明Qn+1KJCP不变不变Qn00置置 0010翻转翻转11置置 1101不变不变Qn0QnJ=KTCPQQ1TTC1CP1.1.功能表功能表 1nQ01 TnQnQ1nQnQ0T 1T 0 10 11 02.2.状态表状态表01 T11 03.3.状态图状态图 04.4.特性表特性表 nQT1nQ 0 0 0 0 1 1 1 0 1 1 1 01nnnnQTQTQTQ5.5.特性方程特性方程 6.6.波形图波形图 Q TCPQCPJKQ一个时钟周期中,触发器发生多次翻转的现象

24、叫空翻。一个时钟周期中,触发器发生多次翻转的现象叫空翻。QQ1J C1CP1KQQ1J C1CP1K1JKQ主主Q主主Q从从Q从从给主从触发器提供给主从触发器提供反相的时钟信号,反相的时钟信号,使它们在不同的时使它们在不同的时段交替工作。段交替工作。101nnnQJQKQ主封锁封锁工作工作QQ1JC1CP1KQQ1JC1CP1K1JKQ主主Q主主Q从从Q从从011nnQQ从主,nnJQKQ主主工作工作封锁封锁1nnnQJQKQ主01CP010(1)J=1, K=1 设触发器原设触发器原态为态为“0”态态翻转为翻转为“1”态态11 011010100101RS CPF从从QQQQSDRD1R C

25、PF主主QJKQSCP CP010(1)J=1,K=110设触发器原设触发器原态为态为“1”态态为为“?”状态状态J=1, K=1时,每来时,每来一个时钟脉冲,状一个时钟脉冲,状态翻转一次,态翻转一次,即具即具有计数功能。有计数功能。(1)J=1, K=1RS CPF从从QQQQSDRD1R CPF主主QJKQSCP 01RS CPF从从QQQQSDRD1R CPF主主QJKQSCP CP010(2)J=0,K=1 设触发器原设触发器原态为态为“1”态态翻转为翻转为“0”态态01 100101011001设触发器原设触发器原态为态为“0”态态为为“?”态态01CP010(3)J=1,K=0 设

26、触发器原设触发器原态为态为“0”态态翻转为翻转为“1”态态10 011010100101设触发器原设触发器原态为态为“1”态态为为“?”态态RS CPF从从QQQQSDRD1R CPF主主QJKQSCP CP010(4)J=0,K=0 设触发器原设触发器原态为态为“0”态态保持原态保持原态00 010001RS CPF从从QQQQSDRD1R CPF主主QJKQSCP CP01001nQJS nKQR CP高电平时高电平时F主主状态状态由由J、K决定,决定,F从从状状态不变。态不变。CP下降沿下降沿( )触发触发器翻转器翻转( F从从状态与状态与F主主状态一致)。状态一致)。RS CPF从从Q

27、QQQSDRD1R CPF主主QJKQSCP QQ1JJC1CP1RK1J C1CP1K1J C1CP1K1JKQ从从Q从从Q主主Q主主表示时钟触发沿为下降沿表示时钟触发沿为下降沿 表示表示主从主从触发触发 特性方程:特性方程:将将代入上式,得到代入上式,得到JKJK触发触发器的特性方程:器的特性方程:主从主从RSRS触发器触发器 J CP K & & & & & & & & 1 & & G8 G7 G10 G11 G9 G3 G1 G2 G4 G6 G5 Q Q Q Q SR主从主从JK触发器电路结构触发器电路结

28、构n1nQRSQ 0SRQRSQn1n nnKQRQJSnnnQKQQJ nnQKQJ 工作波形工作波形 1J C1 1K Q Q J CP K CP J K Q 1 0 0 1 1 1 0 0 下降沿触发翻转下降沿触发翻转已知已知CPCP、J J、K K的波的波形,试画出输出端形,试画出输出端 Q Q 的波形。设触发的波形。设触发器的初态为器的初态为0 0 。 在在CP脉冲的高脉冲的高电平期间将输电平期间将输入信号存储于入信号存储于主触发器主触发器在在CP脉冲的下降沿到来时翻转脉冲的下降沿到来时翻转 CP D L Q Q 例例1 1 主从主从JKJK触发器组成的电路及其输入信号触发器组成的电

29、路及其输入信号CPCP、D D的波形分别如图所示,的波形分别如图所示,设触发器的初态为设触发器的初态为1 1,试画出输出端,试画出输出端L L的波形。的波形。J(K)解:解:J J、K K互补互补=D=D, , 所以输出同所以输出同J J(D D)端。)端。 QCPL 上升沿触发上升沿触发在在CPCP脉冲的低电平期间将输脉冲的低电平期间将输入信号存储于主触发器。入信号存储于主触发器。在在CPCP脉冲上升脉冲上升沿到来时翻转沿到来时翻转 CP J K Q 1 2 3 4 5 6 7 例例2 2 设负跳沿触发的主从设负跳沿触发的主从JKJK触发器的触发器的CPCP和和J J、K K信号的波形如图所

30、示,画出输信号的波形如图所示,画出输出端出端QQ的波形。设触发器的初始状态为的波形。设触发器的初始状态为0 0。 在在CP脉冲的高电平期间将输脉冲的高电平期间将输入信号存储于主触发器。入信号存储于主触发器。在在CPCP脉冲的下降沿脉冲的下降沿到来时翻转到来时翻转 主从主从JKJK触发器存在的问题是:有触发器存在的问题是:有“一次翻转一次翻转”现象。它只在以下两种情况下产生:现象。它只在以下两种情况下产生:1 1、当、当Q=0 (CP=1)Q=0 (CP=1)时,时,J J 端有正向干扰端有正向干扰2 2、当、当Q=1 (CP=1)Q=1 (CP=1)时,时,K K 端有正向干扰端有正向干扰 J

31、 CP K & & & & & & & & 1 & & G8 G7 G10 G11 G9 G3 G1 G2 G4 G6 G5 Q Q Q Q 主主RSRS触发器触发器从从RSRS触发器触发器QQn n0 0时,一次变化只能发生于时,一次变化只能发生于J J端,且当端,且当J J端有正向干扰端有正向干扰的时候(的时候(0101)。)。QQn n0 0 ”置“置“保持保持11Q0JQJS0Rnn, J CP K & & & & & & & & 1 &

32、; & G8 G7 G10 G11 G9 G3 G1 G2 G4 G6 G5 Q Q Q Q 主主RSRS触发器触发器从从RSRS触发器触发器QQn n1 1时,一次变化只能发生于时,一次变化只能发生于K K端,且当端,且当K K端有正向干扰端有正向干扰的时候(的时候(0101)。)。QQn n1 1 ”清“清“保持保持01Q0KQKR0Snn, J CP K & & & & & & & & 1 & & G8 G7 G10 G11 G9 G3 G1 G2 G4 G6 G5 Q Q Q Q 主主RSRS触发器

33、触发器从从RSRS触发器触发器一次翻转问题限制了主从一次翻转问题限制了主从JKJK触发器的使用,也降低了它的抗干扰能力。在触发器的使用,也降低了它的抗干扰能力。在CP=1CP=1期间,可能会由于干扰而使得触发器有错误动作,故对于主从期间,可能会由于干扰而使得触发器有错误动作,故对于主从JKJK触发器,触发器,一般要求在一般要求在CP=1CP=1期间,期间,J J、K K信号保持不变或信号保持不变或CPCP为窄脉冲为窄脉冲 CP J K Q 1 2 3 4 5 6 7 C P0t J0t K0t Q0t Q0t123478910例例3 3 已知主从已知主从JKJK触发器触发器J J、K K的波形

34、如图所示,画出输出的波形如图所示,画出输出QQ的波形图的波形图 (设初始状态为(设初始状态为0 0)。)。CPJK123456Q(1 1)触发器的触发翻转发生在时钟脉冲的触发沿)触发器的触发翻转发生在时钟脉冲的触发沿(2 2)判断触发器次态的依据是时钟脉冲下降沿前一瞬间输入端的状态。)判断触发器次态的依据是时钟脉冲下降沿前一瞬间输入端的状态。画主从触发器的波形图时的依据:画主从触发器的波形图时的依据:主从主从JKJK触发器的特点:触发器的特点:(1 1)主从触发器的触发翻转分为两个节拍:)主从触发器的触发翻转分为两个节拍:(2 2)对于主从)对于主从JKJK触发器而言,不存在约束现象触发器而言

35、,不存在约束现象当当CPCP1 1时,时,CPCP0 0,从触发器被封锁,保持原状态不变,从触发器被封锁,保持原状态不变; ;主触发器工主触发器工作,接收作,接收JKJK端的输入信号。端的输入信号。当当CPCP由由1 1跃变到跃变到0 0时,即时,即CP=0CP=0、CPCP1 1。主触发器被封锁,输入信号。主触发器被封锁,输入信号JKJK不再影响主触发器的状态;从触发器工作,接收主触发器输出端的状不再影响主触发器的状态;从触发器工作,接收主触发器输出端的状态。态。(3 3)无空翻现象。)无空翻现象。CPCP一旦变为一旦变为0 0后,主触发器被封锁,其状态不再受后,主触发器被封锁,其状态不再受

36、J J、K K影响,因此不会影响,因此不会有空翻现象。有空翻现象。(4 4)存在一次变化问题)存在一次变化问题主从主从JKJK触发器在触发器在CP=1CP=1期间,主触发器只变化(翻转)一次,这期间,主触发器只变化(翻转)一次,这种现象称为一次翻转现象。种现象称为一次翻转现象。QQ1JJC1CP1RKQQ1JJC1CP1KKCP 主从触发器,若是负跳变沿触发的主从触发器,它们在工作时必须在正主从触发器,若是负跳变沿触发的主从触发器,它们在工作时必须在正跳变沿跳变沿前前加入输入信号,如果在加入输入信号,如果在CP=1CP=1的期间,输入端出现干扰,就有可能使的期间,输入端出现干扰,就有可能使触发

37、器状态出错。触发器状态出错。 边沿触发器的电路结构可以克服这一缺点。它大大提高了触发器抗边沿触发器的电路结构可以克服这一缺点。它大大提高了触发器抗干扰能力和电路的可靠性。干扰能力和电路的可靠性。 边沿触发器有两种工作方式:边沿触发器有两种工作方式: 维持维持- -阻塞边沿触发器阻塞边沿触发器 * *利用传输延迟的边沿触发器利用传输延迟的边沿触发器 RD D SD & & & & & & G5 G6 G3 G4 G1 G2 Q Q CP 逻辑符号逻辑符号基本基本RSRS触发器触发器1 10 01 10 00 01 11 11 11 11 11 11

38、 11 10 0SD、RD分别为直接置分别为直接置1、置、置0 端,低电平有效。端,低电平有效。 0 01 11 11 10 00 0D D触发器置触发器置1 1D D触发器置触发器置0 0直接置直接置0端端直接置直接置1端端若若CP=0CP=0,G3G3门输出:门输出: “1”1”若若CP=1CP=1,G3G3门输出:门输出: “1”1” 工作原理工作原理 ( (不考虑不考虑S SD D、R RD D时时) ) D & & & & & & G5 G6 G3 G4 G1 G2 Q Q CP Q5 Q6 Q3 Q4 &0 01 11 11

39、11 1QQn+1n+1=Q=Qn n&D DD D当当CP = 0CP = 0时时 DQ5 DQ6 在在S SD D=R=RD D =1 =1 的前提下,的前提下, D & & & & & & G5 G6 G3 G4 G1 G2 Q Q CP Q5 Q6 Q3 Q4 当当CPCP由由0 0变变1 1时时DQ1n DQ1n &D DD DD DD DD DD D在在CPCP脉冲的上升沿产生状态变化脉冲的上升沿产生状态变化 D & & & & & & G5 G6 G3 G4 G1 G2

40、 Q Q CP Q5 Q6 Q3 Q4 2 2、工作原理、工作原理 CP=1CP=1期间期间&D DD D1 1门门3,43,4开开,Q,Q3 3,Q,Q4 4输出互补,必定有一个为输出互补,必定有一个为0 0。若。若QQ3 3=0=0, QQ4 4=1 =1 0 01 11 10 01 1置置0 0维持线,置维持线,置1 1阻塞线阻塞线0 00 0维持阻塞作用一旦产生之后(此作用一直保持到维持阻塞作用一旦产生之后(此作用一直保持到CPCP下降沿到来时为止),下降沿到来时为止),D D信号就失去作用信号就失去作用 D & & & & & &

41、; G5 G6 G3 G4 G1 G2 Q Q CP Q5 Q6 Q3 Q4 2 2、工作原理、工作原理 CP=1CP=1期间期间&D DD D1 1若若QQ3 3=1=1, QQ4 4=0=0 1 10 00 01 1&1 11 1方向方向2 2:保证:保证QQ6 6=1=1,维持,维持Q4Q40 0,置,置1 1维持线维持线方向方向3 3:阻止:阻止QQ3 3为为0 0,置,置0 0阻塞线阻塞线方向方向1 1:使触发器置:使触发器置“1”1”0 0维持阻塞作用一旦产生之后(此作用一直保持到维持阻塞作用一旦产生之后(此作用一直保持到CPCP下降沿到来时为止),下降沿到来时为止

42、),D D信号就失去作用信号就失去作用 维持维持- -阻塞阻塞D D触发器在触发器在CPCP脉冲的上升沿脉冲的上升沿前前接受信息,接受信息,上升沿上升沿时时触发翻转,上升沿触发翻转,上升沿后后封锁输入,此即边沿触发封锁输入,此即边沿触发器的特点。器的特点。 RD D SD & & & & & & G5 G6 G3 G4 G1 G2 Q Q CP 触发方式触发方式画触发器输出波形图总结:画触发器输出波形图总结:一、单个触发器画输出波形一、单个触发器画输出波形三、两个或多个触发器画输出波形三、两个或多个触发器画输出波形二、入端有组合电路的触发器画输出

43、波形二、入端有组合电路的触发器画输出波形一、单个触发器画输出波形一、单个触发器画输出波形例例1 1 基本触发器的逻辑符号与输入波形如图所示。试作出基本触发器的逻辑符号与输入波形如图所示。试作出 QQ、QQ的波形。的波形。SDRDQQ例例2 2 单个触发器的逻辑结构与输入波形如图所示。试作出输出波形。单个触发器的逻辑结构与输入波形如图所示。试作出输出波形。CPCP1 12 23 34 45 5A AB BQ Q2 2Q Q3 3Q Q2 2“0 0”“1 1”置置1翻转翻转保持保持翻转翻转翻转翻转例例3 3 入端有组合电路的触发器的逻辑结构与输入波形如图所示。试作出输出波形入端有组合电路的触发器的逻辑结构与输入波形如图所示。试作出输出波形(初态为(初态为“0”0”)。)。Q Q1 1AB/JAB/J“0 0”Q Q2 2“0 0”初态初态保持保持置置0保持保持翻转翻转置置0保持保持二、入端有组合电路的触发器画输出波形二、入端有组合电路的触发器画输出波形CPCP1 12 23 34 45 56 6B BA/KA/K例例4 4 两触发器构成的逻辑电路与输入波形如图所示。试作出输出波形(初态为两触发器构成的逻辑电路与输入波形如图所示。试作出输出波形(初态为“0”0”)。)。CPC

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论