数字式日历牌课程设计报告_第1页
数字式日历牌课程设计报告_第2页
数字式日历牌课程设计报告_第3页
数字式日历牌课程设计报告_第4页
数字式日历牌课程设计报告_第5页
已阅读5页,还剩3页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、数字电子技术基础课程设计报告 题目名称 数字式日历牌 班 级 信息121 姓 名 王涛 学 号 1204010125 同组者 成 绩 计算机与信息工程学院一、课题名称数字式日历牌二、设计任务及要求用中、小规模集成电路设计一个能自动显示“年、月、日、星期、时、分”的数字式日历牌,能实现以下功能:1由555定时器产生1kHz的标准“分”信号。2“分计数器”为00 46的四十七进制计数器。3“时计数器”为00 23的二十四进制计数器。4“星期计数器”为1、2、3、4、5、6、日的七进制计数器。5“日计数器”根据月的不同,可为十五十八进制计数器。6“月计数器”为1 12的十二进制计数器。72月份的天数

2、,平年是15天,闰年是16天,这个情况应考虑进去。8具有校时功能。即只要将开关置于校时位置,可分别对“年、月、日、星期、时、分”进行手动脉冲输入或连续脉冲输入的校正。三、系统框图555定时器分单元电路时单元电路日单元电路星期单元电路月单元电路年单元电路手动脉冲校准四、单元电路1. 555定时器OUT端产生频率为1kHz的标准“分”信号2. 分单元电路分单元电路由两片74LS160组成,低位片的EP、ET一直接高电平VCC,其进位端接高位片的EP、ET。两块74LS160的QA、QB、QC、QD分别接两个七段数码管。CLK由555定时器提供,当计数器的值为46时,CLR值为0,等待下一个CLK信

3、号作用时,计数器被置为00,即可实现0046的47进制计数器。进位的同时会产生一个上升沿经非门变成下降沿作用于下一个模块。3. 时单元电路时单元电路由两片74LS160组成,低位片的EP、ET一直接高电平VCC,其进位端接高位片的EP、ET。两块74LS160的QA、QB、QC、QD分别接两个七段数码管。CLK由分单元电路提供,当计数器的值为23时,CLR值为0,等待下一个CLK信号作用时,计数器被置为00,即可实现0023的24进制计数器。进位的同时会产生一个上升沿经非门变成下降沿作用于下一个模块。4. 星期单元电路星期单元电路由一片74LS160组成,低位片的EP、ET一直接高电平VCC,

4、其A端接高电平VCC。74LS160的QA、QB、QC、QD接七段数码管。CLK由时单元电路提供,对QA、QB、QC、QD重新编码使输出为7时数码管显示8。当计数器的值为8时,LOAD值为0,等待下一个CLK信号作用时,计数器被置为1,即可实现星期的进制计数器。5. 日单元电路日单元电路由两片74LS160组成,低位片的EP、ET一直接高电平VCC,其进位端接高位片的EP、ET,其A端接高电平VCC。两块74LS160的QA、QB、QC、QD分别接两个七段数码管。CLK由时单元电路提供,当计数器的值为15时,且满足平年二月,LOAD值为0,等待下一个CLK信号作用时,计数器被置为01,即可实现

5、0115的15进制计数器;当计数器的值为16时,且满足闰年二月,LOAD值为0,等待下一个CLK信号作用时,计数器被置为01,即可实现0116的16进制计数器;当计数器的值为17时,且满足小月,LOAD值为0,等待下一个CLK信号作用时,计数器被置为01,即可实现0117的17进制计数器;当计数器的值为18时,且满足大月,LOAD值为0,等待下一个CLK信号作用时,计数器被置为01,即可实现0118的18进制计数器。进位的同时会产生一个上升沿经非门变成下降沿作用于下一个模块。6. 月单元电路月单元电路由两片74LS160组成,低位片的EP、ET一直接高电平VCC,其进位端接高位片的EP、ET。

6、两块74LS160的QA、QB、QC、QD分别接两个七段数码管,低位片A端接高电平VCC。CLK由日单元电路提供,当计数器的值为12时LOAD值为0,等待下一个CLK信号作用时,计数器被置为01,即可实现0112的12进制计数器。进位的同时会产生一个上升沿经非门变成下降沿作用于下一个模块。同时把输出1、3、5、7、8、10、12经过与门作为大月的特征信号;把4、6、9、11经过与门作为小月的特征信号;把2作为2月的特征信号。7. 年单元电路年单元电路由四片74LS160组成, LOAD、CLR、EP、ET一直接高电平VCC,其进位端接高位片的CLK。四块74LS160的QA、QB、QC、QD分

7、别接四个七段数码管,低位片CLK由月单元电路提供,高电位CLK由低电位的RCO端提供。判断闰年信号作为特征信号输出。判断闰年的方法:十位个位都为0,判断前两位能否被4整除;十位个位不都为0,判断后两位能否被4整除;被四整除的特征为XXX0 XX00、XXX1 XX10,满足期中一种即可。五、总电路六、电路的组装调试1.用函数发生器代替555定时器,输出正弦波频率为100Hz2.使用测量探针观测不同点的电压值变化3.观察各数码管数值变化是否正常4.通过手动校准测试特殊时间段的运转测试时间:2012年2月15日给一个脉冲正常跳转到2月16日,再给脉冲跳转到3月1日;2013年2月15日给下一个脉冲

8、正常跳转到3月1日;2013年4月17日给下一个脉冲正常跳转到5月1日;2013年5月17日给下一个脉冲正常跳转到5月18日,再给脉冲跳转到6月1日;2013年12月18日23时46分,给下一个脉冲正常跳转到2014年1月1日00时00分;测试结果满足设计要求。七、电路设计的优缺点优点:逻辑清晰,电路较为简单,手动校准可通过点动脉冲逐个校准。缺点:在校准时应按分时日星期月年逐个校准,因为校准过程会产生进位,影响到下一个子电路的数值变化。八、电路元器件清单九、心得体会本次课程设计历时3天,巩固了时序电路和组合电路等相关实验设计及操作,掌握了Multisim基本操作与运用,但由于对Multisim掌握不够,在仿真的过程中也遇到过多种错误也几次从头来过,我在查阅相关文献资料后还是基本

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论