二-十进制译码器_第1页
二-十进制译码器_第2页
二-十进制译码器_第3页
二-十进制译码器_第4页
二-十进制译码器_第5页
免费预览已结束,剩余1页可下载查看

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、一.课题题目:二-十进制译码器设计难度:1010 分二.摘要把二-十进制代码翻译成 1010 个十进制数字信号的电路,称为二-十进制译码器。二- -十进制译码器的输入是十进制数的 4 4 位二进制编码(BC(BC 照),分别用A3 3、做、A1 1、A0 0 表示;输出的是与 1010 个十进制数字相对应的 1010 个信号,用Y9 9Y0 0 表示。由于二-十进制译码器有 4 4 根输入线,1 10 0根输出线,所以又称为 4 4 线-10-10 线译码器。三.关键词二-十,译码器,翻译,编码。四.设计要求(1)(1)根据设计要求,绘制出电路状态转换图,实现二-十进制译码器。(2)(2)根据

2、电路状态转换图,用门电路设计出二-十进制译码器。(3)(3)逻辑设计要求: 通过与非门实现 4 4 位二进制编码, 转换成 1010 个十进制数字相对应的 1010 个信号,实现译码。五.设计步骤(1)(1)电路状态转换图:A3A2A1A0Y9Y8Y7Y6Y5Y4Y3Y2Y1Y00000000000000100010000000010001000000001000011000000100001000000010 00001010000100 00001100001000000011100100000001000010000000010011000000000根据电路状态转换图,设计转换逻辑关系

3、式,绘制实验电路K=MAAY=AAAArAAAA丫=AAAA/=AAAAY=A&AA(2)(2)逻辑转换关系式:(3)(3)二-十进制译码器电路设计图:YoViYzY3Y,Y5Y8YTYBYS=AAAAY=AAAA六.仿真电路图绘制根据逻辑转换式,和电路设计图,绘制仿真实验电路图:二二;二二:杆二二5二用与非门,或门,非门实现。*用七.电路仿真引脚锁定:UriatsignedModes&Pin*:Q:2n3OASskectadNode(i)SPin(s):八.实验结果通过 muxplus2muxplus2 对二- -十进制译码器进行设计,完成实验要求,得到实验结果,实现了由二进制译码变成十进制译码的效果, 输入一个二进制数码, 通过系

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论