




版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
1、实验报告课程名称: 可编程逻辑器件与数字系统设计 实验项目: 数字时钟设计 专业班级: 姓 名: 学 号: 实验室号: 实验组号: 实验时间: 批阅时间: 指导教师: 成 绩: 沈阳工业大学实验报告专业班级: 学号: 姓名: 实验名称:数字时钟设计1.实验目的:熟悉Quartus II 6.0运行环境,掌握基本使用方法;学会使用Quartus II编写程序,进行下载验证。2.实验内容:(1)60进制计数器;(2)24进制计数器;(3)调用24进制和60进制计数器制作数字时钟。3. 实验方案(1)编写题目要求的程序;(2)按照要求将相关程序进行检测和调试,运行正确的程序;(3)程序完成后,将其与
2、实验箱连接,并打开电源;(4)下载程序到芯片内;(5)观察程序功能是否成功实现。4. 实验步骤或程序详细过程见附录。5程序运行结果运行结果如下图所示:24进制计数器60进制计数器6出现的问题及解决方法首次运行程序时,没有任何出错状况;而在下载后,发现24进制计数器中的频率有些快,只要把频率的短路针调到1Hz即可,没有其他问题。附录A(24进制计数器)1、功能实现与程序选择24进制计数器是实现从0到23的计数。由此可以运用Verilog HDL语言将此功能实现。2、程序运行与调试module count24(Rd,EN,CLK,Qh,Ql,C);input Rd,EN,CLK;output 3:
3、0Qh,Ql;output C;reg 3:0Qh,Ql;reg C;initialbeginQh=4'd0;Ql=4'd0;C=0;endalways (posedge CLK)beginif(EN=1)beginif(Rd=0)beginQh=4'd0;Ql=4'd0;C=0;endelse if(Qh<4'd2&&Ql<4'd9)Ql=Ql+1;else if(Qh<4'd2&&Ql=4'd9)beginQh=Qh+1;Ql=4'd0;endelse if(Qh=4&
4、#39;d2&&Ql<4'd3)Ql=Ql+1;else beginQh=4'd0;Ql=4'd0;C=0;endif(Qh=4'd2&&Ql=4'd3)C=1;endendendmodule3、保存一个名称,建立一个和module模块的名称一致的工程并进行调试。4、新建一个波形文件,并且把各变量都输入到里面,绘制出波形。波形同上面的程序运行结果相同。附录B(60进制计数器)1、功能实现与程序选择60进制计数器是实现从0到59的计数。由此可以运用Verilog HDL语言将此功能实现。2、程序运行与调试module
5、count60(Rd,EN,CLK,Qh,Ql,C);input Rd,EN,CLK;output 3:0Qh,Ql;output C;reg 3:0Qh,Ql;reg C;initialbeginQh=4'd0;Ql=4'd0;C=0;endalways (posedge CLK)beginif(EN=1)if(Rd=0)beginQh=4'd0;Ql=4'd0;C=0;endelse if(Ql<4'd9)Ql=Ql+1;else if(Qh<4'd5&&Ql=4'd9)beginQh=Qh+1;Ql=4&
6、#39;d0;endelsebeginQh=4'd0;Ql=4'd0;C=0;endif(Qh=4'd5&&Ql=4'd9)C=1;endendmodule3、保存一个名称,建立一个和module模块的名称一致的工程并进行调试。4、新建一个波形文件,并且把各变量都输入到里面,绘制出波形。波形同上面的程序运行结果相同。附录C(数字时钟)1、功能实现与程序选择数字时钟是实现从一天24小时的显示,精确到秒。(需要调用前面24进制计数器和60进制计数器的程序)由此可以运用Verilog HDL语言将此功能实现。2、程序运行与调试module clock(Rd,EN,CLK,Qhh,Qhl,Qmh,Qml,Qsh,Qsl);input Rd,EN,CLK;output3:0 Qhh,Qhl,Qmh,Qml,Qsh,Qsl;count60 A1(Rd,EN,CLK,Qsh,Qsl,Cs);count60 A2(Rd,EN,nCs,Qmh,Qml,Cm);count24 A3(Rd,EN,nCm,Qhh,Qhl);not A4(nCs,Cs);not A5(nCm,Cm);
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 出售学校学区房合同范本
- 一建培训合同范本
- 年度供货合同范本
- 供销总社采购合同范例
- 劳动工人合同范本
- 公司合作签合同范本
- 中央新风合同范本
- 加盟饭店合同范本
- 中介房租合同范本
- app项目转让合同范本
- 社会阶层与教育选择行为分析-深度研究
- 社会工作行政(第三版)课件汇 时立荣 第6-11章 项目管理- 社会工作行政的挑战、变革与数字化发展
- 学校小卖部承包合同范文
- 2025年湘潭医卫职业技术学院高职单招职业适应性测试近5年常考版参考题库含答案解析
- 2025年湖南铁道职业技术学院高职单招职业技能测试近5年常考版参考题库含答案解析
- DB 63- T993-2011 三江源生态监测技术规范
- 北京市东城区2025年公开招考539名社区工作者高频重点提升(共500题)附带答案详解
- 2025福建福州地铁集团限公司运营分公司校园招聘高频重点提升(共500题)附带答案详解
- 2025至2030年中国电子护眼台灯数据监测研究报告
- 儿童睡眠障碍治疗
- 2025年浙江省温州乐清市融媒体中心招聘4人历年高频重点提升(共500题)附带答案详解
评论
0/150
提交评论