数字电子技术期末考试试题含答案_第1页
数字电子技术期末考试试题含答案_第2页
数字电子技术期末考试试题含答案_第3页
数字电子技术期末考试试题含答案_第4页
数字电子技术期末考试试题含答案_第5页
已阅读5页,还剩6页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、姓名考试日期2904025035学号课程号教学班数字电子技术2010级年级电气工程、测控、自动化、电信、通信、课程名称专业密 封 线 西 南 石 油 大 学 试 卷 第 11 页 共 11 页数字电子技术考试试卷(第一套)课程号2904025035考试时间100分钟适用专业年级(方向):应用物理、电信科技2010级考试方式及要求:闭卷笔试题号一二三四五六七总分得分阅卷人(注:集成电路CD4532、74HC138、74HC151的功能见附表)一、填空题(共28分)1、(2分)(5E.8)H( 94.5 )D( 10010100.0101 )8421BCD 。2、(2分)逻辑函数L = + A+

2、B+ C +D = ( 1 )。3、(2分)由传输门构成的电路如下图所示,当A=0时,输出L= B 。4、(2分)三态门可能输出的三种状态是 低电平 、高电平和 高阻态_。5、(3分)A/D转换器一般要经过_ 采样_、保持、量化和_编码_这4个步骤,A/D转换器的转换速度主要取决于转换类型。对双积分型A/D转换器、并行比较型A/D转换器和逐次比较型A/D转换器的相对速度进行比较,转换速度最快的是_并行比较型A/D转换器_。6、(2分)集成优先编码器CD4532(功能表见后)正常接电源和地,且待编码信号输入端I0 =I2 = I6 = I7 = 1,输入使能端EI=1,其余输入端为0,其输出Y2

3、Y1Y0为 111 。7、(3分)集成数据选择器74HC151构成的电路如下图所示,则其输出 Y= 。(注:不需化简)8、(3分)某PLA电路如下图所示,其输出逻辑函数表达式X= 。9、(2分)某单极性输出的8位D/A转换器正常工作,当输入数字量为(10101010)B时,其输出电压为3.4V,当输入数字量为(10101100)B时,其输出电压为 3.44 V。10、(2分)一个存储容量为4K×4的存储器有 214 个存储单元,若用该存储器构成32K×8的存储系统,则需 16 片4K×4的存储器。11、(3分)对于JK触发器,当时,= 1 ,当时,= ,当时,=

4、。二、用公式法将下列逻辑函数化简为最简与或式 (12分)F=AB(C+D)+B(+)+ 2分=ABC+ABD+ B+ B+ 2分= ABC+ABD+ B+ B 2分=B(AC+AD+) 2分=B(A+) 2分=AB+B+B 2分三、用卡诺图法将下列逻辑函数化简为最简与或式 (10分)L(A,B,C,D)m(0,1,3,5,7, 9)d(1015)解: CDAB0001111000111011111XXXX101XX 6分 4分四、(16分)在举重比赛中有A、B、C三名裁判,A为主裁判,B、C为副裁判。当两名或两名以上裁判(且必须包括A在内)认为运动员上举杠铃合格时,按动电钮可发出裁决合格信号(

5、即输出Z为1)。请设计该三输入的组合逻辑电路。要求:(1)列出真值表;(2)写出逻辑函数的最简与或式;(3)用与非门实现该电路,画出电路图; (4)用3线8线译码器74HC138实现该电路,画出电路图。 74HC138的符号 解:(1)真值表见表1,设输入为A、B、C,输出为F(2)逻辑函数的最简与或式;(3)用与非门实现用与非门实现该电路的逻辑图如图(a)所示。(4)用74HC138实现A、B、C从A2、A1、A0输入,令用74HC138实现该电路的逻辑图如图(b)所示。表1 真值表ABCF0 0 000 0 100 1 000 1 101 0 001 0 111 1 011 1 11 图(

6、a) 图(b)五、(20分)分析下图所示时序电路,写出其驱动方程、状态方程和输出方程,画出其状态转换表、状态转换图,检查电路能否自启动,并说明电路实现的逻辑功能。 解:驱动方程: 状态方程: 输出方程: 状态表: / ZX=0X=10 00 0 / 00 1 / 00 10 1 / 01 0 / 01 01 0 / 01 1 / 01 11 1 / 00 0 / 1 状态图: 自启动能力:具有自启动能力。 逻辑功能:X=0时,电路处于维持状态;X=1时,电路为四进制加法计数器。六、(10分)使用4位同步二进制加计数器74LVC161构成模值为10的计数器,要求画出接线图和状态转换图。 注:D3

7、、Q3为高位,D0、Q0为低位。解:N10,N<16,所以只需一片74LVC161。 方法一:反馈清零法,计数状态为00001009; 方法二:反馈置数法,计数状态为00001009; 方法一 方法二状态转换图: 方法一 方法二七、(10分)请绘制由555定时器构成的施密特触发器的电路图。若输入Ui的波形如下图所示,又知VCC=15V,5脚不外加控制电压。求正向閾值电压VT+ ,负向閾值电压VT- ,并画出该电路输出Uo的波形。555定时器的符号 解: 555定时器构成的施密特触发器的电路及输出Uo的波形如下图。附表附表1:集成优先编码器CD4532功能表输入输出EI I7 I6 I5

8、I4 I3 I2 I1 I0Y2 Y1 Y0 GS EOL H L L L L L L L LH H H L H H L L H H L L L H H L L L L H H L L L L L H H L L L L L L H H L L L L L L L HL L L L LL L L L HH H H H LH H L H LH L H H LH L L H LL H H H LL H L H LL L H H LL L L H L附表1:集成8选1数据选择器74HC151的功能表输入输出使能选择S2 S1 S0Y H L HLL L LD0 LL L HD1 LL H LD2 L

9、L H HD3 LH L LD4 LH L HD5 LH H LD6 LH H HD7 附表2 集成3线8线译码器74HC138的功能表附表3 集成同步四位二进制加计数器74LVC161的功能表输 入输 出清零预置使能时钟预置数据输入Q3Q2Q1Q0进位CEPCETCPD3D2D1D0TCL××××××××LLLLLHL××D3*D2*D1*D0*D3D2D1D0#HHL××××××保 持#HHHL×××××保 持LHHHH××××计 数#注:DN*表示 CP 脉冲上升沿之

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论