版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
1、集成电路原理及应用课程设计报告题目DDS 芯片 AD9850原理及应用授课教师学生学号专业教学单位完成时间2011年7月1日摘要: 介绍了美国 A D 公司采用先进的直接数字频率合成( DDS ) 技术推出的高集成度频率合成器A D9 8 5 0 的工作原理、主要特点及其与MCS51单片机的接口,并给出了接口电路图和部分源程序。同时给出了以AD9850为频率合成器,以AT89S52单片机为进程控制和任务调度核心来设计一个信号频率和幅度都能预置且频率稳定度高的函数信号发生器的设计方法引 言随着“软件无线电” 技术和数字技术的飞速发展, 用数字控制方法从一个参考频率源产生多种频率的技术直接数字合成
2、器( Direct Digital Synthesizer 。DDS)被广泛应用。具体体现在相对带宽宽、频率转换时间短、频率分辨率高、输出相位连续、可产生宽带正交信号及其他多种调制信号、 可编程和全数字化、 控制灵活方便等方面,并具有极高的性价比。现已广泛应用于通讯、导航、雷达、遥控遥测、电子对抗以及现代化的仪器仪表工业等领域。美国 AD 公司推出的高集成度的采用先进的CMOS技术的直接频率合成器 AD9850是 DDS技术的典型产品之一。 AD9850是高稳定度的直接数字频率合成器件, 部 数据输入寄存器、 可编程 DDS系统、高性能数 / 模转换器( DAC)及高速比较器,能实现全数字编程
3、控制的频率合成器和时钟发生器,如接上精密时钟源, AD9850可产生一个频谱纯净、频率和相位都可编程控制的正弦信号。AD9850 中包含高速比较器,正弦波也可直接用作频率信号源,也可通过比较器转换成方波,作为时钟输出。本文主要介绍了高集成度频率合成器AD9850的工作原理、主要特点及其与MCS51单片机的接口及应用设计。一特性:1)最高 125MHz的时钟频率;2)片集成高性能模数变换器(10 位 ADC)和高速比较器;3)具有良好的动态性能:在40MHz 输出时, DAC 的抑制寄生动态围(SFDR)仍大于 50dB;4)供电模式可选: +5v 或+3.3v 单电源供电;.5)低功耗: +5
4、v 供电时功耗为 380mW,+3.3v 供电时功耗为 155mW;6)体积小: 28 引脚的 SSOP表面封装;7)温度围较宽:工业级工作温度-40 oC -80 oC ;8)掉电( Power-down)功能;二应用 :1 )频率 / 相敏捷正弦波合成;2 )时钟恢复电路和数字锁定通信;3 )数字控制的 ADC编码发生器;4 )敏捷本地振荡器应用;三 基本描述是公司采用先进的技术, 推出的高集成度 DDS频率合成器,它部包括可编程 DDS系统、高性能 DAC及高速比较器, 能实现全数字编程控制的频率合成器和时钟发生器。 接上精密时钟源, 可产生一个频谱纯净、 频率和相位都可编程控制的模拟正
5、弦波输出。 此正弦波可直接用作频率信号源或转换成方波用作时钟输出。 接口控制简单, 可以用位并行口或串行口直接输入频率、相位等控制数据。 32 位频率控制字,在 125时钟下,输出频率分辨率达 0.029 。先进的工艺使不仅性能指标一流, 而且功耗少,在 3.3 供电时,功耗仅为 155。扩展工业级温度围为摄氏度,其封装是引脚的 SSOP表面封装。 AD9851部方框图(如图 1).采用位相位累加器, 截断成位, 输入正弦查询表, 查询表输出截断成位, 输入到。输出两个互补的模拟电流, 接到滤波器上。调节满量程输出电流,需外接一个电阻,其调节关系是set (1.248 Rest ),满量程电流
6、为。.图 1 AD9850 的系统功能框图四 AD9850的引脚功能描述AD9850是 28 脚 SOP表面封装,体积小,易用于便携仪器。其引脚排列如图2所示,功能如下:(1)D0-D7,控制字并行输入端,其中D7可作为串行输入;(2)DGND,数字地;(3)DVDD,为部数字电路提供电源;(4)WCLK,控制字装入时钟;(5)FQUD,频率更新控制;(6)CLK,输入时钟;(7)AGND,模拟地;(8)AVDD,为部模拟电路提供电源,可与数字电源共用;(9)RSET,DAC外接电阻;(10) QOUT, QB,部比较器输出端;(11) VINN, VINP,部比较器输入端;图 2 引脚排列图
7、(12) DACBL,部 DAC外接参考电压端,可空;(13) IB ,IOUT,DAC输出端;(14) RES,复位端。五工作原理.是公司采用先进的技术,高集成度频率合成器部包括可编程系统、 高性能及高速比较器, 能实现全数字编程控制的频率合成器和时钟发生器 .接上精密时钟源, 可产生一个频谱纯净、频率和相位都可编程控制的模拟正弦波输出。此正弦波可直接用作频率信号源或转换成方波用作时钟输出。图3 为 AD9850的组成框图。图3 中虚线是一个完整的可编程DDS系统,外层虚线包含了AD9850的主要组成部分。图 3 AD9850 的组成框图基本参数计算公式由于相位累加器是 N比特的模 2 加法
8、器,正弦查询表 ROM中存储一个周期的正弦波幅度量化数据,所以频率控制字 M取最小值 1 时,每 2N 个时钟周期输出一个周期的正弦波。所以此时有F0= fc 2N(5-2-1 )式中, F0 为输出信号的频率; fc 为时钟频率; N为累加器的位数。更一般的情况,频率控制字是M时,每 2NM个时钟周期输出一个周期的正弦波。所以此时有fo =M fc2N( 5-2-2 )式( 5-2-2 )为 DDS系统最基本的公式之一。由此可以得出输出信号的最小频率(分辨率)F0min= fc2N(5-2-3 )输出信号的最大频率Fomax =Mmax fc 2N(5-2-4 )DAC每信号周期输出的最少点
9、数K=2N/ Mmax(5-2-5)AD9850的输出频率表达式为:.Fout = k fc/2(5-2-6)式 中, k为 3 2位的二进制值 ,可写成 :K=A31231 + A 30 230+ A1 21 + A020(5-2-7)其中 A,A, ,A,A对应于 32位码值(0或 1 ) 。改变频率控制字313010K 即可改变输出频率。1. 相位累加器AD9850含可编程 DDS系统和高速比较器能实现全数字编程控制的频率合成。可编程 DDS系统的核心是相位累加器,它由一个加法器和一个N位相位寄存器组成,N 一般为 24 -32 。每来一个外部参考时钟,相位寄存器便以步长M 递加。相位寄
10、存器的输出与相位控制字相加后可输入到正弦查询表地址上。正弦查询表包含一个正弦波周期的数字幅度信息,每一个地址对应正弦波中0o 360o 围的一个相位点。查询表把输入地址的相位信息映射成正弦波幅度信号,然后驱动DAC以输出模拟量。相位寄存器每过 2N M 个外部参考时钟后返回到初始状态一次 ,相应地正弦查询表每经过一个循环也回到初始位置,从而使整个 D DS系统输出一个正弦波。 输出的正弦波周期 T0=TcM,频率 fout=Mfc 2N , T c 、 fc分别为外部参考时钟的周期和频率。2 正弦查找表AD9850采32位的相位累加器将信号截断成14位输入到正弦查询表, 输出信号是通过把相位信
11、息转换成正弦函数值实现的,因此,需要将相位信息映像成幅值,ROM LUT就用于完成这个转换过程,转换的方法是,把相位的数字信息作为COSROMLUT的地址。虽然, NCO的累加器是 32-bit ,但其输出为 12 bits,想通过使用完整的 232查找表实现最大分辨率是不现实的,也是不必要的。查找表必须具有充分的分辨率,保证由 DAC量化误差产生的输出波形中的直流误差在控制的围,这就需要查找表比 10 位 DAC多两位。 查询表的输出再被截断成 10 位后输入到 DAC,DAC再输出两个互补的电流。3数模转换器查询表的输出再被截断成10 位后输入到 DAC,DAC再输出两个互补的电流。DAC
12、满量程输出电流通过一个外接电阻R调节, 调节关系为 Iset =32( 1.248V RSET),.R 的典型值是 3.9K 。将 DAC的输出经低通滤波后接到AD9850部的高速比较器上即可直接输出一个抖动很小的方波。AD9850 在接上精密时钟源和写入频率相位控制字之后就可产生一个频率和相位都可编程控制的模拟正弦波输出,此正弦波可直接用作频率信号源或经部的高速比较器转换为方波输出。在125 MHz 的时钟下, 32 位的频率控制字可使 AD9850的输出频率分辨率达 0.0291H z ;并具有 5 位相位控制位,而且允许相位按增量 180o 、 90o 、 45 o 22.5 o、11.
13、25 o 或 这些值的组合进行调整。4. 结构原理图AD9850 主要由可编程 DDS系统、高性能模数变换器( DAC)和高速比较器三部分构成,能实现全数字编程控制的频率合成, 并具有时钟产生功能, 接上精密时钟源, 9850 可产生一个频谱纯净、频率和相位都可编程控制的模拟正弦波输出。图 2.31 AD9850 原理图六 AD9850 的控制字与控制时序A D9850有加位控制字, 32 位用于频率控制, 5 位用于相位控制, 1 位用于电源休眠 ( Powe r down) 控制, 2 位用于选择工作方式。这 40 位控制字可通过并行方式或串行方式输入到 A D9850,图 4 是控制字并
14、行输入的控制时序图,在并行装入方式中,通过 8 位总线 DO D7 将可数据输入到寄存器,在重复5 次之后再在 F QUD上升沿把 40 位数据从输入寄存器装入到频率相位数据寄存器(更新 DDS输出频.率和相位 ) ,同时把地址指针复位到第一个输入寄存器。接着在 wC L K 的上升沿装入 8 位数据,并把指针指向下一个输入寄存器,连续 5个 W C L K 上升沿后,W C L K 的边沿就不再起作用,直到复位信号或F Q UD上升沿把地址指针复位到第一个寄存器。在串行输入方式,WC L K 上升沿把 25 引脚的一位数据串行移人,当移动 4 0 位后,用一个 F Q uD 脉冲即可更新输出
15、频率和相位。图5 是相应的控制字串行输入的控制时序图。AD985的复位 (RESET) 信号为高电平有效,且脉冲宽度不小于 5 个参考时钟周期。 A D9850 的参考时钟频率一般远高于单片机的时钟频率,因此 A D9850 的复位 (RESET)端可与单片机的复位端直接相连。图 4 控制字并行输入的时序图表 1AD9850采用串行装载, 串行装载的数据结构由4 位控制数据字组成, 其排列如表2 所示。.图 5控制字串行输入的时序图值得一提的是:用于选择工作方式的两个控制位, 无论并行还是串行最好都写成00 ,并行时的 1 0、O 1 和串行时的 1 0、 O 1 、 1 1都是工厂测试用的保
16、留控制字,不慎使用可能导致难以预料的后果。七 单片机与 AD9850 的接口AD9850有两种与微机并行打印口相连的评估版,并配有windows 下运行的软件,可以作为应用参考,但运用单片机实现对DDS 的控制与微机实现的控制相比,具有编程控制简便、接口简单、成本低,容易实现系统的小型化等优点,因此普遍采用 MC51单片机作为控制核心来向 AD9850发送控制字 . 单片机与 AD9850的接口既可采用并行方式 , 也可采用串行方式,但为了充分发挥芯片的高速性能应在单片机资源允许的情况下尽可能选择并行方式。1. I O方式并行接口I O 方式的并行接口电路比较简单,但占用单片机资源相对较多,
17、图 6 是 I O方式并行接口的电路图,AD9850的数据线 DO D7与 P 1 口相连, F Q-UD和 WCLK分别与 P3.0 ( 10引脚 ) 和 P3.1 ( 11引脚 ) 相连 , 所有的时序关系均可通过软件控制实现。将 DDS控制字从高至低存放于30H至 34 H 中 , 发送控制字的程序清单如下:.图 6 I/O口并行接口电路图MOv RO, #0 5 HMOV R1。 #3 0 HDD:MOV P1。 R1SETBP31CLRP31INC R1DJNZR0DDS ETB P3 OCLR P3 OEND在程序中 , 每将一字节的数据送到 Pl 口后 ,必须将 P3.1( w-
18、CLK) 置高。在其上升沿, AD9850接收与 Pl 口相连的数据线上的数据,然后将 P3.1 置低, 并准备下一字节的发送,连续发送 5 个字节后,须将 P3.0( F Q-UD) 再次置高,以使 AD9850根据刚输入的控制字更改频率和相位输出,随后再置P3.0 为低,准备下一组发送。单片机的 P3.0 、P3.1 引脚为串行口,当被占用时, W-CLK和 F Q-UD引脚也可与其它 I O脚相连,这时需要修改相应的发送程序。2.总线方式并行接口总线方式并行接口占用的单片机资源较少,在这种方式下,AD985仅作为一扩展芯片而占用外部RAM 的一段地址,必要时也可以只占用一个地址。图7 是
19、总线方式并行接口的电路原理图。.图 7总线方式并行方式接口的电路原理图同样将 DD S 控制字从高至低存放于3 0 1 - I至 3 4 H中,发送控制字的程序清单如下:MOV R0, #0 5 HMOV R1, #3 0 HMOV DPTR #0 7 0 0 HDD: MOV A。 R1MOVX DP TR, AINC R1DJNZRO ,DDMOVX ,A DPTRENDAD985的 W-CLK和 FQUD信号都是上升沿有效 , 用 M0VXDP TRA指令向 AD985 0传送控制字时,由74F138 将高八位地址的低三位译码,其输出经反相并与反相后的信号相与得到一上升沿送至AD9850
20、的 W-CLK脚,此时已送到总线 .八应用以 AD9850为频率合成器, 采用 DDS 作为信号发生核心器件以 AT89C52单片机为进程控制和任务调度核心设计全数控函数信号发生器,根据输出信号波形类型可设置 、输出信号幅度和频率可数控、 输出频率宽等要求 , 选用了美 国 AD公司 AD9850芯片并通过单片机程序控制和处理AD9850的 32 位频率控制字,再经放大后加至以数字电位器为核心的数字衰减网络. 从而实现了信号幅度、频率、类型以及输出等选项.的全数字控制。 本系统主要由单片机 、D D S 直接频率信号合成器、 数字衰减电路 、真有效值转换模块、 A D 转换模块、数字积分选择电
21、路等部分组成。该函数信号发生器的结构如图 8 所示。图 8 全数控函数信号发生器结构框图2. DDS 信号产生电路该方案选用美国 AD 公司 A D9850芯片并采用单片机为核心控制器件来对 DDS 输送 频率控制字 ,从而 DDS输 出相应频率和类型的信号,其 D D S 信号产生电路如图 9 所示。单片机与 A D9850的接口既可采用并行方式也可采用串行方式。为了充分发挥芯片的高速性能和节约单片机资源本设计选择并行方式将AT89852 的 P0口经 74HC373锁存器扩展后接至DDS的并行输入控制端fDOD7)。AD9850Jq " 接120MHz的有源晶振。产生的正弦信号经
22、低通滤波器fIJPF )去掉高频谐波后即可得到波形良好的模拟信号。 这样将 DA转换器的输出信号经低通滤波后接 到 AD9850部的高速比较器上,即可直接输出一个抖动很小的方波。再将方波信号加至积分电路 ,即可得到三角波信号。另外,也可通过键盘编辑任意波形的输出信号。图 9 DDS 信号产生电路.3. 主程序主程序可控制整个系统 ,包括控制系统的初始化、显示、运算、键盘扫描、频率控制、幅度控制等初始化可将系统设定为默认工作状态, 然后通过扫描键盘来判断是否有按键按下以确定用户要执行的任务, 同时通过判断 23H.4、20H.1、20H.0 各功能标志位来确定应完成的功能 . 当 23H.4=1 时计算频率值系统工作在频率计方式下:当 23H.1=1 时检测峰峰值系统将检测输出信号 的峰峰值 : 而 当 20H.
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 2024盆景出租合同
- 04设备采购合同关于医疗设备的复杂协议
- 高效委托加工合同协议书范本
- 2024年简单个人借款合同
- 2024宠物买卖合同范本模板
- 设备回购协议合同模板2024年
- 品牌旗舰店合作合同样本
- 2024年度云计算平台建设合同
- 个人门面买卖合同范本
- 2024年冷冻供货合同
- 二年级家长会语文老师课件
- 结构加固改造之整体结构加固教学课件
- 教堂安全风险分级管控体系方案全套资料(2019-2020新标准完整版)
- 历史(心得)之在历史教学中培养学生生态环境意识
- 有机磷农药中毒课件-整理
- 轮对故障发生的原因和危害分析及其防范措施
- 汽修厂搞个优惠活动
- 底栖生物调查方法与分类鉴定
- GNSS定位测量-GNSS定位原理(工程测量)
- 雨污分流管网施工组织设计方案
- 喷口送风计算
评论
0/150
提交评论