




版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
1、北京焕代时业电子科技有限公司 PCI Express (4通道) 总线逻辑验证系统,支持2至4片 Altera Stratix3/Stratix4 FPGA- EP3SL200/340 -4, -3, -2 (由低到最高)- EP4SE530/820 -4, -3, -2 (由低到最高)- PCIe GEN1 rev 1.1- PCI-X 64位 133MHz rev 1.1 4 片Stratix4 EP4SE53可达到3000万以上ASIC逻辑门 FPGA片间的单端和LVDS混合互联- LVDS 速度600MHz- LVDS差分对可以被用作两个单端信号,频率约为225MHz- 每对LVDS信
2、号可复用10根信号- 简化逻辑分片难度- LVDS源时钟同步 60根连接所有FPGA主总线- 单端 独立低偏移全局时钟网络- G0高精度用户可编程时钟合成器- 用户可通过SD/SDHC, USB进行配置- 差分均衡分布的全局时钟网络 Cypress EZ-USB FX2LP USB控制器 2个独立DDR2 SODIMMs (250MHz)- 直连到 FPGA的A,C- 64位数据位宽, 250MHz操作- 支持PC2-4200或更快内存模组- 每槽地址线/电源支持4GB内存模组- 32Gb/s DDR2 SODIMM 数据传送速率- 可替换特殊内存模块 (请与焕代时业确认): SRAM: QD
3、R, ASYNC, STD, PSRAM FLASH DRAM: SDR, DDR1, PSRAM ,RLDRAM, DDR3 Mictor, 额外互联 快速方便的 FPGA 配置- 可通过SD/SDHC, USB, JTAG方式进行配置- 配置出错报告 通过JTAG界面全面支持内嵌逻辑分析器 - SignalTap和其他第三方调试解决方案 通过使用扩展连接件增加子板进行灵活定制- 2子板位置:FPGA的A,B- 200-pin FCI 高速连接器- LVDS源时钟同步信号,最高450MHz- 与子板使用LVDS连接(可复用10根信号)本开发平台支持2-4片以下FPGADeviceStrati
4、x III LStratix IV EEP3SL200EP3SL340EP4SE530EP4S820Adaptive Logic Modules (ALMs)79,560135,200212,480325,220Equivalent Logic Elements (LEs)198,900338,200531,200813,050Registers159,120270,400424,960650,440M9K Memory Blocks4681,0401,2801,610M144K Memory Blocks36486460Embedded Memory (Kbits)9,39616,27220
5、,73623,130MLAB (Kbits)1,2504,2256,64010,16318 x 18 Multipliers5765761024960Equivalent ASIC Gates2.3M14M6.3M9.7M注解1:等效方法为1个 LE相当于12个ASIC门 PCI Express (8通道) 逻辑验证系统,支持2片 Virtex-6 LXT/SXT FPGA- LX240T / LX365T / LX550T- SX315T / SX475T- PCI Express边缘连接 / 电缆连接- PCI Express Gen2兼容 2 片Virtex-6 LX550T可达到100
6、0万以上ASIC逻辑门 FPGA片间全LVDS / GTX互联- LVDS 速度600MHz- LVDS差分对可以被用作两个单端信号,频率约为225MHz- 每对LVDS信号可复用10根信号- 简化逻辑分片难度- LVDS源时钟同步 2个独立DDR3 SODIMMs (250MHz)- 64位数据位宽, 250MHz操作- 支持标准SODIMM DDR3内存模组- 每槽地址线/电源支持4GB内存模组- 可替换特殊内存模块 (请与焕代时业确认): SRAM: QDR, ASYNC, STD, PSRAM FLASH DRAM: SDR, DDR1, PSRAM, RLDRAM, DDR2 Mic
7、tor, 额外互联 快速方便的 FPGA 配置- 可通过SD/SDHC, USB, JTAG方式进行配置 3条独立低偏移全局时钟网络- 高精度用户可编程时钟合成器- 用户可通过SD/SDHC, USB进行配置- 差分均衡分布的全局时钟网络 2 组千兆以太网接口(GbE) 2 组SATA接口(设备/主机,GTX实现) 通过JTAG界面全面支持内嵌逻辑分析器 - ChipScope和其他第三方调试解决方案 通过使用扩展连接件增加子板进行灵活定制- 全差分LVDS- 400-pin Samtec 高速连接器, 兼容ANSI/VITA 57.1-2008- LVDS源时钟同步信号,最高450MHz-
8、GTX收发器连接器FPGAVirtex-6LXTSXTLX240TLX365TLX550TSX315TSX475TSpeed-1L, -1, -2, -3-1L, -1, -2, -3-1L, -1, -2-1L, -1, -2, -3-1L, -1, -2Slices47,680 56,880 85,920 49,200 74,400 Equivalent Logic Cells241,152 364,032 549,888 314,880 476,180 Flip-Flop301,440 455,040 687,360 394,000 595,200 GTX Transceivers24
9、24 36 24 36 25x18 Multipliers768 576 864 1,344 2,016 18kb Memory Blocks832 832 1,264 1,408 2,128 Total kbits14,976 14,976 22,752 25,344 38,304 Max I/Os720 720 840 720 840 Equivalent ASIC Gates (100% Utilization)2.89M4.37M6.6M3.78M5.71M定制化 FPGA SoC 验证平台便捷的定制流程FPGA核心特性 216片Altera Stratix III/IV 216片Xi
10、linx Virtex-6 FPGA芯片之间全部LVDS高速互联,支持10倍信号复用 高精度用户可编程时钟发生器 SDHC 闪存卡及USB 高速配置FPGA高速总线连接 PCI-Express 1.1/2.0 x1x8 (通过PCI-Express PHY或GTX/RocketIO),可外接电缆 PCI/PCI-X 32-bit/64-bit, 33MHz133MHz USB 2.0/3.0直接板上集成 / SODIMM 模块扩展 标准DDR2/DDR3 SODIMM模块(4GB) 可替换特殊内存模块 SRAM: QDR, ASYNC, STD, PSRAM FLASH: NAND, NOR, SPI, DATA DRAM: SDR, DDR1, LPDDR, RLDRAM Mictor, 额外互联直接板上集成 / 子板模块扩展 通讯应用:10/100/1000以太网, 10G以太网(XAUI), SFP模块 消费类电子:Audio CODEC, S/PDIF, LVDS LCD, 模拟RGB/CVBS/Component, DVI/HDMI/DP 存储应用: SATA, SAS, USB 2.0/3.0, ATA,
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 《用配方法求解一元二次方程》教学设计-2023-2024学年人教版数学九年级上册
- 2025至2030年中国快接式净水系统数据监测研究报告
- 2025年螺旋锥齿侧入式搅拌机项目可行性研究报告
- 中国网孔版油墨行业发展运行现状及投资潜力预测报告
- 2025年真空灯泡项目可行性研究报告
- 2025年特种油墨项目可行性研究报告
- 2025年强力克硫化剂项目可行性研究报告
- 工程保险售卖合同范本
- 2025年炊具项目可行性研究报告
- 丽江租车合同范本
- 《红楼梦第四回》课件
- 出货单表格模板下载
- PEP六年级上册英语unit1
- 接纳与承诺(ACT)疗法课件
- 装配式混凝土建筑技术标准
- 房地产公司销售管理部赏罚制度
- 《方位介词介绍》课件
- 甲状腺术后出血抢救流程
- 个人购买家具合同
- 国际救生设备规则
- 第三方检查应对措施方案
评论
0/150
提交评论