第四章 存储器_第1页
第四章 存储器_第2页
第四章 存储器_第3页
第四章 存储器_第4页
第四章 存储器_第5页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、第四章 存储器一、选择题1、断电后,下列说法中,正确的是( A)。AROM中的数据仍然存在 BDRAM中的数据仍然存在CSRAM中的数据仍然存在 DCD-ROM中的数据会丢失2、一个8位的微型机系统以16位来表示地址,则该计算机系统有( )个地址空间。A128 B256 C1024 D655363、主存储器和CPU之间增设高速缓冲器的目的是(A )A. 解决CPU和主存之间的速度匹配问题B. 扩大主存储的容量C. 扩大CPU中通用寄存器的数量D. 扩大CPU中通用寄存器的数量和主存储器的容量4、某计算机的字长为16位,它的存储容量为64KB,若按字寻址,其寻址范围是(A )A. 032KB B

2、. 032K-1 C. 064KB D. 064K-15、静态存储器的功耗和集成度比动态存储器要(A)。A、大、小 B、大、大 C、小、小 D、小、大 6、在三层次存储系统中不包括(C )。A、辅助存储器 B、主存储器 C、寄存器 D、Cache 7、存储器是计算机系统的记忆设备,主要用于(D )A存放程序 B存放软件 C存放微程序 D存放程序和数据8、采用虚拟存储器的主要目的是(A )A提高主存储器的存取速度 B扩大主存储器空间,并能进行自动管理C提高外存储器的存取速度 D扩大外存储器的存储空间9、EPROM是指(D )A 读写存储器 B只读存储器C可编程的只读存储器 D可擦除可编程的只读存

3、储器10、若RAM中每个存储单元为16位,则下面所述正确的是(B )A. 地址线也是16位 B地址线与16无关C地址线与16有关 D地址线不得少于16位11、某芯片,其容量512×8位,除电源和接地端,该芯片引出线的最小数目应为(D )A. 23 B. 25 C. 50 D. 1912、在RISC计算机中,大部分指令在(D )机器周期内完成。A、一个 B、小于一个 C、一个或小于一个 D、大于一个 13、在一般微处理器中,(D )包含在CPU中。A主内存外存主存储器 Cache14、DRAM是指(C )。 A随机访问存储器 顺序访问存储动态随机访问存储器静态随机访问存储器15、计算机

4、中的地址总线共有24位,则该机器可访问的内存最大为( )。A1MB24MB4MB16MB16、CPU不能直接访问的是(D )。ARAMROM内存外存17、SRAM是指( D),A随机访问存储器 B顺序访问存储器C动态随机访问存储器 D静态随机访问存储器18、计算机中的存储器系统是指( D)。ARAM存储器 BROM存储器C主存储器 D主存储器和外存储器19、“640K存储器”是指下列(C )。A.40×23Bytes的存储器 B640×23 Bits的存储器C640×210Bits的存储器 D640×210Bytes的存储器20、需要进行刷新处理存储器的

5、是(C )A. ROM B. EPROM C. DRAM D. SRAM二、填空题1、EPROM是指 可擦写可编程只读存储器 。2、动态RAM靠电容存储电荷存贮信息, 使用时需不断 刷新才能使信息保持。3、层次化存储体系涉及到主存、辅存、Cache和寄存器,按存取时间由短至长的顺序是寄存器,Cache,主存,辅存 。4、设Cache的存取时间为tc,命中率为h,主存的存取时间为tm,则平均存取时间为h*tc+(1-h)*(tc+tm) 。5、对存储器的访问包括读、写 两类。6、从计算机指令系统设计的角度,可将计算机分为复杂指令系统计算机(CISC)和精简指令系统计算机(RISC)。三、简答题1

6、、比较SRAM和DRAM。(1)结构SRAM利用的是双稳态触发器的记忆功能保存数据;DRAM利用电容的充放电存储二进制数据;(2)特点SRAM存取速度快,用于Cache等速度要求高的应用场合。不需要刷新,扩展电路简单,使用方便。集成度低,价格高,功耗大;DRAM存取速度较慢,适合大容量存储器。需不断刷新,外围控制电路复杂。集成度高,价格低,功耗小。2、什么叫刷新?动态存储器为什么需要刷新? 刷新是指周期性地对电容执行读出再写入的操作。动态存储器采用电容的充放电存储数据,由于电容存在漏电现象,因此其中所存电荷会随时间的推移逐渐丢失,为维持数据,需不断刷新。3、简述Cache中的三种地址映像方式及

7、各自特点。(1)直接映像方式 主存的一个字(或字块)只能映像到整个高速缓冲存储器的一个准确确定的字(或字块)中。二者的对应关系是完全确定的,没有任何选择的余地。在高速缓冲存储器标志字段仅写入主存地址的区段号。比较时仅用主存地址的区段号与高速缓冲存储器标志字段比较即可。优点是硬件简单,成本低,地址变换速度快,但冲突率高,适合大容量Cache用。(2)全相联映像方式 主存的一个字(或字块)可以映像到整个高速缓冲存储器的任意一个字(或字块)中。标志字段存放了主存地址的一部份,实现高速缓冲存储器标志字段的比较操作要访问到每一个高速缓冲存储单元。命中率较高,但电路过多过复杂,实现成本太高,速度慢,适合小

8、容量Cache使用。(3)多路组相联映像方式 全相联映像方式与直接映像方式的折中方案。把高速缓冲存储器分为若干组,每组包含几个区段,主存组间采用全相联映像方式,而组内采用直接映像方式。4、比较“主存辅存”、“Cache主存”层次的不同点。(1)目标不同:Cache系统的主要目标是提高存储系统的速度;虚拟存储系统的主要目标是增加存储系统的容量;(2)数据通路不同:CPU与Cache和主存之间均有直接访问通路;虚拟存储器所依赖的辅存与CPU之间不存在直接的数据通路;(3)管理手段不同(透明性不同):Cache管理全有硬件实现,对系统程序员和应用程序员均是透明的;虚拟存储器管理是由软件(操作系统)和

9、硬件共同完成的,由于软件的介入,虚存对系统程序员是不透明的,只对应用程序员透明;(4)数据传送量不同:Cache存储器和虚拟存储器都以数据块作为存储器层次之间基本信息的传送单位,Cache存储器每次传送的数据块大小是固定的,每块容量比较小;而虚拟存储器数据块大小不定长,有段式,页式等划分,虚拟存储器每次的数据交换量比较大;四、综合题1、某SRAM芯片有17位地址线和4位数据线,用这种芯片为32位字长的处理器构成1M*32位的存储器,并采用模块结构。问: 若每个模块为256*32位,共需几个模块?(1024K/256K)*(32/32)=4 每个模块内需多少片这样的芯片? (256K/27K)*

10、(32/4)=2*8=16 所构成的存储器共需多少片这样的芯片? 4*16=642、已知某存储器芯片容量为4K×4bit,问: 该存储器芯片的引脚最少为多少?12根地址线,4根数据线,1根片选线,1根读写控制线,电源线2根,至少20根。 构成32K×8bit的存储系统需多少块该芯片? (32K/4K)*(8bit/4bit)=163、有一Cache的容量为2K字,每块为16字,问: 该Cache可容纳多少块?211/24=27=128 如果主存的容量是256K字,则有多少块?218/24=214=16K 主存的地址有多少位? Cache的地址有多少位?18 11 在直接映射方式下,主存中的第i块映射到Cache中哪一块?(i)mod(128)4、设某磁盘有两个记录面,存储区内圈直径为2.36英寸,外圈直径为5英寸,道密度1250道

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论