第04章核辐射失效及抗核加固_第1页
第04章核辐射失效及抗核加固_第2页
第04章核辐射失效及抗核加固_第3页
第04章核辐射失效及抗核加固_第4页
第04章核辐射失效及抗核加固_第5页
已阅读5页,还剩8页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、第四章核辐射失效及抗核加固1*核辐射环境由于核武器技术/空间技术和核动力的开展,大量的电子设备和系统必然要处于在核武器爆炸和其它核环境下工作.核辐射环境对于电子系统来说是目前存在的最恶劣环境.核武器爆炸时,除了产生大火球和蘑菇云外,还会产生具有巨大破坏作用的冲击波/光热辐射/放射性沉降物/核辐射和核电磁脉冲等.其中,核辐射和核电磁脉冲对电子和电力系统/电子元器件的破坏作用最为严重.电子元器件所受的辐射损伤可以分为永久损伤/半永久损伤和瞬时损伤等几种情况.永久损伤就是在辐射源去除后,元器件仍丧失工作性能不能恢复性能效应;半永久损伤是辐射源去除后,在不太长的时间内元器件可逐渐地自行恢复性能;瞬时损

2、伤效应是指在辐射源消失后,元器件的工作性能能立即得到恢复.人造地球卫星和宇宙飞船在空间飞行时,将受到空间各种高能粒子的轰击.空间辐射的主要来源是天然辐射带和高空核爆炸造成的人工辐射带.天然辐射带又称为范艾伦辐射带,它是由于地球附近存在着大量的带电粒子,在地磁场作用下它们始终在地磁场的“捕获区内运动而构成.天然辐射带象一条很宽很厚的带子围绕在地球周围,其主要成分是质子和电子.它又分内辐射和外辐射两局部.内带位于160800Km的高度间,由能量小于500MeV的质子和和能量小于1MeV的低能电子组成.外带位于8003200Km的高度间,主要是由能量为0.4KeV到1.6KeV的电子组成.范艾伦带的

3、电子和质子构成了空间飞行器的主要威胁,飞行器外外表的太阳能电池和内部的晶体管/集成电路等将受到损伤.中/低轨道的卫星主要是受内辐射带中质子和电子的影响;高轨道卫星那么主要是受到外辐射带中的电子和太阳质子事件粒子的影响.高空核爆炸产生的大量的高能粒子,在地磁场的作用下沿磁力线往返运动,并逐渐扩散而形成一个围绕地球的辐射带,它称之为人工辐射带.人工辐射带由高能电子组成,它的强度比天然辐射带强得多,对卫星和飞船的电子设备/仪器仪表和电子元器件等都有较大的破坏作用.核反响堆和同位素电池等也会在其周围产生一定程度的核辐射.我们把这种环境称为核动力环境.核反响堆周围的核辐射主要是中子和丫射线;其中中子引起

4、的损伤比拟严重.2*核辐照效应极其机理核武器爆炸时产生的中子和丫射线和核电磁脉冲,以及空间辐射中的电子/质子和高能粒子,虽然都能造成电子器件和电子系统的损伤,但它们对不同器件的损伤机理却不相同.中子在半导体内产生位移效应,引起半导体器件的永久损伤;丫射线在半导体器件的外表钝化层内产生电离效应,引起半永久损伤;瞬时丫辐射在反偏的半导体PN结中产生瞬时光电流;核爆炸时产生的核电磁脉冲会在电子系统内部和外部产生很强的感应电流,它们将引起电子系统的瞬时干扰和永久损伤.空间辐射中的高能电子能引起电离效应;质子能引起位移效应.高能质子/高能中子还能引起单粒子效应.一位移效应中子不带电,它具有很强的穿透水平

5、,可以足够地靠近被照射材料原子的原子核.当中子与原子核发生弹性碰撞时,晶格原子在碰撞中获得能量后离开了它原来的点阵位置,成为晶格中的间隙原子,并在原来的位置上留下一个空位,因而形成了一个空位-间隙原子对.通常将它们称为弗兰克尔Frenkel缺陷.这种现象称为位移效应.硅晶格原子的位移阈值约为15eV.中子弹性碰撞产生的高能晶格原子又能使更多的晶格原子位移,从而在晶体内形成了局部损伤区-缺陷群.由于位移效应破坏了半导体晶格的势能,因而在禁带中形成了新的电子能级;它可以起复合中央和杂质补偿中央以及载流子散射中央的作用,所以引起载流子浓度/电导率和少数载流子寿命及迁移率等大大下降,直接影响半导体特性

6、.位移效应对半导体材料性能的影响有以下三方面:1减少半导体多数载流子的密度.由于孔穴-间隙原子对在禁带中形成的新电子能级,可以充当多数载流子的复空中央,从而引起了半导体中多数载流子的减少,这种现象称为多子去除效应.把每平方厘米中的一个中子消除的自由多数载流子数目定义为载流子去除率,用以衡量中子对多数载流子的影响程度.由于载流子的去除率与半导体的费米能级有关,而费米能级主要取决于杂质浓度,因此,去除率直接与掺杂浓度有关.载流子去除效应将引起N型和P型硅趋向于本征硅即电阻率增大.这种效应是以多数载流子为导电机理的半导体器件特性衰退的主要原因.位移效应和多子去除效应对双极器件的危害最大,它增大了发射

7、结空间电荷区的产生复合电流,缩短了基区少子寿命,从而引起电流放大系数下降,饱和压降增大以及微波管的截止频率下降等.2载流子迁移率的衰减.中子辐照引起多数载流子密度和迁移率降低.3影响少数载流子寿命.少数载流子寿命是中子辐照引起半导体材料特性变化的最灵敏参数,它是以少数载流子为导电机理的半导体器件对中子辐照特别灵敏的主要原因.处于低注入下工作的双极型晶体管,经过1010个/cm2中子注量辐照器件特性开始衰减,而在1013个/cm2中子时那么严重衰减.二电离效应当辐射粒子穿透物质并与原子轨道上的电子相互作用时,辐射粒子就会把能量传递给电子.如果电子获得的能量大于它的结合能时,电子将离开原来的轨道成

8、为自由电子,原子那么变成带正电荷的离子而成为空穴,产生电子-空穴对,这一过程称为电离过程.1.丫射线和X射线特别容易引起电离效应.电离效应在半导体内部产生的电子-空穴对可以很快地复合,因而对半导体器件的影响并不大.但是,在器件外表钝化层中特别是MOS器件的栅氧化物中,因电离效应形成的正空间电荷那么构成了电离陷阱,并使SiO2-Si界面密度增加;电离效应在PN结上能产生PN结瞬时光电流;丫射线还可以使管壳中的气体电离,在芯片外表积累可动电荷,引起外表复合电流和沟道电流.2电离效应对MOS器件的危害最大,它会导致阈值电压漂移;对MOS电容器的CV曲线,那么引起曲线向负栅方向漂移并发生严重畸变.三瞬

9、时辐射效应1 .瞬时丫脉冲辐射在反偏PN结中将产生瞬时光电流.由于瞬时辐照在PN结空间电荷区内产生了大量的电子-空穴对,它们在PN结内电场的作用下,产生了漂移运动.即电子被拉向N区,空穴被拉向P区,从而形成了空间电荷区的光电流.这种光电流的方向是从N区向P区,其大小与空间电荷区的宽度有关.而空间电荷区又与反偏电压有关,所以空间电荷区光电流随反偏压的大小而变化.瞬时辐照在空间电荷区附近的少数载流子扩散区内产生的大量电子-空穴对,它们可以分别扩散到空间电荷区边界,由漂移运动通过空间电荷区,从而形成所谓扩散区光电流.扩散区光电流与空间电荷区光电流的方向相同,它的大小与少数载流子的扩散长度有关,而扩散

10、长度与少数载流子寿命有关,所以扩散区光电流随少数载流子寿命变化而变化.瞬时丫脉冲的宽度越大,产生的过量载流子越多,光电流也越大.因此,瞬时光电流的大小,直接与丫脉冲的剂量率/脉冲宽度/PN结面积,少数载流子寿命和反偏压大小等因素有关.2瞬时辐照下,晶体管除了BC结产生的初始光电流外,还产生二次光电流.在高剂量率下,峰值光电流出现的突变现象,正是由二次光电流引起的.二次光电流的出现是由于BC结光电流流进基区而提升于基区电 位 ,它相当于在EB结上加上了一个正向偏 压 ,引起发射结注入电流增 大 ,因而使初始光电流得到了放大 . 放大后又出现的光电流被称为二次光电 流 .由于二次光电流大于初始光电

11、 流 ,从而使光电流偏离与剂量率的线性关 系 ,出现突变.3瞬时辐照引起半导体器件发生栓锁是另一种瞬时辐照效应.这种效应仅发生在有PNPN四层结构的器件中,这种四层结构等效于互补的PNP和NPN晶体管,它们相当于可控硅结构.体硅CMOS电路中由于存在着许多固有的四层结构,所以特别容易引起栓锁效应.在PN结隔离的单块集成电路中也同样存在着许多寄生PNPN四层结构.这种四层结构产生栓锁的条件是:1互补晶体管的电流增益乘积大于1或等于1,即3pnp*3npn1.2两只互补晶体管的发射结同时保持正向偏置与辐照有关.3电源能提供NPNP可控硅结构的维持电流.瞬时辐照在集成电路中产生的瞬时光电流,有可能触

12、发寄生的四层可控硅结构发生栓锁.例如,一般未加固的CMOS电路,在106Gy硅/S量级剂量率的瞬时辐照下就会发生栓锁.四单粒子效应单粒子效应又叫单粒子扰动,是最近几年发现的重要核辐射效应.这种效应是单个粒子作用的结果,故称之为单粒子效应.单粒子效应使半导体器件产生的错误,称之为软错误可以恢复.它是一种随机的非循环的单个错误.随着集成电路集成度的提升,元器件的尺寸进一步减小,人们发现陶瓷管壳中存在微量放射性同位素产生的“粒子也能引起存储器瞬时损伤如64K动态随机存储器.1.a粒子能引起单粒子效应.a粒子是氯核粒子Z=2,a粒子穿透硅片的深度与它的能量有关.一般从陶瓷管壳中产生的a粒子,能量为5M

13、eV,穿透深度为25um,产生电子一空穴对的数目为106量级.a粒子在灵敏区内产生的大量电子-空穴对,由扩散和漂移运动分别被P区和N区收集,这种由电荷引起的电流能使半导体器件产生软错误.a粒子能量不同引起的软错误率也不同,能量在4MeV左右的a粒子引起的软错误率最大.a粒子的注入角度不同,引起的软错误率也不同;其中60*注入角引起的软错误最多,由于这样的注入角度在灵敏区内穿透的路径最长.对于动态随机存储器,当a粒子穿透存储电容器时容易激发软错误,从而使“1态反转成“0态.由于a粒子穿透电容时产生电子一空穴对,在电荷聚集效应的作用下,电子被拉向电容的电子阱,而空穴被拉向P型衬底.当存储器为“1态

14、时,由于电子阱中缺乏电子,大量电子被补充进去,从而使“1态反转成“0态.而存储器为“0态时,由于电子阱内已充满电子,所以不能反转.试验说明,a粒子对动态随机存储器的损伤不仅发生在存储电容上,而且主要发生在N+位线上.由于N+区可以收集电子空穴对中的电子,收集电子后改变了位线的电位从而使存储单元读出和写入错误的数据.试验还说明,读出放大器也可以产生两种几率的软错误.读出放大器实际上是一个触发器,在a粒子的作用下可以从一种状态转换到另一种状态,并且两种状态相互转换的几率同时存在.2核爆炸产生的聚变中子和其它高能中子也能引起单粒子效应.高能中子通过硅原子的核反响淀积能量.一个14MeV的中子与硅原子

15、作用,产生以下四种主要核反响:2814Sin,n2814Si弹性散射,2814Sin,p2813Al2814Sin,n/2814Si非弹性散射,2814Sin,22814Mg六种反响产物中,a粒子具有最大能量,又加上其阻塞水平比质子大,能在小体积内产生大量的电子-空穴对,因而对单粒子效应的奉献最大.3重核粒子,特别是宇宙射线中的核粒子,几乎对所有的大规模集成电路都能产生单粒子效应.重粒子穿入硅片,由于库仑力相互作用的结果,把能量传给电子.带有不同能量的二次电子,向不同方向发射,约经过几微米的距离并产生大量电子空穴对,形成一个圆柱型电离区.如果这个电离区,位于半导体器件的灵敏区,就会引起单粒子效

16、应.3*核辐射对半导体器件的影响提升电子系统的抗核辐射水平,除了在屏蔽和系统设计上采取相应的举措外,关键是提升电子元器件的抗辐射水平.大量试验说明,半导体器件和集成电路最容易受到核辐射的损伤.半导体器件不同,其辐射退化机理也不同.对于双极器件,辐射的瞬时损伤是PN结光电流,永久损伤那么是电流增益下降/饱和压降增加和漏电流增加.在结型器件中,可控整流器/单结晶体管和太阳能电池等最容易受到损伤.所以,在辐射环境中应尽可能避免使用可控硅和单结晶体管,其次是功率管和低频管,而高频管稍好一些.MOS场效应管器件的电离辐射损伤比拟严重,丫射线引起二氧化硅的电离陷阱及Si-SiO2界面态增加,使阈值电压VT

17、改变,而且减小沟道迁移率,从而降低跨导和增加噪声.这其中最敏感的参数是VT.一双极晶体管的辐照特性1双极晶体管的电流增益受中子辐照的影响特别严重,中子辐照使其下降,下降幅度与以下因素有关:1与注入电流的大小有关.当注入电流较大时,中子辐照对少数载流子寿命的影响较小,从而使电流增益下降也较小.2与基区宽度和杂质分布有关.基区愈窄,基区内的复合电流就愈小,电流增益的下降也愈小.3与工作频率有关.频率愈高,抗中子辐射水平愈好.2对于功率晶体管,饱和压降增加量是中子辐射引起的一个重要参数.其原因来自两方面,一方面是中子的多数载流子去除效应引起芯片中硅材料电阻率增大;另一方面是中子的位移效应引起电流增益

18、降低导致饱和深度减小的结果.3中子辐射引起开关晶体管开关上升时间增加,存储时间和下降时间减小.4电离辐射对双极晶体管造成的损伤,主要发生在器件外表的钝化层内,在钝化层内产生电离辐照陷阱,并在SiO2-Si界面产生新的界面态.对NPN管新生界面态增加了基区的外表复合率,辐照陷阱引起基区外表耗尽,从而增加了耗尽层体内的复合率,它们导致电流增益显著下降.对PNP管,辐照陷阱可以使轻掺杂的收集区产生耗尽层或反型层.反型层会一直延伸到硅片边缘,由于边缘有划片留下的严重机械损伤,损伤缺陷形成载流子激发中央,产生大量载流子,从而使漏电流Iceo大大增加,电流增益明显下降.二MOS晶体管的辐照特性1 .由于M

19、OS管是多数载流子器件,因此具有很好的抗中子辐照水平.但它抗丫电离辐照的水平却较差,由于MOS管与双极管不同,芯片外表的栅氧化物是MOS管本身的重要组成局部.丫射线的电离效应在栅氧化物内产生的电离陷阱正电荷相当于在MOS管的栅介质上加上了正偏压,使MOS管的阈值电压向负偏方向漂移,所以MOS管对电离辐射十分敏感.2MOS管受中子辐照也存在三种损伤机理:增加衬底材料的电阻率/减少沟道载流子迁移率/增加外表态密度.其中外表态密度增加是最主要的损伤因素.阈值电压漂移同样是MOS管受中子辐射损伤的最主要标志.阈值电压向负方向漂移,在栅压不变的条件下出现漏极电流下降,从而引起跨导降低.三.可控硅整流器的

20、辐照特性可控硅通常使用在大电流高电压的条件下.它的互补PNP和NPN管具有基区宽度较大/结面积大雁材料电阻率较高/少数载流子寿命长等特点.因此,它对核辐射特别敏感,尤其在瞬时核辐射下容易产生栓锁.中子辐照将引起可控硅特性严重恶化,出现阳极-阴极电压和饱和电阻增大,维持电流和限制栅电流上升等.电离辐射的累积剂量也可引起可控硅整流器开关性能严重恶化,这是由于电离辐射使漏电流增大的结果.当漏电流增加到一定程度时,就会使可控硅导通; 在加偏压的情况下更为敏感,10Gy硅照射下就会引起失效.四.太阳能电池的辐照特性硅太阳能电池多数是卫星的主要电源,由于太阳能电池通过光电效应能将入射的太阳光直接转换为电能

21、,向人造卫星提供能源.但太阳能电池对核辐射环境特别敏感.由于它安放于卫星外外表,不断受到宇宙空间高能粒子如电子和质子的轰击,使其电性能受到严重影响.高能粒子轰到硅太阳能粒子上的主要效应是缩缺少数载流子扩散长度,从而引起输出电流的明显下降.硅太阳能电池是PN结光敏器件,瞬时辐射使硅材料电导率增大,因而串联电阻会出现瞬时降低的现象.中子辐照会引起太阳能电池永久性损伤,随中子注量增加,它的输出电流会明显减小.太阳能电池的电子辐照效应受硅片厚度和基区电阻率变化的影响较显著.硅片越薄,低注量电子辐照引起的损伤就越小.五.双极逻辑电路的辐照特性双极逻辑电路抗中子辐射水平强,但由于芯片内存在大量的有源器件和

22、寄生二极管,因此抗瞬时辐射水平较差.电阻一晶体管逻辑RTL电路,由于有源器件较少,抗瞬时辐射水平比晶体管一晶体管逻辑TTL电路强.介质隔离器件,由于没有PN结隔离二极管,因此抗瞬时辐射水平提升了一个数量级以上.肖特基钳位TTLS/TTL电路,由于硅片中没有掺金,防止了栓锁效应,因此有较好的抗瞬时辐照水平.各种逻辑电路的抗瞬时辐照水平如表4-1所示.表4-1各种逻辑电路的瞬时辐照损伤阈值逻辑电路损伤阈值Gy硅ISRTL电阻-晶体管逻辑5*1051*107DTL二极管-晶体管逻辑5*105-5*106TTL晶体管-晶体管逻辑1*106-3*106低功率TTL5*104-4*105介质隔离DTL1*

23、106一8*106介质隔离TTL6*106-5*107肖特基钳位TTLS/TTL106107电离辐射对双级逻辑电路的损伤主要表现为内部晶体管的电流增益下降/漏电流增大,而其它效应如饱和压降增大等那么变化不明显.一般电路可到达和超过1*106Gy硅,但对于外表钝化层质量差的器件,在105Gy硅辐射下,漏电流就会严重增大.双极逻辑电路的抗中子辐照水平较强,其主要原因是这种电路的设计余量很大,它允许晶体管的电流增益在很大范围内变化,而不影响电路的正常工作.六.双极线性电路中由于采用了横向PNP管和超增益管,它们又在工作在小电流状态,因此,它对辐射损伤的灵敏度比双极逻辑电路要高得多.中子辐照引起的线性

24、电路内部晶体管电流增益下降,下降最严重的横向晶体管,在1013个中子/cm2的中子注量下,电流增益几乎下降70%以上.其次是高增益晶体管,在同样中子注量下,电流增益下降约50%.中子辐照引起线性电路参数变化,主要表现在输入失调电压,输入失调电流和偏置电流增大.电离辐照同样会引起线性电路内部晶体管电流增益严重下降.例如,高增益运算放大器内部的超增益NPN管在1*103Gy硅照射下,电流增益几乎下降了半个数量级.电参数的变化主要表现在输入失调电压/输入失调电流/偏置电流增加,直流开环增益/上升速率和增益-带宽乘积减少.线性电路抗瞬时辐射水平较差,由于它除了有较多有源器件和寄生元件外,其晶体管又工作

25、在放大区.在高计量率的瞬时辐照下,一般都可能产生二次光电流,使总光电流很大.它的抗瞬时辐照水平比双极逻辑电路低一个数量级,约在105Gy硅/S的量级.线性电路的抗中子和抗电离辐射水平具有很大的分散性,其中约有30%的电路抗辐射水平较好.这是由于它的抗辐射性能在很大程度上取决于差动输入级晶体管的对称匹配程度; 对称匹配很好时抗辐射性能就好.由于线性电路抗辐射水平分散性很大,因此抗辐射筛选的效果就比拟好,可以通过抗辐射筛选挑选出抗辐射水平较好的电路.七.集成注入逻辑I2L电路的辐照特性集成注入逻辑电路的根本单元由一个横向PNP管和NPN管组成,PNP管向NPN管的基区注入电流,输出电压低于一个二极

26、管的正向压降.I2L根本单元白正视图/剖面图和线路图如图4-1所示.I2L电路由于器件之间不需要隔离/逻辑摆幅小0.6-0.7V没有电阻/NPN管bc结面积小等原因,使它具有较好的抗瞬时辐射水平,预计比双极逻辑电路tWj12个量级.图4-1I2L根本单元结构和电路中子辐射和电离辐射都会引起I2L电路内部晶体管电流增益下降PNP管的a,NPN管的3下降.下降的原因如下:1 .横向PNP管的基区较宽,有较大面积,电离辐照后外表漏电流增大.又由于基区掺杂浓度低,中子辐照后外表复合电流增大.2 .纵向NPN管处于反向运用,EB结空间电荷区较厚,在丫射线照射后外表漏电流增大,中子辐照后空间电荷区复合电流

27、增大.3 .NPN管发射区掺杂浓度远低于基区,发射效率低.但第二代注入逻辑电路,由于采用离子注入工艺可获得最正确掺杂截面,从而消除了减速场,获得了较高的发射效率,提升了抗辐射水平.八 .CMOS电路在电离辐照后因N沟和P沟MOS管阈值电压发生漂移,引起输出低电平上升/抗干扰水CPCNIS平下降/灵敏度提升/速度下降和漏电流增大等.由于CMOS电路存在固有的光电流补偿效应,因此瞬时辐照是产生的光电流较小.COMS电路由NMOS管和PMOS管构成互补结构,辐照后在反相器输出端的N-MOS管和P-MOS管的漏极二极管上所产生的光电流,由于方向相反而相互补偿;因此,不会在输出端引起瞬态信号源极二极管/

28、P阱二极管和输入二极管的光电流都不会流经输出端,光电流产生的补偿情况如图4-2所示.但是瞬时辐照产生白光电流会引起CMOS电路发生栓锁.试验说明,在3*106Gy硅/S的辐射剂量下就会发生栓锁现象.提升CMOS电路抗栓锁水平的关键是消除和消弱产生栓锁的条件,具体举措在抗核加固一节中表达.图4-2CMOS电路中的光电流补偿九.N-MOS电路的辐照特性N-MOS电路具有集成度高,速度一功耗乘积适宜等优点,在电子系统中已得到广泛的应用.但是它有一个很大的缺点,即抗辐射水平很差,特别是N-MOS微处理器CPU和动态随机存储器是抗辐射水平最差的集成电路.当电离辐射到达17Gy硅时CPU就开始受到损伤,3

29、0Gy硅时几乎完全失效.动态随机存储器,在电离辐射到达17Gy硅时就开始受到损伤,35Gy硅时几乎完全失效.所有试验样品的损伤,主要都是由于MOS管阈值电压漂移引起的.4*核电磁脉冲损伤一.电子系统的核电磁脉冲损伤核武器爆炸,特别是高空核爆炸产生的核电磁脉冲,被普遍认为是核爆炸产生的诸杀伤因素中威胁最大的因素.核电磁脉冲在电子系统的电缆和其它形式的天线上所产生的感应电流,可以流入电子系统内部,使电子系统产生瞬时干扰和永久性损伤.时干扰时,都可能改变逻辑状态.通常计算机存储器本身具有较好的抗核电磁脉冲水平,但是存储器的写入电路在瞬时的干扰下,可以在存储器中存入错误数据.核电磁脉冲产生的感应电流可

30、以触发半导体器件发生栓锁而烧毁,如果栓锁效应没有引起器件烧毁,器件性能还可以由重新偏置得到恢复.核电磁脉冲的感应电流,当引入数字逻辑电路的输出端时,主要表现是输入端发生栅穿或烧毁保护电路.核电磁脉冲感应电流引入CMOS电路的输入/输出端时那么会触发栓锁而损伤.对于屏蔽/接地良好和无窗口的电子系统,核电磁脉冲损伤主要是从电缆和其它形式的天线输入端引入器件的.所以,研究电子系统的核电磁脉冲损伤,主要是研究输入端电子器件的核电磁脉冲效应,从而使研究工作得到大量简化.二.电子器件的PN结面积愈大,抗核电磁脉冲的水平愈强.双极晶体管的BC截面积比EB截面积大得多,其抗核电磁脉冲的水平也大得多.MOS器件

31、的抗核电磁脉冲水平与保护电路的结构和栅氧化物的击穿电压有关.随着集成度的提升,电子器件核电磁脉冲的水平愈来愈差.通常用最低损伤能量表示电子器件的核电磁脉冲损伤的阈值.局部半导体器件的损伤阈值如表4-2所示.核电磁脉冲引起电子系统发生瞬时干扰的能量很低,通常在109J以下即可发生.一些典型的核电磁脉冲引起瞬时干扰的最低能量如表4-3所示.4-2电子器件的核电磁脉冲损伤阈值器件名称损伤情况损伤阈值(J)微波混频二极管烧毁10-7线性集成电路干扰或烧毁10-6小功率晶体管和双集成电路干扰或烧毁10-5CMOS逻辑电路/中功率晶体管/二极管永久性破坏10-4齐纳二极管/可控硅/结型场效应管/大功率管/

32、薄膜电阻受到破坏10-3表4-3核电磁脉冲干扰的最低能量器件种类故障情况最低能量典型逻辑门构成的逻辑电路逻辑干扰3*10-9J-K触发器电路逻辑干扰4*10-10布罗局速计算机磁芯存储器接线抹擦2*10-9布罗中速计算机磁芯存储器接线抹擦5*10-9RCA中速计算机磁芯存储器接线抹擦3*10-9典型高增益放大器干扰4*10-11三.半导体器件的核电磁脉冲损伤机理1. PN结反偏时的损伤机理如下:(1)围绕结的外表发生击穿.在结的周围形成很大的漏电通路而失效,但PN结本身并没有损伤,只要刻蚀掉外表钝化层,就可以使PN结得到复原.通过合理的设计就可以消除这种击穿.(2)穿过结的内部发生击穿.这种击

33、穿是由于电流集中引起局部高温.电流密度足够大时PN结发生二次击穿,在结内出现热点,引起重新合金化和杂质离子扩散,导致PN结通路.二次击穿损伤是积累性的,损伤点的形成与偏压条件/过量的PN结电流和材料缺陷等有关.(3)介质击穿引起PN结短路.当介质击穿时,较大的雪崩电流可以形成一条电磁脉冲放电通路,在介质上造成针孔.高速数字电路对核电磁脉冲的感应电流非常敏感,当它的输入/输出或电源端受到瞬2.PN结正向偏置时的损伤机理:因核电磁脉冲产生很大感应电流引起PN结出现温升,引起内部出现击穿;但它比反偏PN结内部击穿所需的能量要大得多.单结的损伤机理,适用于晶体管的每个PN结.5*半导体器件的抗核加固一

34、.抗核加固电子系统的器件选择1 .设计抗核加固的系统,首先要选择抗核辐射性能好的器件.为了便于使用者合理的选择半导体器件,表4-4列出了常用半导体器件的抗核水平.表4-4半导体器件的抗辐射水平比拟器件种类抗中子辐射水平中子/cm2抗电曷辐射水平Gy(硅)低频功率晶体管1010-1011103-104中频晶体管1012-1013103-104局频晶体管1013-1014103-104结型场效应管微波晶体管1014-10151014-1015104-105整流二极管1013-1014P104-105稳压二极管5*1013-5*1014104-105隧道二极管5*1014-5*1015105单结晶体

35、管5*1011-5*1012约102可控硅5*1010-5*1013101逻辑电路5*10121014-1015约102约102从表中可以看出以下规律:(1)一般晶体管的抗中子辐射水平约约1013个中子/cm2,抗电离辐射水平为104-105Gy(硅).(2)同种材料/同一种频率响应的晶体管,小功率晶体管比大功率晶体管的抗辐射能力强.(3)同种材料的高频晶体管,比低频晶体管的抗辐射水平强.(4)同种材料,相同功率的晶体管,NPN管比PNP管抗辐射水平好.(5)同种材料的二极管比三极管的抗辐射水平好.(6)同类形的晶体管,错晶体管比硅晶体管的抗辐射水平好.(7)单结晶体管及可控硅器件的抗辐射水平

36、最差,比一般二极管低两个数量级.(8)微波器件的抗辐射水平最好,比一般晶体管高12个数量级.(9)结型场效应管的抗中子辐射水平比双极型晶体管好,比一般双极型晶体管高两个数量级.(10)MOS场效应管的抗中子辐射水平比一般双极晶体管高12个数量级.但它的抗电离辐射水平却比一般双极晶体管低2-3个数量级.(11)双极逻辑电路的抗辐射水平比一般分立器件好,可以高1-2个数量级.(12)在瞬时辐射剂量率大于104-105Gy/S时,一般晶体管将产生明显的瞬时光电流.(13)高频晶体管比低频晶体管的抗瞬时辐射水平好.(14)小功率晶体管比大功率晶体管的抗瞬时辐射水平好.(15)开关晶体管比一般晶体管的抗

37、瞬时辐射水平好.(16)双极集成电路中,介质隔离比PN结隔离的电路抗瞬时辐射水平要好得多.2抗中子辐射加固.双极型晶体管的抗中子辐射水平较差.采用以下工艺加固和线路加固可取得一定抗核效果.1减小晶体管的基区宽度,可减小少数载流子在基区的渡越时间,减少复合.2基区掺金可以降低少数载流子寿命,相对地降低了辐射对少数载流子的寿命的影响.3采用浓基区/浅扩散/薄外延/低电阻率以及陡发射结和圆形结构等.4设计双极器件电子系统时,应充分注意提升晶体管增益的设计余量.5共发射极放大器中采用低阻偏置线路对电路进行加固,这种加固可提供较强的基极驱动电流.不同的电子系统有不同的线路加固方法,具体问题需要具体考虑.

38、3抗电离辐射加固.MOS器件抗电离辐射的性能较差,它的加固工作主要集中于沟道介质方面.1加固工艺:用100晶向的硅衬底;1000*C干氧化工艺制备栅氧化层;氧化后在氮气中退火,退火温度低于850*C或者不退火.2减少栅氧化层厚度可以提升MOS器件的抗辐射水平.3栅氧化前用HCI净化炉管但不能在氧化时掺HCI.4用碳坩埚蒸发铝金属化.5用烧氢氧化工艺制备栅氧化物.双极器件的AL2O3和Si3N4外表钝化技术能明显的提升它的抗电离辐射水平.AL2O3薄膜具有较强的抗电离辐射水平,用等离子体阳极氧化和气向沉积的AL2O3薄膜,抗电离辐射水平最好,几乎提升了10-30倍.其机理解释如下:1辐照前AL2

39、O3薄膜的陷阱密度大,电离辐射产生的陷阱对它的密度增加影响不大;而SiO2薄膜辐照前陷阱密度较小,电离辐射产生的陷阱那么使它的密度大大增加.2AL2O3薄膜在电离辐射下产生电子一空穴对,当电子离开薄膜和空穴俘获之前,电子和空穴就开始大量复合,从而使电子和空穴大大减少.3AL2O3薄膜中存在电子陷阱,电离辐射时它大量俘获负电荷,从而补偿了电离辐射引入的正空间电荷,使薄膜中正电荷明显减少,甚至有时还会出现纯负电荷.Si3N4薄膜的抗电离辐射水平比SiO2薄膜高三倍.AL2O3和Si3N4薄膜受辐射后引入的正空间电荷比拟少,用它们作为外表钝化层,可以提升双极器件的抗电离辐射水平.3抗瞬时辐射加固.半

40、导体器件抗瞬时辐射水平与器件PN结面积大小/反偏电压上下及少数载流子寿命长短有关.因此,减小PN结面积/降低反偏电压和少数载流子寿命,可以提升器件的抗瞬时辐射水平.1TTL电路由于有源器件较多,PN结隔离与扩散电阻形成的寄生二极管,在瞬时辐射下会产生很大光电流,所以抗瞬时辐射水平较差.为了提升双极器件的抗瞬时辐射水平,可采取以下加固举措:介质隔离/薄膜电阻器/减小晶体管几何尺寸/降低收集区电阻率和收集区厚度/光电流补偿/加限流电阻/重掺金和中子辐照等.采用以上举措后,抗瞬时辐射水平可以提升2-3个数量级.这些加固举措中,用介质隔离代替PN结隔离是主要的加固举措.2光电流补偿是提升器件抗瞬时辐射

41、水平的一种有效技术.光电流补偿原理是线路加固的根底.补偿电路如图4-3所示.图中Q2是补偿晶体管/BE结反偏.晶体管Q1产生的光电流,大局部流过晶体管Q2,从而降低了晶体管Q1产生二次光电流的可能性.这种补偿技术,要求晶体管Q2必须与晶体管Q1特性相同,只有这样才能在很宽的剂量率范围内提供补偿作用.3CMOS电路存在固有的可控硅结构,瞬时辐射会触发CMOS电路发生栓锁,因此抗栓锁加固也是抗瞬时辐射的一局部.提升CMOS电路抗栓锁水平的关键是消除栓锁产生的条件.目前采取的举措有:A.减少少数载流子的寿命.用掺金和中子辐照来降低少子寿命.B.通过合理的器件设计,可以提升CMOS电路的抗栓锁水平.例

42、如:尽量减小“P阱面积,以便于减小P阱一衬底结光电流;尽可能地多开设电源孔和接地孔,并且电源孔尽量设置在PMOS与P阱之间,接地孔开设在靠近PMOS管的P阱内.C.抗栓锁工艺:采用外延衬底和埋层结构,可大大降低衬底电阻/P阱电阻和降低寄生NPN管的电流增益;采用“伪收集极结构,可切断引起栓锁效应的横向电流.D.在电源线上串进一个电感-电阻一-电容(LRC)网络,如图,40-11所示.图4-4电源滤波网络4.抗核电磁脉冲加固.近十余年来,人们愈来愈重视电子系统的抗核电磁脉冲加固,已提出各种抗核加固方案,它们可归结为三个主要方面.(1)对电子系统的外壳和电缆进行全面屏蔽,电缆的插头座必须保持与外壳和电缆屏蔽的连续性,并采用最正确接地方案.(2)用旁路的方法对感应信号滤波和限压.一般用的限压器件有介质击穿器件/半导体击穿器件和非线性击穿器件/齐纳稳压二极管等,其中半导体击穿器件比拟好.在稳压二极管上反向串联一个结电容小的二极管,它不仅旁路电流大,而且高频特性好.采用旁路电路加固的电子系统,抗核电磁脉冲水平可以提升二倍以上,对计算机可以到达8*104V/m以上.(3)元器件的选择和加固.选择抗核电磁脉冲最强的器件.上述三个方面中第一方面是最主要的.全面屏蔽和良好的

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论