数字电子技术题库及答案_第1页
数字电子技术题库及答案_第2页
数字电子技术题库及答案_第3页
数字电子技术题库及答案_第4页
数字电子技术题库及答案_第5页
已阅读5页,还剩43页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、数字电子技术习题库一、单项选择题(本大题共15小题,每小题2分,共30分)(在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。错选、多选或未选均无分。)°B. (A,B,C)=刀 m (3, 5, 6,1. 函数F(A,B,C)二AB+BC+AC的最小项表达式为(A . F(A,B,C)=刀m (0, 2, 4)D. F(A,B,C)二刀m (2, 4, 6,7)C. F(A,B,C)=刀m (0, 2, 3, 4)7)2. 8线一3线优先编码器的输入为Io17 ,当优先级别最高的17有效时,其输出Y2用还的值是(3.4.0,A . 111B. 01

2、0C. 000十六路数据选择器的地址输入(选择控制)端有A. 16B.2C.4有一个左移移位寄存器,当预先置入1011后,在4个移位脉冲CP作用下,四位数据的移位过程是(B.D. 101()个。D.8其串行输入固定接)°5.A. 1011-0110-1100-1000-00001011-0101-0010-0001-0000C. 1011-1100-1101-1110-11111011-1010-1001-1000-0111已知74LS138译码器的输入三个使能端(E=1, 时,地址码A2A1Ao=011,则输出丫7丫0是(D.A. 11111101 B. 10111111C. 11

3、11011111111111E2A =E2B = O)°D.6. 一只四输入端或非门,使其输出为1的输入变量取值组合有种。A. 15B. 8 CD. 17.随机存取存储器具有(功能。A.读/写 B.无读/写 C.只读D. 只写的计8. N个触发器可以构成最大计数长度(进制数)为()数器。A.NB.2NC.N9.某计数器的状态转换图如下,其计数的容量为(A.八 B.110)101C.四 D.10.已知某触发的特性表如下(A、B为触发器的输入)其输出信号的逻辑表达式为()A. Qn+1 = A B.Qn*=AQn+AQnC.QnP =AQn +BqD.ABQn+1说明00Qn保持010置

4、0101置111Qn翻转10V,当11.有一个4位的D/A转换器,设它的满刻度输出电压为输入数字量为1101时,输出电压为(A. 8.125V B.4V C. 6.25VD.9.375V12.函数F=AB+BC使F=1的输入ABC组合为(A. ABC=000B. ABC=010C. ABC=101D. ABC=11013.已知某电路的真值表如下,该电路的逻辑表达式为 ()。B. 丫 =ABCC. 丫=AB+CD. Y=BC+C14.四个触发器组成的环行计数器最多有个有效状态。A.4B. 6C. 8D. 16ABCYABCY0 0 001 0 000 0 111 0 110 1 001 1 01

5、0 1 111 1 1115.逻辑函数F“B+BC的反函数Fh;A. (A +B) (B+C)B. (A-+B) (B+C )C. A + B+CD. A B+B C二、填空题(每空1分,共20分)1. 有一数码10010011,作为自然二进制数时,它相当于十进制数),作为8421BCD码时,它相当于十进制数(2.二态门电路的输出有咼电平、低电平和()3种状态。3. TTL与非门多余的输入端应接()。)电4. TTL集成JK触发器正常工作时,其Rd和Sd端应接(平。5.已知某函数F =(3 + A+c6(ab+c6,该函数的反函数F =6.如果对键盘上108个符号进行二进制编码,则至少要)位二

6、进制数码。7. 典型的TTL与非门电路使用的电路为电源电压为其输出高电平为()V,输出低电平为()V, CMOS电路的电源电压为(8. 74LS138是3线一8线译码器,译码为输出低电平有效,若输入为 A2AiAo=iio时,输出 YY6Y5Y4YY2Y1Y0应为(9 .将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM。该ROM有()根地址线,有(根数据读出线。10.两片中规模集成电路10进制计数器串联后,最大计数容量为)位。11.下图所示电路中,丫1 =();丫2 =)。丫2丫312.某计数器的输出波形如图1所示,该计数器是()进制计数器。)有效。13.驱动共阳极七

7、段数码管的译码器的输出电平为(晶下列各明误本大题共在题后括号每小“丿”分错共揺铁。)1、逻辑变量的取值,1比0大。()2、D/A转换器的位数越多,能够分辨的最小输出电压变化量就越小3、八路数据分配器的地址输入(选择控制)端有 8个。()4、因为逻辑表达式A+B+AB二A+成立,所以AB=0成立。()5、利用反馈归零法获得N进制计数器时,若为异步置零 方式,则状态SN只是短暂的过渡状态,不能稳定而是立刻变为0状态。(6. 在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号。()7. 约束项就是逻辑函数中不允许出现的变量取值组合,用卡诺图化简时,可将约束项当作1,也可当作0。(8 .时

8、序电路不含有记忆功能的器件。(9. 计数器除了能对输入脉冲进行计数,还能作为分频器用。10. 优先编码器只对同时输入的信号中的优先级别最高的一个信号编码.(四、综合题(共30分)1.对下列Z函数要求:(1)列出真值表;(2)用卡诺图化简;(3)画出化简后的逻辑图。(8分)rZ= AB + A 2 C + A B 2tBC=0(1)真值表 (2分)卡诺图化简(2 分)(3) 表达式(2分)逻辑图(2分)2.试用3线一8线译码器74LS138和门电路实现下列函数。(8分)Z(a、B、C)=ab+ AcSTaSTbSTcA2AiAo74LS138一上X上上上3. 74LS161是同步4位二进制加法计

9、数器,其逻辑功能表如下,试分析下列电路是几进制计数器,并画出其状态图。(8分)74LS161逻辑功能表CrldCTpCTTCPQ3 Q2 Q1Q00XXXX0 0 010XX0110XXD3 D2 D111X0XD01111Q3 Q2 Q1Q0Q3 Q2 Q1QoCOQ3Q2Qi力口法计74LS161 数 CP4.触发器电路如下图所示,试根据CP及输入波形画出输出端Q1 > Q2的波形。设各触发器的初始状态均为“ 0”( 6分)。CPQiQlCR LD CTp CTt D3 D2 Di DoA CPAD Q>Q:CPQ2参考答案共 20 分)1.147 ,932.高阻5.6.10.

10、3.100咼电平或悬空BACD +ABC +D101111117.-1811.B;Y3 = A B,3.6 ,丫1= AB;110. 35 , 3162= A B + A1413. 5123456789101112131415ACCACAADBCADCDB(共30分,每题2分)一、选择题三、判断题(每题2分,共20分)12345678910XVXXVVVXVV四、综合题(共30分,每题10分)1.解:(1)真值表(2分)(2)卡诺图化简(2 分)ABCZ000000110110011X101010111100111X(3 )表达式(2分,逻辑图(2分)Z=Z2. 解:Z(A B、C 二A&am

11、p; AC=ABC+C)+Ac (申B)=AB(+AB3 + A BCA A=B CB=m1+ m 3+ m cmm3 6 m?(4 分)2A1A074LS1384分)STbSTcYoVjYYx4上5Ye3. 解:Q3Q2Q1QoCO74LS161CPCR LDbCTp CTt D3D2DiDo1.当74LS161从0000开始顺序计数到1010时,与非门输出“ 0”,清零信号到来,异步清零。(2分)2 .该电路构成同步十进制加法计数器。(2 分)cOOOO3状态图0014"分501010111011010001001* J 4Cp q、Q的波形各屈。JAQiQ2一.填空题(每小题2

12、分,共20分)1. CMOS传输门的静态功耗非常小,当输入信号的频率增加时,其功 耗将。2. 写出四种逻辑函数的表示方法:3. 逻辑电路中,咼电平用1表示,低电平用0表示,则称为 逻辑;4. 把JK触发器改成T触发器的方法是。5. 组合逻辑电路是指电路的输出仅由当前的 定。6. 5个地址输入端译码器,其译码输出信号最多应有 。7. 输入信号的同时跳变引起输出端产生尖峰脉冲的现象叫做8 片ROM有10根地址线,8根数据输出线,ROM共有 个存储单元。进制的计数9. N个触发器组成的计数器最多可以组成器。8. 基本RS触发器的约束条件是o二.单项选择题:(在每小题的备选答案中选出一个正确的答案,

13、并将正确答案的字母填入下表中对应的格子里。每小题2分,共2010000XX10XX10111B.000100101000D.10010100011图1-1CD 00 01 11 10分。)题号12345678910答案1.十进制数128的8421BCD码是()° A.10000000C.1000000000012.已知函数F的卡诺图如图1-1,试 求其最简与或表达式(A) F = ABD + BCD +ACD ABCD(B) P = AD BCD + 卫 C + ABCD(C) F = ADSC + /C+ CD(D) F = ABD + BCD + ACD_3.已知函数的反演式为

14、Y = AB(C+D),其原函数为( A Y 阿+D)B. Y=A+B+CDC. Y = +CDD. Y = A+BCD4. 对于TTL数字集成电路来说,下列说法那个是错误的:(A)电源电压极性不得接反,其额定值为 5V;(B)不使用的输入端接1;(C)输入端可串接电阻,但电阻值不应太大;(D)OC门输出端可以并接。5. 欲将正弦信号转换成与之频率相同的脉冲信号,应用A. T,触发器B.施密特触发器C.A/D转换器D.移位寄存器6. 下列A/D转换器中转换速度最快的是()°A.并联比较型 B.双积分型 C.计数型 D.逐次渐近型7. 一个含有32768个存储单元的ROM有8个数据输出

15、端,其地址 输入端有()个。A. 10 B. 11C. 12 D. 88. 如图1-2,在TTL门组成的电路中,与非门的输入电流为IiL<- 1mA?liH < 20卩A。G1输出低电平时输出电流的最大值为 loL(max)=10mA 输出高电平时最大输出电流为lOH(max) = - 0.4mA。门G的扇出系数 是()。A. 1 B. 4 C. 5 D. 109.十数制数2006.375转换为二进制数是:A. 11111010110.011B. 1101011111.11Hl-2C. 11111010110.11 D. 1101011111.01110. TTL或非门多余输入端的

16、处理是:A.悬空 B.接高电平 C.接低电平D.接” 1”三.电路分析题(36分)1.图3-1(a)所示电路,移位寄存器原来的数据是QRQZQ,数据从 Di顺序输入到移位寄存器,试问:(1)在图3-1(b)所示输入波形作用下,在T1到T2期间,输出端X、丫的 波形?(2)该电路的逻辑功能?( 12分)图 3-1(2)图 3- 1(b)2.图3-2为两个时钟发生器,图中R=510Q , R=10KQ ,C=0.1uF。 (12分)(1) 写出JK触发器的状态方程及输出Vi、V2的表达式;(2) 画出555定时器的输出Vo以及Vi、V的波形;(3)计算Vi的周期和脉冲宽度Tw.555定时器功能表4

17、脚6脚2脚3脚7脚0XX0导通1>2/3V>1/3 V0导CCCC通1<2/3V>1/3 V不不CCCC变变1<2/3V<1/3 V1截CCCC止1>2/3V<1/3 V1截CCCC止Vcc|,R127R2 IVcc 53D1SOVTTH 555TR3S C*V84CPr时Q> 1IK *11卜Vo图3-23.双积分A/D转换器如图3-3所示,试回答以下问题:(12分)(1)若被测电压Vi的最大值为2V,要求分辩率小于O.lmV,问二进制计数器是多少位的?(2)若时钟脉冲频率为200kHz,则对Vi进行采样的时间为多长?(3)若时钟脉冲频率

18、为200kHz, Vi,已知Vr羽二2V,输出电压vo四.电路设计题(24分)1)试用一片双4选1的数据选择器74LS153和必要的门电路,设计下面逻辑函数Y = Am+ABCD+BC+BCD,并在器件图上画出相应的电路图。(10 分)双4选1的数据选择器74LS153器件的器件图和功能表输入输出思 L ( S)A 4)0 (0)0 0久(久)0 (0)0 161 (弘)0 (0)1 0D垃(% )0 (0)1 1D口(% )1 (1)X X0 (0)T4LS1532. 试用JK触发器和门电路设计一个十三进制的计数器,并检查设计的电路能否自启动。(14分)vv数字电子技术试卷(2007.1)A

19、(答案)一.填空题(每小题2分,共20分)1. CMOS传输门的静态功耗非常小,当输入信号的频率增加时,其功耗将增大。2. 逻辑函数的四种表示方法是真值表、逻辑电路图、逻辑函数式、卡诺图。3. 逻辑电路中,高电平用1表示,低电平用0表示,则称为正逻辑;4.把JK触发器改成T触发器的方法是J=K=T。5. 组合逻辑电路是指电路的输出仅由当前的输入决定。6. 5变量输入译码器,其译码输出信号最多应有32个。7. 输入信号的同时跳变引起输出端产生尖峰脉冲的现象叫做竞争_冒险现象。8 片ROM有10根地址线,8根数据输出线,ROM共有8192个存储单元。9. N个触发器组成的计数器最多可以组成 2n进

20、制的计数器。8. 基本RS触发器的约束条件是RS=0o二.单项选择题:(在每小题的备选答案中选出一个正确的答案,并将正确答案的字母填入下表中对应的格子里。每小题 2分,共20分。)题号10三.电路分析题(36分)1.图3-1(a)所示电路,移位寄存器原来的数据是QRQq二000,数据从Di顺序输入到移位寄存器,试问:在图3-1(b)所示输入波形作用下,在Ti到T2期间输出端X、的波形?(12 分)ICIII口 TUTnjTjTrirLTLrLrL亡丄厂N hj厂=冷;rL«IIIjn(1)hDi= niL + 1112 + 1114+® =Dj 二 m3 +m5 +ni6十

21、二岳mw 一T": dH Ql ; I Q: S ;JrD-_lII D;IIPIIIIIII« r1nL!n!1!11-12.图3-2为两个时钟发生器,图中R=510Q , R=10KQ ,C=0.1uF。 (12分)(1) 写出触发器的状态方程及输出 Vi、的方程;(2) 画出555定时器的输出Vo以及Vi、V2的波形;(3) 计算 Vi的周期和 脉冲宽度Tw.V1(2)QnCPQrLLLhTcp=0 7R + 2RjC = 144mST = 2Tep=2.8SmS twH 口 T(;p = 0.72niS(3)或7(Ri +R2) C=0;74mS(12 分)O.lm

22、V,问3.双积分A/D转换器如图3-3所示试回答以下问题:(1)若被测电压Vi的最大值为2V,要求可分辩的电压小于 二进制计数器是多少位的?Ti为多长?(2)若时钟脉冲频率为200kHz,则对Vi进行采样的时间(3)若时钟脉冲频率为200kHz, Kht'rnl,已知|Vr=丹,输出电压Vo1(1)沪-1 2000,所以n二巧 Ti = 2% = 2"/f,p = 15184mS咕£RC 所以 RC 二 65J36X 沪四.电路设计题(24分)1) 试用一片双4选1的数据选择器74LS153和必要的门电路,设 计下面逻辑函数Y = Aro+ABCD+BC+BCD,并

23、在器件图上画出相应的 电路图。(10分)双4选1的数据选择器74LS153器件的器件图和功能表输入输出竝(禺)4 A岭曲)0 ( 0)0 0久(久)0 ( 0)0 161 (21)0 ( 0)1 0% ( %)0 ( 0)1 1% (久)1 ( 1)X X0 ( 0)Y二叫+叫+叫+叫+1119 + % +山13 +叫 +叫= ASCD+迓 BCD+ABC(D+D)+ABeD+ABC(D+D)+ABC(D+D)令 Aj =二 EA = C.贝Qi屯=16辺必=1)0 = 0卫=几=1 = 12.试用JK触发器和门电路设计一个十三进制的计数器,并检查设计 的电路能否自启动。(14分) 解:根据题

24、意,得状态转换图如下:Q3Q2Q1Q000000001 0010 0011 0100 0101Z110 1011 1010 1001 <1000 0111 0110霍"二 QQ 賦+Q2QQ) 孙 QiQc + QiQoQo瓯J厂 QaQiQoKg 二 QqJ厂 QiQc,口 - Q +Q1Q0 h=KL=Qo所以:丁d=QmQ釦 Ko=l能自启动。因为:1101 1110Q3Q2Q1Q0nil-0000 0001 0010 0011 0100 0101 /1100 101H1010 1001 <1000 <0111 0110评分标准2007.1 (本科)一. 单项

25、选择题: 每小题2分,共20分。二. 填空题:每小题2分,共20分。三. 电路分析题1.共12分,其中 写出触发器的激励方程或输出 X、丫的逻辑式画对QQQ的波分 画对两个触发器的输入端D的波形分 画对输出X、Y的波四设计题1.共10分,其中写出丫的最小项之和的标准形式3分 把4选一的选择器扩展成8选一的选择器3正确确定 AAA以及D0DD2D3D4C5D6D7 分画出逻辑2分2.共14分,其中状态转换3分卡诺图化简,得状态方 求激励方3分 画出逻辑3分 自启动分数字电子技术模拟试题一、单项选择题(每个3分,共15分)=1ACD(11) 是异或门。1、图1的国标逻辑符号中2、下列逻辑函数表达式

26、中可能存在竞争冒险的是(12)。A F =(A + B)(B +C)B F =(A + B)(B+C)C F =(A + B)(B+C)D F =(A + B)(B + C)3、下面逻辑式中,不正确的是(13)A. ABO = A 尼 CB. A + AB=AC. A(A + B)=AD. AB = BA4、时序逻辑电路中必须有(14)。A.输入逻辑变量B.时钟信号C.计数器D.编码5、有S1, S2两个状态,条件(15)可以确定S1和S2不等价。A.输出相同B.输出不同C.次态相同D.次态不二、填空题(每题2分,共20 分)1、十六进制数97,对应的十进制数为(1)Q2、“至少有一个输入为0

27、时,输出为(2) ”描述的是与运算的规则。3、变量逻辑函数有16个最小项。4、基本逻辑运算有:(4)(5)和 (6) 运算。5、两二进制数相加时,不考虑低位的进位信号是(7)加器。6、TTL器件输入脚悬空相当于输入(8) 电平。7、RAM的三组信号线包括:(9)_线、地址线和控制线。8采用四位比较器对两个四位数比较时,先比较(10)位。三、简答题(共10 分)1、证明:a+Ab=a + b (4 分)四、分析题(20 分)分析图2所示电路的逻辑功能。1)列出其时钟方程:(2分) CP1 =;CP0=表1某逻辑函数的真值表2、某逻辑函数的真值表如表1所示,画出卡诺图。(6分)ABCF000000

28、110101011X100X10101101111X2)列出其驱动方程:(4分)J1 =;K1 =;J0 =;K0 =3)列出其输出方程:(1分) Z =4)求次态方程:(4分)5)作状态表及状态图(9分)五、波形题(10分)已知输入信号X, Y, Z的波形如图3所示,试画出F = XYZ+X YZ +XyZ + xY Z 的波形。xn_n图3波形图六、设计题(25分)1、设计一电路,译出对应 ABCD=0110、1010态的两个信号,作逻辑图。(10分)2、用 74LS151 实现 F=XYZ+XYZ + XYZ+XYZ已知74LS151的功能表如表2所示,逻辑符号如图4所示。(15分)表2

29、74LS151的功能表ENA2A1A0Y1XXX00000D00001D10010D20011D30100D40101D50110D60111D774LS151A2A1A0DOD1D2D3D4D5D6D7EN图4 74LS151的逻辑符号T"模拟卷答案一、选择题(每个3分,共15分)11、B 12、C 13、A 14、B 15、B2分,共20分)1、1512、03、4 4、与5、或6、非 7、半 8高9、数据10、最高(注:46答案顺序可交换)三、简答题(共10 分)1、左边=(A+A) ( A + B) = 1 ( A+B)= A+B ( 4 分)01X1XX1BAC2、2、结构2

30、分,填图4分四、分析题(共20分)1、CP 1=CP f CPO二 CPf (每个 1 分,共 2 分)J1=QO K1 = 1 J0= Q1 K0= X QI或X+Q1(每个1分,共4 分)3、Z=XQ1Q0 (1 分)4、Q;OiQO qF =Qi QO + xQi或QtQO + xQqo (每个 2分,共 4分)5、略五、波形题(10分)6vjin丨 I I !Z IIF_|一,2分;2分;2分:2分2分六、设计题(25分)1、L1 =7bcDL2 = ABCD2、74LS151A2AlAO1分1弁1弁1分DOD1D2D3D4D5D6D7EN1辻分姓名(11%)班级(1)、( 110.101) 2=()10, (12-7) 10=(2)、构成组合逻辑电路的基本逻辑单元电路是(),构成时序逻辑电路的基本逻辑单元电路是(3) 、TTL反相器的电压传输特性曲线中,转折区中点对应的学号输入电压称为()电压。(4) 、当七段显示译码器的输出为高电平有效时,应选用共()极数码管。(5) 、触发器异步输入端为低电平有效时,如果异步输入端Rd=1 , Sd=0,则触发器直接置成()状态。(6)、数字电路中,常用的脉冲波形产生电路是()器。(7)、A/D和D/A转换器的转换精度指标,可采用(和()两个参数描述。配加负载电阻后实现()功能。(8)几个集电极开路与非门(0

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论