1.1按所采用的器件划分,微型计算机的发展经历了五个发展年代_第1页
1.1按所采用的器件划分,微型计算机的发展经历了五个发展年代_第2页
1.1按所采用的器件划分,微型计算机的发展经历了五个发展年代_第3页
1.1按所采用的器件划分,微型计算机的发展经历了五个发展年代_第4页
1.1按所采用的器件划分,微型计算机的发展经历了五个发展年代_第5页
已阅读5页,还剩1页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、判断题1.1按所采用的器件划分,微型计算机的发展经历了五个发展年代。()1.2 ENIAC计算机中采用二进制数表示信息。 ()1.3冯诺依曼计算机首次采用了存储程序的思想。()1.4 CAD是计算机辅助设计的缩写。 ()1.5 CAI是计算机辅助教学的缩写。 ()1.6 CAM是计算机辅助制造的缩写。 ()1.7 Pentium处理器是第一款 64位处理器。 ()1.8计算机联网售票系统是计算机在科学计算方面的应用。()1.9计算机主机由 CPU、内存储器和硬盘构成。 ()1.10计算机系统是由硬件和软件构成的。()1.11由C语言编写的程序须由编译程序转换成机器语言的目标程序,计算机才能执行

2、。()1.12机器语言和汇编语言都是机器可以识别并能直接执行的低级语言。()1.13杀毒软件是系统软件。 ()1.14操作系统是计算机软件系统的核心,主要功能是管理计算机所有硬、软件资源,协调计算机各部件工作,为人机交互提供接口。 ()1.15 MIPS是表示计算机运算精度的指标。 ()2.1电阻元件是一种耗能元件。 ()2.2在分析电路时,若设电流、电压参考方向一致,则称为关联参考方向。()2.3串联电阻具有分压作用,阻值越大的电阻分得的电压越低。()2.4并联电阻具有分流作用,阻值越大,分得的电流也越大。()2.5采用电阻并联可减小等效电阻值。()2.6采用电阻串联可增大等效电阻值。 ()

3、2.7电阻器在使用时不允许超过其额定功率,否则会烧毁。()2.8 某电阻器上的标识为 5 Q 1,其阻值为50 Q。 ()2.9在多量程电流表表头电路中,串联合适的电阻,可以扩大量程。()2.10在多量程电压表表头电路中,并联合适的电阻,可以扩大量程。()2.11电路中的结点是指两个或两个以上支路的连接点。()2.12在应用基尔霍夫定律分析电路时,有 n个结点的电路只有列出 n个独立的结点电流方程。()2.13用戴维宁定理等效电路时,对不作用和电压源视为开路,不作用的电流源视为短路。()2.14在短路状态下,负载渡过的电流最大。()2.15电容元件是一种能储存电场能量的元件。()2.16电容元

4、件在直流稳态电路中,相当于开路。()2.17当单只电容器容量不够时,可采用将多只电容器串联的方法增大等效电容量。()2.18当单只电容器容量太大时,可采用将多只电容器并联的方法减小等效电容量。()2.19电感元件是一种能储存磁场能量的元件。()2.20电感元件在直流稳态电路中,相当于短路。()2.21电容电路中的电流与电压的大小成正比。()2.22电感元件的电压与电流的大小成正比。()2.23半导体材料具有热敏性、光敏性、压敏性和掺杂性。()2.24 P型半导体是在本征半导体材料中掺入少量的五价元素得到的,自由电子是多数载流子。()2.25 N型半导体是在本征半导体材料中掺入少量的三价元素得到

5、的,空穴是多数载流子。()2.26 PN结具有放大特性和单向导电性。 ()2.27利用二极管的单向导电性,可在直流电源中构成整流电路。()2.28稳压二极管工作在反向击穿特性上。()2.29要使三极管起放大作用,集电结应加正向电压,发射结加反向电压。()2.30因为三极管有两种载流子参与导电,所以称为双极型半导体管。()2.31 MOS管为金属热氧化物半导体场效应管,因其只有一种载流子参与导电,故又称为单极型半导体管。()2.32 PMOS为P沟道场效应管,只有自由电子参与导电。()2.33 NMOS为N沟道场效应管,只有自由电子参与导电。()2.34 MOS管与三极管的功能相同,但比三极管的

6、稳定性好,集成度高。()2.35在直流稳压电源中,经整流电路输出的电压是稳定的直流电压。()3.1 19D 的 8421BCD 码是 11001。 ()3.2字符A的ASCII码值大于字符 a的ASCII码值。 ()3.3汉字的内码是由两个字节的二进制数构成,每个字节的最高位均为0。()3.4在相同字长的计算机中,定点数比浮点数的表示范围大。()3.5 210X 0.0101是规格化浮点数。 ()3.6在8位字长的计算机中,原码可表示数的范围是(-128 +127。()3.7 已知X补=0.1011,则2X补=1.0110。()3.8定点数的乘/除法运算一般采用绝对值原码相乘/除,再将两操作数

7、的符号位作同或运算作为结果的符号位。 ()3.9浮点数加/减运算需先对阶,对阶的原则是大阶向小阶看齐。()3.10奇校验码可以检没出奇数个数据位出错的情况,偶校验码可以检测出偶数个数据位出错的情况。()4.1与门的逻辑功能是输入有 0,输出为0;输入有1,输出为1。()4.2或门的逻辑功能是输入有1,输出为1;输入全0,输出为0。()4.3与非门的逻辑功能是输入有0,输出为0;输入全1,输出为1。()4.4或非门的逻辑功能是输入有1,输出为0;输入全0,输出为1。()4.5异或门的逻辑功能是输入全0,输出为0;输入全1,输出为1。()4.6三态门输出有3个状态:0态、1态和高阻态。 ()4.7

8、当三态门使能信号为低电平时,三态门的输出等于输入。()4.8当三态门使能信号为高电平时,三态门的输出等于输入。()4.9卡诺图是逻辑函数最小项的图形表示。()4.10用卡诺图化简逻辑函数时,画在同一个卡诺圈中的最小项可以任意多。()4.11卡诺图中位置相邻的最小项,要求逻辑上也必须相邻,即相邻两个最小项只有一个变量取值不同, 其余相同。 ()4.12半加器是构成加法器的基本器件。 ()4.13全加器是实现加法运算的组合逻辑部件,有2个输入 端,1个输出端。 ()4.14有3个输入端,8个输出端的二进制编码器称3线-8线编码器。 ()4.15普通编码器允许有多个输入信号同时有效,但只对其中1个信

9、号进行编码。 ()4.16优先编码器允许有多个输入信号同时有效,但只对其中优先级别最高的信号进行编码。()4.17 74LS138是集成的3线-8线编码器。 ()4.18当74LS138的使能信号有效,输入信号 A2A1A0=001时,输出端 Y4为低电平。 ()4.19当八选一数据选择器的控制信号 ABC=011时,输出Q = D6。()4.20高电平触发的RS触发器当R = 1,S = 1时,触发器将保持原态。 ()4.21 JK触发器在时钟脉冲 CP下跳沿时刻,Q = J。()4.22 JK触发器在时钟脉冲 CP下跳沿时刻,若 J=K=1,触发器将保持原态。 ()4.23 JK触发器当J

10、=K=1时,可转换成 T触发器。 ()4.24译码器、计数器、寄存器是计算机中重要的时序逻辑部件。()4.25译码器、计数器、寄存器是计算机中重要的组合逻辑部件。()4.26由4个触发器构成的计数器称为模 16计数器。 ()4.27若构成计数器的各触发器是由同一时钟信号驱动的,称为同步计数器。()4.28五进制计数器的计数值一定在 00000100状态间循环。 ()4.29计数器在计算机电路中可用于进行计数、定时和分频。()4.30 4位右移位寄存器,串行输入的数要经过4个脉冲过后,才能从并行输出端输出。 ()4.31 4位右移位寄存器,串行输入的数要经过4个脉冲过后,才能从串行输出端输出。

11、()5.1计算机总线分为系统总线、数据总线、地址总线和控制总线。()5.2数据总线、地址总线、控制总线都是双向的三态总线。()5.3当接在总线上的模块需要使用总线传输时,可以发出总线使用请求。()5.4总线带宽是指总线可并行传输的数据位数。()5.5 PCI总线采用了 PnP技术,可实现自动配置功能。 ()5.6 AGP实质上是一种点对点连接,不是一种总线标准。()5.7总线上的各部件都是通过三态缓冲器与总线连接的。()5.8总线上的各部件可以同时向总线发送数据或接收数据。()5.9 ALU是运算器。 ()5.10 CPU片内总线一般采用单总线结构。 ()5.11计算机内存储器是半导体存储器。

12、 ()5.12磁盘是顺序存储器。 ()5.13 PROM是可编程的只读存储器,允许用户根据需要多次编程。()5.14 EPROM是可擦除可编程只读存储器,加入适当电脉冲可清除所存储的内容。()5.15 Cache是介于主存和 CPU之间的速度比主存快、容量比主存大的存储器。()5.16在主存和CPU之间引入Cache的目的是提高用户可使用的存储容量。()5.17在由Cache-主存-辅存构成的存储层次结构中,主存与Cache之间的信息调度是由辅助硬件和软件完成的。()5.18在由Cache-主存-辅存构成的存储层次结构中,主存与辅存之间的信息调度是由辅助硬件和软件完成的。()5.19在采用Ca

13、che的计算机系统中,CPU访存时,给出的是 Cache的地址。 ()5.20主存的数据块可以装入到Cache中任意一个块位置的地址映像方式称直接映像。()5.21现代微型计算机系统中,一般采用二级缓存,构成L1Cache-L2Cache-主存的层次结构。()5.22软盘驱动器是通过 40线的电缆连接在主板上的IDE接口上的。 ()5.23磁盘存储器的内外层磁道的位密度相同。()5.24硬盘的磁头是轻触在盘片上的。 ()5.25计算机硬盘不工作时,磁头停在最外层的0磁道上。 ()5.26光盘的数据轨道是一条由内向外的螺旋渐开线。 ()5.27光盘的内外轨道的记录密度是相同的。()5.28程序执

14、行过程中下一条指令的地址由控制器中的程序计数器PC提供。()5.29 PC具有自动加1功能,每取出一条指令,PC内容自动加1,指向下一条指令地址。()5.30指令译码器只对取到指令寄存器中的指令译码。()5.31在微程序控制器中一条机器指令的功能是由执行一段微程序实现的。()5.32微程序存储在系统内存的一段特殊区域内。()5.33微程序是由程序员根据机器指令功能而编写的一段特殊程序。()5.34 8086CPU的系统总线是 16位的。 ()5.35 8086CPU中IP是用于存放从内存取出的指令的指令队列寄存器。()5.36 若(CS) =2000H , (IP) =1000H,则指令的物理

15、地址是3000H。()5.37 8086CPU中SP是用于存放堆栈段首地址的堆栈指针寄存器。()5.38若(SS) =3C00H , (SP) =4F00H,则当前堆栈的栈顶单元的物理地址是40F00H。 ()5.39 8086PSW中的DF位是方向标志,当 DF=0时数据块按增量方式传送。 ()5.40 8086PSW中的IF位是中断允许标志,当IF=1时允许中断。 ()6.1 SEGMENT和ENDS是段定义指令的助记符。 ()6.2汇编源程序中可以没有数据段、堆栈段和附加数据段,但不能没有代码段。()6.3汇编语言中,指令助记符、伪指令助记符、寄存器名、子程序名都是保留字。()6.4汇编

16、语言源程序中可以使用注释,注释部分以“/”开始。 ()6.5伪指令语句“ SUM DW 1234H ”的含义是定义一个字型变量1234H , 12H存放在低地址单元,34H存放在高地址单元。 ()6.6关系运算符的结果为-1或0,当关系成立时,结果为0,关系不成立时,结果为-1。()6.7变量是操作数在内存中的符号地址,标号是机器指令在内存中的符号地址。()6.8 “MOV AX , SEG DATA”的含义是将变量 DATA的偏移地址送 AX。 ()6.9 “ MOV BX , OFFSET DATA ”的含义是将变量 DATA的偏移地址送BX。()6.10若已定义变量 A为字型变量,指令“

17、 MOV BX , TYPE A”执行后,(BX) =0001H。()6.11 已定义“ DATADB3 DUP (4), 01H ,05H ”,执行指令“ MOVAL , LENGTHDATA ”后,(AL ) =05H。()6.12 已定义“ DATADB01H , 3 DUP (4),05H ”,执行指令“ MOVAL , LENGTHDATA”后,(AL ) =01H。()6.13 “ MOVAL , HIGH1234H ”执行后,(AL ) =34H。()6.14 “ MOVAL , LOW1234H ”执行后,(AL ) =34H。()6.15在MASM编辑器中,对汇编源程序进行汇

18、编的命令是“MASMFilename.asm”。 ()6.16在MASM编辑器中,对汇编源程序进行链接的命令是“MASMFilename.asm”。 ()6.17 INC指令是一操作数指令,即没有源操作数只有目的操作数的指令。()6.18 “ MOV AL , 12H ”采用的是立即寻址方式,功能是将立即数12H送AL。()6.19 指令“ MOV AX , BX ”执行后,(AX ) = ( BX ), ( BX)被清 0。()6.20将变量X中的操作数中,送到变量Y单元中,可使用指令“ MOV Y , X ”。()6.21将数据段首地址 2000H送DS的指令是: MOV DS, 2000

19、H。()6.22将累加器AL中的数据输出到地址为 0302H的端口的指令是: OUT 0302H, AL。()6.23将地址为0302H的端口的数据输入到累加器AL中的指令是:IN AL , 0302H。()6.24 实现 2 X AL 的指令是:MUL AL , 2。()6.25实现2 X AL的指令是:MUL 2。()6.26将AL中的无符号数右移 4位的指令是:SHRAL ,4。 ()6.27将AL中的有符号数右移 4位的指令是:SARAL,4。 ()6.28分离AL中操作数的低 4位可使用指令“ ANDAL ,OFOH ”。()6.29输入输出系统功能调用时,需将被调用模块的功能号先送到寄存器AX中。 ()6.30子程序中的最后一条指令应是返主指令 IRET。()7.1接口也即端口,是主机与外设之间数据交换的桥梁。()7.2中断是主机与外设之间速度最快的一种数据传送方式。()7.3 8086系统中的硬件中断有 NMI和INTR两种,其中NMI为非屏蔽中断,不受中断允许标志位IF的影响。()7.4 8086系统中的硬件中断有 NMI和IN

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论