实验一 集成逻辑门电路逻辑功能的测试 - xawleducn_第1页
实验一 集成逻辑门电路逻辑功能的测试 - xawleducn_第2页
实验一 集成逻辑门电路逻辑功能的测试 - xawleducn_第3页
实验一 集成逻辑门电路逻辑功能的测试 - xawleducn_第4页
实验一 集成逻辑门电路逻辑功能的测试 - xawleducn_第5页
已阅读5页,还剩27页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、目录thd-4型数字电路实验箱使用说明1实验一ssi组合逻辑电路的实验分析3实验二 加法器6实验三 译码器及其应用13实验四 触发器及其转换15实验五 集成单元计数器24实验六 计数、译码、显示综合实验29附录:74ls系列芯片管脚图30数字电子技术实验指导书thd-4型数字电路实验箱使用说明thd-4型实验箱主要是由一大块单面敷铜线路板制成。一、组成和使用1. 实验箱的供电实验箱的后方设有带保险丝管(0.5a)的220v单相三芯电源插座(配有三芯插头电源线一根)。箱内设有一只降压变压器,供四路直流稳压电源用。2. 一块大型(430mm*320mm)单面敷铜印制线路板;该板上包含着以下各部分内

2、容:(1)带灯电源总开关,控制实验箱的总电源。(2)高性能双列直插式圆脚集成电路插座14只(其中40p1只,28p1只,20p1只,16p6只,14p3只,8p2只)。(3)400多只高可靠的锁紧式、防转、叠插式插座。正面板上有黑线条连接的地方,表示反面已接好。(4)200多根镀银紫铜针管插座(长15mm),供实验时接插小型晶体管、电阻、电容等分立元件之用,它们与相应的锁紧插座已在印刷线路板反面连通。(5)4组bcd码七段译码器cd4511与相应的共阴led数码显示管,它们的相应管脚在印刷线路板反面已连接好。只要接通+5v直流电源,并在每一位译码器的四个输入端a、b、c、d处加入四位00001

3、001之间的代码,数码管即显示出09的十进制数字。(6)4位bcd码拨码开关组每一位的显示窗指示出09中的一个十进制数字,在a、b、c、d四个输出插口处输出相对应的bcd码。每按动一次“+”或“”键,将顺序地进行加1计数或减1计数。若将某位拨码开关的输出a、b、连接在(5)的一位译码显示的输入端口a、b、c、d处,当接通+5v电源时,数码管将点亮并显示出与拨码开关所指示的一致的数字。(7)十五个逻辑电平开关及相应的输出插口开启+5v电源后,当开关拨向“高”侧,则输出口呈现高电平;当开关拨向“低”侧,则输出口呈现低电平。(8)十五位逻辑电平输入及显示开启+5v电源后,当输入口接高电平时,所对应的

4、led发光二极管点亮;输入口接低电平时,则熄灭。(9)连续脉冲源开启+5v电源后,在输出口将输出幅度为3.5的连续的方波信号。其输出频率由“频率选择”开关和“频率调节”旋钮进行调节,并有led发光二极管指示。当频率选择开关置于1hz档时,led发光指示灯应按1hz左右的频率闪亮。(10)单次脉冲源开启+5v电源后,每按一次单次脉冲按键,在输出口分别送出一个负、正单次脉冲信号,并分别有led发光二极管指示。(11)三态逻辑笔开启+5v电源后,将被测的逻辑电平信号接入输入插口,三个led发光二极管即告知被测信号的逻辑电平的高低。“h”亮表示为高电平,“l”亮表示为低电平,“r”亮表示为高阻态或电平

5、处于0.6v2.4v之间的不高不低的电平值。 注意:这里的参考地电平为“”,故不适于测5v和15v电平。以上(5)(11)中所指的逻辑电平,高电平为5v,低电平为0v。(12)直流稳压电源提供5v,0.5a和15v,0.5a四路直流稳压电源,每路均有短路保护自恢复功能,其中+5v电源有短路声光报警。四路电源均有相应的输出插座及led发光二极管指示。只要开启电源分开关,就有相应的5v或15v输出。(13)面板上设有四个兰色固定插座,用来插固定小线路板,以便扩展实验。(14)实验板上还装有一块166*55mm的面包板。31实验一ssi组合逻辑电路的实验分析一、实验目的1 掌握组合逻辑电路的实验分析

6、方法。二、实验器材1、 数字逻辑实验箱thd-4 1台2、 元器件: 74ls00 74ls20 各一块 导线 若干三、实验说明注意按图接线,千万不要将两个门电路的输出端误接在一起。想想为什么? 四、实验内容和步骤1.测量组合电路的逻辑功能(1)多数“1”鉴别电路和异或门电路,用一块74ls00和74ls20组成。插入实验箱,按图接线,输入端a、b、和c分别接“逻辑电平”,输出端y接led“电平显示”,将结果填入表11、12。图1.1输 入 端输 出 端abcled逻辑状态0000010100111 00101 1 10111表11 图1.2输入端输出端yabled逻辑状态00011011表1

7、22.利用与非门组成其他逻辑门电路,测量其逻辑功能(1)与门电路。写出用与非门组成的与门逻辑函数表达式。y= 画出逻辑电路。并测试电路的逻辑功能填入表1-3.(2)或门电路。写出用与非门组成或门的逻辑函数表达式。y= 画出逻辑电路,并测试电路的逻辑功能填入表1-4.(3)异或门电路。写出用四个与非门组成异或门的逻辑函数表达式。y= 画出逻辑电路,并测试电路的逻辑功能填入表1-5.输 入 端输 出 端 yabled逻辑状态00011011表13输 入 端输 出 端yabled逻辑状态00011011表14输 入 端输 出 端yabled逻辑状态00011011表15五、实验报告要求1 整理实验结

8、果,填入相应表格中,写出逻辑表达式,并分析各电路的逻辑功能。2 总结用实验来分析组合逻辑电路功能的方法。实验二 加法器一、实验目的1. 掌握组合逻辑电路的分析方法。2. 熟悉半加器和全加器的逻辑功能。3. 了解集成单元四位二进制全加器的逻辑功能。二、实验器材1、数字逻辑实验箱thd-4 1台2、元器件: 74ls83a 74ls86各一块 74ls00两块 74ls54 1一块 导线 若干三、实验说明实验中使用的二输入端四异或门的电路型号为74ls86,四位二进制全加器的型号为74ls83a。四、实验内容和方法1.分析半加器的逻辑功能(1)写出图2.1电路的逻辑函数表达式(2)根据表达式列出真

9、值表2-1,并画出卡诺图。y1y3y2a、b接逻辑电平 y、c接电平显示y1=y2=y3=y=c=输 入逐 级 输 出aby1y2y3yc00011011表2-12.测量异或门组成的半加器的逻辑功能(1)将74ls86和74ls00插入ic插座,按图2.2连接电路,检查无误,然后开启电源,将结果填入表2-2. a、b接逻辑电平 y、c接电平显示输 入输 出abyc00011011表2-23.测量全加器的逻辑功能(1)将74ls54、74ls86、74ls00插入ic插座,按图3.3接线,注意与或非门的不用端需要接地,将结果填入表2-3.图2.3输 入输 出abc0yc0000010100111

10、00101110111表2-34. 测量四位二进制全加器的逻辑功能(1)将74ls83a插入ic插座,按图2.4接线,输入端a1/a3,a2/a4,b1/b3,b2/b4,分别接四个“逻辑电平”,0进位输入接“1”或“0”(接+5v或地),输出1、2、 3、4及进位输出c4接led,将结果填入2.4.输入输出c0=0c0=1a1/a3b1/b3a2/a4b2/b41 23 4c41 23 4c40000100001001100001010100110111000011001110101010011101101111111表2-45. 加法器在二进制数码转换中的应用按图2.5接线,按图2.6接线

11、,将结果填入表2-5,表2-6中。图2.5 图2.6十进制数输入输出bcd码余3码dcbadcba00000100012001030011401005010160110701118100091001表2-5十进制数输入输出余3码bcd码dcbadc ba00011101002010130110401115100061001710108101191100表2-6五、实验报告要求1 整理实验结果,填入相应表格中,并写出逻辑表达式。2 小结四位二进制加法器的使用方法。实验三 译码器及其应用一、实验目的1.掌握中规模集成译码器的逻辑功能和使用方法。 2.熟悉数码管的使用。二、实验原理译码管是一个多输入

12、、多输出的组合逻辑电路。它的作用是把给定的代码进行“翻译”,变成相应的状态,使输出通道中相应的一路有信号输出。译码器在数字系统中有着广泛的用途,不仅用于代码的转换,终端的数字显示,还用于数据分配,存储器寻址和组合控制信号等。不同的功能可选用不同种类的译码器。译码器可分为通用译码器和显示译码器两大类。前者又分为变量译码器和代码变换译码器。三、实验设备与器件 (1)+5v直流电源 (2)双踪示波器 (3)连续脉冲源 (4)逻辑电平开关 (5)逻辑电平显示器 (6)拨码开关组(7)译码显示器 (8)集成芯片74ls138 2块四、实验内容(1)74ls138译码器逻辑功能测试:将译码器使能端、和及地

13、址端、和分别接至逻辑电平开关输出口,8个输出端依次连接在逻辑电平显示器的8个输入口上,拨动逻辑电平开关,按表31 逐项测试74ls138的逻辑功能。输 入 输 出100001000110010100111010010101101101011101(2)用两片74ls138组合成一个4线16线译码器,画出实验原理图并进行实验验证。(3)用74ls138实现以下逻辑函数。有三台设备,每台设备用电均为10kw,若三台设备由、两台发电机供电,其中的功率为10kw,的功率为20kw,至少一台设备工作。为达到节电的目的,设计其控制电路。五、实验报告要求1. 用两片74ls138组合成一个4线16线译码器,

14、画出实验原理图。2. 分析讨论该实验。3. 用74ls138实现某逻辑函数,试画出逻辑图。实验四 触发器及其转换 触发器一、 实验目的 1 学会测试触发器逻辑功能的方法。 2 进一步熟悉rs触发器、集成jk触发器和 d触发器的逻辑功能及触发方式 。 3 熟悉数字逻辑实验箱中单脉冲和连续脉冲发生器的使用方法。二、实验器材1数字逻辑实验箱thd-4 1台2二踪示波器xj4328 1台3元器件: 74ls00 1块 74ls74 1块74ls76 1块 导线 若干三、实验原理及说明74系列产品抗干扰能力很差,不用的输入控制端不可悬空,要接固定高电平。可通过一个几k电阻接5v电源,也可利用实验箱上的逻

15、辑电平开关。触发器具有两个稳定状态,用以表示逻辑状态“1”和“0”,在一定的外界信号作用下,可以从一个稳定状态翻转到另一个稳定状态;它是一个具有记忆功能的二进制信息存储器件,是构成各种时序电路的最基本逻辑单元。四、实验内容和步骤1 基本rs触发器逻辑功能测试将74ls00插入实验箱ic插座,按图4.1接线,将结果填入表4-1。图4.1输 入 端输 出 端000001010011100101110111表412.测量j-k触发器的逻辑功能将74ls76插入ic,按图4.2接线,j、k端和sd、rd端,分别接至四个逻辑开关,控制其逻辑电平,cp端接至一组手动脉冲输出,控制cp端输入时钟信号,q和分

16、别接至led电平显示,记录结果填入表4-2.图4.2cp:接手动脉冲 rd、sd、j、k:接逻辑电平各 控 制 端输出端cpjk011000110001100111010110111110011101111101111111表423.测量d触发器的逻辑功能(1)将74ls74双d触发器插入ic插座,按图4.3接线,填入表4-3。图4.3cp:接手动脉冲 rd、sd、d:接逻辑电平各 控 制 端输出端cpd011000110011011110111111表43五、实验报告要求1 整理实验测试结果,列表说明,回答所提问题,画出工作波形图。2 比较各种触发器的逻辑功能及触发方式。3 回答思考题(1)

17、 一个带直接置0/1端的jk触发器置为0或1有哪几种方法?(2) 一个带直接置0/1端的d触发器置为0或1有哪几种方法 触发器的转换一、实验目的熟悉触发器之间的转换方法二、实验器材1、数字逻辑实验箱thd-4 1台2、元器件: 74ls00 74ls74 74ls76各一块 导线 若干三、电路介绍在集成单元触发器的产品中,一般做成d型和型触发器。有时我们手中有某一种类型的触发器,而应用中需要的是另一种类型的触发器,这就需要把一种类型的触发器转换成另一种类型的触发器。四、实验内容与方法1.由d触发器转换成jk、t、t触发器(1)将74ls00和74ls74分析插入ic插座,按图4.4接线。jk端

18、接逻辑电平,d触发器的输出接led电平显示,cp接手动脉冲,rd、sd接逻辑开关,并始终置“1”,最后,将74ls00和74ls74的ucc与gnd,分别接5v正负极。检查无误,然后开启电源。(2)j、k按表7-1的要求变化电平,每变化一次,在cp端送一个单脉冲,观察输出变化,记录于表格中。jk图4.4j、k:接逻辑电平jk000001010011100101110111表4-41)由d触发器转换成t触发器(a)按图4.5接线,将j、k相连变成t端。t端接至逻辑电平,cp仍接手动脉冲,rd、sd端接逻辑开关,并置“1”。74ls00和74ls74的ucc和gnd保持不变。然后开启电源。(b)按

19、表4-5改变t的电平,每改变一次,cp端送一个脉冲,观察输出状态,记录于表7-2中。图4.5t00011011表4-52)由d触发器转换成t触发器(a)按图4.6改变电路(74ls00不用了),把d触发器的输出端与d端连接,即成t触发器,rd、sd仍置“1”。(b)cp端送手动脉冲,或f=1hz得连续脉冲,观察输出端翻转现象。图4-62.由jk触发器转换成d、t、t触发器(1)由jk触发器转换成d触发器。(a)将74ls76和74ls00插入ic插座,按图4.7接线,d端接逻辑电平,cp端接手动单脉冲,输出接led显示,rd、sd接逻辑开关并置“1”,ucc和gnd接5v正负极,检查无误,开启

20、电源。(b)按表4-7要求,改变d的电平,每改变一次,cp端送一个脉冲,观察输出状态,记录于表4-7中。图4.7dcp00011011悬空表4-72)由jk触发器转换成t、t触发器。(a)按图4.8将jk触发器改接成t触发器,t端接逻辑电平,cp端接f=1hz地连续脉冲,rd、sd和q、仍接原处,ucc和gnd接5v正负极。检查线路无误后开启电源。(b)按表7-5要求,使t置“1”或“0”,观察q、的变化,记录于表7-5中。(c)按图4.9改接成t触发器。cp端送入f=1hz的连续方波,观察t触发器的翻转情况,分析t触发器的作用。图4.8 图4.9tcpq11hz脉冲01hz脉冲表4-8五、实

21、验报告要求1. 根据测试电路写出各触发器之间的转换方法是什么?有什么实际意义?2. 根据本实验进一步说明触发器有什么作用?实验五 集成单元计数器一、 实验目的1 熟悉中规模集成电路计数器的功能及应用。2 进一步熟悉数字逻辑实验箱中的译码显示功能。二、实验器材1数字逻辑实验箱thd-4 1台2元器件: 74ls00 74ls20 74ls93 各一块 导线 若干三、实验原理及说明实验使用的集成单元是二进制计数器,型号为74ls93,它是由四个主从触发器和附加选通电路组成的,如果使用该计数器的最大计数长度(四位二进制),可将bin输入同输出连接,由ain输入计数脉冲。74ls93 的逻辑外引线排列

22、如图所示。置零/计数功能表置零输入输出r1 r2qd qc qb qa1 10 0 0 00 计 数 0计 数计数器是一个用以实现计数功能的时序部件,它不仅可用来计脉冲数,还常用做数字系统的定时、分频和执行数字运算以及其它特定的逻辑功能。四、实验内容和步骤四位二进制计数器的最长计数周期是16,适当改变74ls93的外引线,可以得到不同长度的计数周期。1. 二十六进制计数器(1)按图5.1将74ls93插入ic插座,qd、qc、qb、qa分别接led显示,r1、r2分别接逻辑开关,输入bin和qa连接构成四位二进制计数器,在输入ain端接至手动单脉冲,ucc和gnd接+5v和地。按照置零计数功能

23、表,测试r1、r2端的逻辑功能。(2)先清零,按表5-1要求,在ain输入端送入手动单脉冲,qa、qb、qc、qd的逻辑状态填入表内,观察其计数周期。图5.1输入cp数二进制码输出十进制数输入cp数二进制码输出十进制数qdqcqbqaqdqcqbqa0819210311412513614715表5-12.计数周期为6、10、7、14的二进制计数器。(1)参照步骤1的方法,搭接好六进制计数器电路,并将测试的qd、qc、qb、qa的逻辑状态,填入相应表格中。图5.2输入cp数二 进 制 数qdqcqb012345表5-2(2)利用74ls93分别设计一个十进制计数器和十四进制计数器的逻辑电路,并将测试的qd、qc、qb、qa的逻辑状态,填入相应表格中。 二-十进制计数器输入cp数二 进 制 数qdqcqbqa0123456789表5-3二-十四进制计数器输入cp数二进制码输出十进制数输入cp数二进制码输出十进制数071829310411512613表5-4五、实验报告要求1整理实验测试结果,列出计数状态顺序表,画出工作波形。2回答思考题(1)集成计数器74ls93

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论