EMI和ESD基知及PCBLAYOUT时如何防止_第1页
EMI和ESD基知及PCBLAYOUT时如何防止_第2页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、EMI和ESD基础知识及PCB LAYOU时如何防止1.EMC 内容EMC 是Electromagnetic Compatibility 的缩写,即电磁兼容性,是指设备或系统在其电磁环境中符合要求运行并不对其环境中的任何设备产生无法忍受的电磁干扰的能力。EMC 包括两个方面的要求:一方面是指设备在正常运行过程中对所在环境产生的电磁干扰不能超过一定的限值;另一方面是设备对所在环境中存在的电磁干扰具有一定程度的抗扰度,即电磁敏感性。国际电工委员会标准 IEC 对电磁兼容的定义是:系统或设备在所处的电磁环境中能正常工作,同时不对其他系统和设备造成干扰。EMC 包括 EMI(inteferenee)和

2、 EMS(susceptibility),也就是电磁干扰和电磁抗干扰。EMI,电磁干扰度,描述一产品对其他产品的电磁辐射干扰程度,是否会影响其周围环境或同一电气环境内的其它电子或电气产品的正常工作; EMS,电磁抗干扰度,描述一电子或电气产品是否会受其周围环境或同一 电气环境内其它电子或电气产品的干扰而影响其自身的正常工作。EMI 又包括传导干扰 CE ( con duction emissio n )和辐射干扰 RE(radiation emissio n)以及谐波 ha rmonic。EMS 又包括静电抗干扰 ESD,射频抗扰度 EFT,电快速瞬变脉冲群抗扰度,浪涌抗扰度,电压暂降抗扰度

3、Dip,等等相关项目。ESD 是 ElectroStatic Discharge,即静电放电”的意思,电子产品使用+/-8KV 空气放电,非金属部分,使用+/-4KV 接触放电,金属部分的标准.2.电磁干扰源3.EMC 标准编号4.电磁兼容标准的内容5. PCB 板层分配在 PCB LAYOUT 压制辐射比在机壳的金属和塑胶方面的改良方面下功夫更有效不同板层电源,地,信号线排布可参考下表.6. EMC LAYOUT 注意的地方.a.a.IC 电源线的处理,所有的 DSP 都有几组电源,+3.3V,+1.8V,在+3.V 或+ 1.8V 网络上有许多 O.luF电容,不能能几个电容放到一起就可以

4、了,事实上每个电容都对应着主IC 的一个电源脚.下图是凌阳SPCA536 DSP 电源脚的 O.luF 电容,LAYOUT 时尽量要求每个电容尽量靠近所对应的电源脚,b.b.时钟线的处理a) 时钟线的频率很高,从 MCUiU 功能 IC 都有 CLOCK 线,到内存,到 SENSOR IC 等 IC 都有 CLOCK 此网络走线对辐射影响大.b) 频率大于等于 66M 的时钟线,每条过孔数不要超过 2 个,频率小于 66M 的时钟线,每条过孔数不要 超过 3个,走线尽可能短.c) 时钟线不要和 I/O 线平行走,如果做不到,间距要大于 50MIL.c.c.USB 信号线的处理要求 D+和 D-

5、两条信号要求等长等宽,尽量平行走线,尽量不穿孔,一条线最多一个过孔线宽 30MIL 以 上.d.d.布线原则a)数字地与模拟地分开,尽量加宽电源线、地线宽度,它们的关系一般是:地线电源线 信号线,通 常信号线宽为:0. 20. 3mm,最细宽度可达 0. 080.1mm,电源线为 1.22. 5 mm。电源层和地线 层紧邻耦合,可降低电源阻抗,从而降低 EMI。b)布线转弯时斜 45 度时走线不能太窄。e.e.滤波方法在电源线和信号线上都可以采取滤波来减小 EMI ,方法有三种:去耦电容、EMI 滤波器、磁性元件在电源输入端接低频滤波电容10-100UF,在 IC 的每个电源脚放 0.1UF

6、作高频滤波.加 LC 等各种滤波器, ,扼流图. .磁性元件如铁氧体磁珠. .f.f. 连接器的外理如两个板的连接间有大数的数据传输,如主翻盖手机的主机和显示屏,是多层 FPCFPC 连接,信号线被地线包裹,如果是 FPC,FPC,尽量将地线画粗,如果用 FFC,FFC,要用两条以上相邻的线来连接两块板 . .g.g. 6 6 层板或更多层板走线从顶层或底的元件脚引岀线后尽量在内层走线,顶底层的空区域尽量大面积接. .h.h. 晶体处理晶体尽量靠近 DSP,DSP,引线尽可能粗,不要穿孔,有空间,晶体外壳需要接地. .晶体的多次谐波会对周围会对设备造成干扰. .7.7. ESDESD 防止措施

7、1.尽可能使用多层 PCB,相对于双面PCB 而言,地平面和电源平面,以及排列紧密的信号线-地线间距能够减小共模阻抗和感性耦合,使之达到双面 PCB 的 1/10 到 1/100。尽量地将每一个信号层都紧靠一个电源层或地线层。对于顶层和底层表面都有元器件、具有很短连接线以及许多填充地的高密度PCB,可以考虑使用内层线。2. 对于双面 PCB 来说,要采用紧密交织的电源和地栅格。电源线紧靠地线,在垂直和水平线或填充 区之间,要尽可能多地连接。3. 确保每一个电路尽可能紧凑。4. 可能将所有连接器都放在一边。5. 在能被 ESD 直接击中的区域,每一个信号线附近都要布一条地线。6.I/O 电路要尽

8、可能靠近对应的连接器。7.在机壳用导电布或弹簧连接到PCB 板的大面积地,使静电能快速释放.8.对易受 ESD 影响的电路,应该放在靠近电路中心的区域,这样其他电路可以为它们提供一定的屏 蔽作用。9.通常在接收端放置串联的电阻和磁珠, 而对那些易被ESD 击中的电缆驱动器,也可以考虑在驱动端放置串联的电阻或磁珠。10.通常在接收端放置瞬态保护器。用短而粗的线(长度小于 5 倍宽度,最好小于 3 倍宽度 )连接到机箱地。从连接器出来的信号线和地线要直接接到瞬态保护器,然后才能接电路的其他部分。11. 在连接器处或者离接收电路 25mm 的范围内,要放置滤波电容。(1)用短而粗的线连接到机箱地或者接收电路地(长度小于 5 倍宽度,最好小于 3 倍宽度 )。(2)信号线和地线先连接到电容再连接到接收电路。12 要确保信号线尽可能短。 ?13. 确保信号线和相应回路之间的环路面积尽可能小。对于长信号线每隔几厘米便要调换信号线和地 线的位置来减小环路面积。14. 确保电源和地之间的环路面积尽可能小,在靠近集成电路芯片每一个电源管脚的地方放置一个高 频电容。15. 在距离每一个连接器 80mm 范围以内放置一个

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论