EDA上机实验-6(新)_第1页
EDA上机实验-6(新)_第2页
EDA上机实验-6(新)_第3页
EDA上机实验-6(新)_第4页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、实验六max+plus ii的设计处理一定时分析一实验目的1掌握max+plus ii的基本使用。2掌握max+plus ii的设计处理过程屮的三种定时分析模式。二实验设备与仪器1计算机2 max+plus ii工具软件三实验内容1设计项目的建立与设计输入。编辑60十进制同步计数器(见实验一)。2设计项目的编译和仿真(见实验四)。4 max+plus ii的定时分析及器件编程延时矩阵分析模式和建立/保持矩阵 分析模式。四实验原理max+plus ii定时分析器提供了三种分析模式,这三种分析模式分别是:(1)延吋矩阵分析模式:分析多个源节点和目标节点之间的传输路径延时时 间;(2)分析时序电路的

2、性能,包括性能上有限定值的延时、最小时钟周期和最 站】作频率等;(3)计算从输入引脚到触发器和锁存器的信号输入所需要的最小的建立时间 和保持时间o五实验步骤1. 打开编辑好的图形设计文件,进行编译和仿真。2. 定时分析选择默认的延时矩阵分析模式,打开定时分析器窗口运行定时分析器,可 看到源节点和目标节点之间的传输路径延吋吋间。60十进制同步计数器的延时 矩阵分析结果如图6-1所示。图6-1延时矩阵分析模式选择建立/保持矩阵分析模式,打开定时分析器窗口运行定时分析器,可看到60十进制同步计数器的建立/保持矩阵分析结果,如图6-2所示。图6-2建立/保持矩阵分析结果选择分析时序电路的性能定时分析模式打开定时分析器窗口运行定时分析 器,如图6-3所示。可看到60十进制同步计数器的时钟周期为15. 3ns,最佳工 作频率为65. 35mhz oregisteredclock: | elk (1 0 paths)source: 1741 60:1 iqd.q destination: 1741 60:1 iqd.qpe rfo rm an ce3clock period: 1 5.3ns frequency: 65.35mhzstartstoplist paths i图6-3分析时序电路的性能定时分析模式六记录实验结果并完成实验报告观察60 i进制同步计数器的仿真结果。如果有竞争冒险出现,

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论