




版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
1、基于基于Quartus II进行进行EDA设计开发的流程设计开发的流程 3.1 Quartus II原理图设计原理图设计1. 为本项工程设计建立文件夹为本项工程设计建立文件夹 2. 输入设计项目和存盘输入设计项目和存盘 元件输入对元件输入对话框话框 3. 将设计项目设置成可调用的元件将设计项目设置成可调用的元件 将所需元件全部调入原理图编辑窗并连接好将所需元件全部调入原理图编辑窗并连接好 4. 设计全加器顶层文件设计全加器顶层文件 连接好的全加器原理图连接好的全加器原理图f_adder.bdf 5. 将设计项目设置成工程和时序仿真将设计项目设置成工程和时序仿真 f_adder.bdf工程设置窗
2、工程设置窗 5. 将设计项目设置成工程和时序仿真将设计项目设置成工程和时序仿真 加入本工程所有文件加入本工程所有文件 5. 将设计项目设置成工程和时序仿真将设计项目设置成工程和时序仿真 全加器工程全加器工程f_adder的仿真波形的仿真波形 3.2 Quartus II的优化设置的优化设置 1. Setting设置设置 在在Quartus II软件菜单栏中选择软件菜单栏中选择“Assignments”中的中的“Setting”就可打开就可打开一个设置控制对话框。可以使用一个设置控制对话框。可以使用Setting对话框对话框对工程、文件、参数等进行修改,还可设置编对工程、文件、参数等进行修改,还
3、可设置编译器、仿真器、时序分析、功耗分析等等。译器、仿真器、时序分析、功耗分析等等。 Settings对话框对话框2. 分析与综合设置分析与综合设置 Analysis & Synthesis Settings项中包含有四个项目:项中包含有四个项目:uVHDL InputuVerilog HDL InputuDefault ParametersuSynthesis Netlist Optimization作为作为Quartus II的编译模块之一,的编译模块之一,Analysis & Synthesis包括包括Quaruts II Integrated Synthesis集集成综
4、合器,完全成综合器,完全支持支持VHDL和和Verilog HDL语言,并提供控制综合过程语言,并提供控制综合过程的选项。支持的选项。支持Verilog-1995标准(标准(IEEE标准标准1364-1995)和大多数)和大多数Verilog-2001标准(标准(IEEE1364-2001),还支持),还支持VHDL1987标准(标准(IEEE标准标准1076-1987)和)和VHDL1993标准(标准(IEEE标准标准1076-1993)。)。3. 优化布局布线优化布局布线 Setting对话框的对话框的Fitter Settings页指定控制时序驱动页指定控制时序驱动编译和编译速度的选择,
5、如下图所示。编译和编译速度的选择,如下图所示。 Fitter Settings选项页选项页 more Fitter Settings选项页选项页 在在Compilation Report中查看适配结果中查看适配结果 在在Timing Closure Floorplan中查看适配结果中查看适配结果 在在Chip Editor中查看适配结果中查看适配结果3.3 Quartus II的时序分析的时序分析 全程编译前时序条件设置界面全程编译前时序条件设置界面 “More Settings”中的设置中的设置 时序分析结果时序分析结果 3.4 基于宏功能模块的设计基于宏功能模块的设计 Megafuncti
6、on库是库是Altera提供的参数化模块库。提供的参数化模块库。从功能上看,可以把从功能上看,可以把Megafunction库中的元器件库中的元器件分为:分为:u 算术运算模块(算术运算模块(arithmetic)u 逻辑门模块(逻辑门模块(gates)u 储存模块(储存模块(storage)u IO模块(模块(I/O)3.4.1 乘法器模块乘法器模块算数运算模块库算数运算模块库 参数化乘法器参数化乘法器lpm_mult宏功能模块的基本参数表宏功能模块的基本参数表lpm_mult(1)调用)调用lpm_mult(2)lpm_mult参数设置参数设置输入输出位宽设置输入输出位宽设置乘法器类型设置
7、乘法器类型设置(3)编译仿真)编译仿真8位有符号乘法器电路位有符号乘法器电路功能仿真波形功能仿真波形3.4.3 计数器模块计数器模块计数器输出端口宽度和计数方向设置计数器输出端口宽度和计数方向设置 计数器模和控制端口设置计数器模和控制端口设置 更多控制端口设置更多控制端口设置模模24方向可控计数器电路方向可控计数器电路lpm_counter计数器功能仿真波形计数器功能仿真波形 参数化锁相环宏模块参数化锁相环宏模块altpll以输入时钟信号作为参考信以输入时钟信号作为参考信号实现锁相,从而输出若干个同步倍频或者分频的片内号实现锁相,从而输出若干个同步倍频或者分频的片内时钟信号。与直接来自片外的时
8、钟相比,片内时钟可以时钟信号。与直接来自片外的时钟相比,片内时钟可以减少时钟延迟,减小片外干扰,还可改善时钟的建立时减少时钟延迟,减小片外干扰,还可改善时钟的建立时间和保持时间,是系统稳定工作的保证。不同系列的芯间和保持时间,是系统稳定工作的保证。不同系列的芯片对锁相环的支持程度不同,但是基本的参数设置大致片对锁相环的支持程度不同,但是基本的参数设置大致相同,下面便举例说明相同,下面便举例说明altpll的应用。的应用。3.4.5 锁相环模块锁相环模块(1)输入)输入altpll宏功能模块宏功能模块选择芯片和设置参考时钟选择芯片和设置参考时钟 锁相环控制信号设置锁相环控制信号设置 输入时钟设置
9、输入时钟设置 (2)编译和仿真)编译和仿真锁相环电路锁相环电路功能仿真波形功能仿真波形 ROM(Read Only Memory,只读存储器)是存储器的,只读存储器)是存储器的一种,利用一种,利用FPGA可以实现可以实现ROM的功能,但其不是真正意义的功能,但其不是真正意义上的上的ROM,因为,因为FPGA器件在掉电后,其内部的所有信息都器件在掉电后,其内部的所有信息都会丢失,再次工作时需要重新配置。会丢失,再次工作时需要重新配置。 Quartus II提供的参数化提供的参数化ROM是是lpm_rom,下面用一,下面用一个乘法器的例子来说明它的使用方法,这个例子使用个乘法器的例子来说明它的使用
10、方法,这个例子使用lpm_rom构成一个构成一个4位位4位的无符号数乘法器,利用查表位的无符号数乘法器,利用查表方法完成乘法功能。方法完成乘法功能。3.4.6 存储器模块存储器模块数据线、地址线宽度设置数据线、地址线宽度设置 控制端口设置控制端口设置 添加添加.mif文件文件 如下图所示是基于如下图所示是基于ROM实现的实现的4位位4位的无符号数位的无符号数乘法器电路图,其参数设置为:乘法器电路图,其参数设置为:LPM_WIDTH=8LPM_WIDTHAD=8LPM_FILE=mult_rom.mif仿真结果仿真结果3.4.7 其他模块其他模块 Maxplus2库主要由库主要由74系列数字集成
11、电路组成,包括系列数字集成电路组成,包括时序电路宏模块和运算电路宏模块两大类,其中时序电时序电路宏模块和运算电路宏模块两大类,其中时序电路宏模块包括触发器、锁存器、计数器、分频器、多路路宏模块包括触发器、锁存器、计数器、分频器、多路复用器和移位寄存器,运算电路宏模块包括逻辑预算模复用器和移位寄存器,运算电路宏模块包括逻辑预算模块、加法器、减法器、乘法器、绝对值运算器、数值比块、加法器、减法器、乘法器、绝对值运算器、数值比较器、编译码器和奇偶校验器。较器、编译码器和奇偶校验器。对于这些小规模的集成电路,在数字电路课程中有详细对于这些小规模的集成电路,在数字电路课程中有详细的介绍。他们的调入方法和
12、的介绍。他们的调入方法和Megafunction库中的宏模库中的宏模块是一样的,只是端口和参数无法设置。块是一样的,只是端口和参数无法设置。 计数器计数器74161设计举例设计举例 模模10计数器计数器仿真结果仿真结果模模10计数器仿真波形计数器仿真波形3.1 基于基于Quartus II软件,用软件,用D触发器设计一个触发器设计一个2分频电路,并做波形仿分频电路,并做波形仿真,在此基础上,设计一个真,在此基础上,设计一个4分频和分频和8分频电路,做波形仿真。分频电路,做波形仿真。 。3.2 基于基于Quartus II软件,用软件,用7490设计一个能计时(设计一个能计时(12小时)、计分小
13、时)、计分(60分)和计秒(分)和计秒(60秒)的简单数字钟电路。设计过程如下:秒)的简单数字钟电路。设计过程如下:(1)先用)先用Quartus II的原理图输入方式,用的原理图输入方式,用7490连接成包含进位输出连接成包含进位输出的模的模60的计数器,并进行仿真,如果功能正确,则将其生成一个部件;的计数器,并进行仿真,如果功能正确,则将其生成一个部件;(2)将)将7490连接成模连接成模12的计数器,进行仿真,如果功能正确,也将其的计数器,进行仿真,如果功能正确,也将其生成一个部件;生成一个部件;(3)将以上两个部件连接成为简单的数字钟电路,能计时、计分和计秒,)将以上两个部件连接成为简
14、单的数字钟电路,能计时、计分和计秒,计满计满12小时后系统清小时后系统清0重新开始计时。重新开始计时。(4)在实现上述功能的基础上可以进一步增加其它功能,比如校时功能,)在实现上述功能的基础上可以进一步增加其它功能,比如校时功能,能随意调整小时、分钟信号,增加整点报时功能等。能随意调整小时、分钟信号,增加整点报时功能等。 习习 题题 33.3 基于基于Quartus II软件,用软件,用74161设计一个模设计一个模99的计数器,的计数器,个位和十位都采用个位和十位都采用8421BCD码的编码方式设计,分别用置码的编码方式设计,分别用置0和和置置1两种方法实现,完成原理图设计输入、编译、仿真和
15、下载整两种方法实现,完成原理图设计输入、编译、仿真和下载整个过程。个过程。 3.4 基于基于Quartus II软件,用软件,用7490设计一个模设计一个模71计数器,个位计数器,个位和十位都采用和十位都采用8421BCD码的编码方式设计,完成原理图设计输码的编码方式设计,完成原理图设计输入、编译、仿真和下载整个过程。入、编译、仿真和下载整个过程。 3.5 基于基于Quartus II,用,用74283(4位二进制全加器)设计实现位二进制全加器)设计实现一个一个8位全加器,并进行综合和仿真,查看综合结果和仿真结果。位全加器,并进行综合和仿真,查看综合结果和仿真结果。 习习 题题 3.6 基于基
16、于Quartus II,用,用74194(4位双向移位寄存器)设位双向移位寄存器)设计一个计一个“00011101”序列产生器电路,进行编译和仿真,序列产生器电路,进行编译和仿真,查看仿真结果。查看仿真结果。 3.7 基于基于Quartus II软件,用软件,用D触发器和适当的门电路实现触发器和适当的门电路实现一个输出长度为一个输出长度为15的的m序列产生器,进行编译和仿真,查看序列产生器,进行编译和仿真,查看仿真结果。仿真结果。 习习 题题 3.8 采用采用Quartus II软件的宏功能模块软件的宏功能模块lpm_counter设计设计一个模为一个模为60的加法计数器,进行编译和仿真,查看仿真结果。的加法计数器,进行编译和仿真,查看仿真结果。3.9 采用采用Quartus II软件的宏功能模块软件的宏功能模块lpm_rom,用查表,用查表的方式设计一个实现两个的方式设计一个实现两个8位无符号数加法的电路,并进行位无符号数加法的电路,并进行编译和仿
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 《数据库原理及MySQL应用(微课版)》课件 第2章关系模型及关系运算
- ICU肺部感染的个案护理
- 学前培训课件模板
- 肿瘤疼痛病人护理措施
- 加强教师继续教育培训更新知识
- 快递公司消防培训课件
- 家政礼仪考试题及答案
- 技术文化考试题及答案
- 机械识图考试题及答案
- 牙科诊所牙医治疗口腔护理
- 大学生全国创业服务网项目
- 演艺厅安全事故应急预案
- 国家开放大学行管本科《行政领导学》期末纸质考试总题库2025春期版
- 国家开放大学《课程与教学论》形考任务1-4参考答案
- 2025年学校意识形态工作总结范文(2篇)
- 2025年职业技能(工业废水处理工)专业技术及理论知识考试题及答案
- 电大国开2024秋《习近平新时代中国特色社会主义思想》学习行为表现(范文2篇)
- 《市场人员商务礼仪》课件
- 上海市市辖区(2024年-2025年小学六年级语文)统编版小升初真题(下学期)试卷及答案
- 第九章新时代中国特色大国外交与构建人类命运共同体-2024版研究生新中特教材课件
- 消防演练总结报告、评估报告
评论
0/150
提交评论