版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
1、摘 要城市道路交叉口是城市道路网络的基本节点,也是网络交通流的瓶颈。目前,大部分无控制交叉口都存在高峰小时车流混乱、车速缓慢、延误情况严重、事故多发、通行能力和服务水平低下等问题。特别是随着城市车流量的快速增长,城市无控制道路交叉口的交通压力越来越大。因此,做好基于 EDA 技术平台的交叉口信号控制设计是缓解交通阻塞、提高城市道路交叉口车辆通行效率的有效方法。交通信号控制的目的是为城市道路交叉口(或交通网络)提供安全可靠和有效的交通流,通常最为常用的原则是车辆在交叉口的通过量最大或车辆在交叉口的延误最小。 交通信号灯控制电路是显示主干道和支干道交替放行时间并用试验箱左上角的彩灯来代替信号灯的一
2、种实际电路。设计一个基于 FPGA 的红绿灯交通信号控制器。假设某个十字路口是由一条主干道和一条次干道汇合而成,在每个方向设置红绿黄三种信号灯,红灯亮禁止通行,绿灯亮允许通行。黄灯亮允许行驶中车辆有时间停靠到禁止线以外。本课程的基本原理是在合适的时钟信号的控制下,使主干道与支道的红黄绿灯循环显示,用 VHDL 语言编辑文本程序,按设计要求连接好线以后,进行波形仿真,仿真结果正确后下载程序并对试验箱进行调试,使其最终的显示结果符合设计要求。关键字:交通灯 数码管 译码器目 录1绪论绪论.42EDA 编译软件介绍编译软件介绍.52.1QUARTUS II 简介.53系统功能设计要求系统功能设计要求
3、.64设计原理设计原理.64.1交通灯控制器的状态转换.64.2设计方案.64.3电路符号.75模块结构模块结构.85.1显示模块.85.2倒计时模块.85.3控制模块.86附录一:原理图与软件仿真附录一:原理图与软件仿真.107附录二:完整程序附录二:完整程序.121 绪论伴随着社会的发展以及人类生活水平的提高,汽车的数量在 D 的 DEA 技术的发展和应用领域的扩大与深入,EDA 技术在电子信息,通信,自动,控制及计算机应用等领域的重要性日益突出。随着技术市场与人才市场对 DEA 的不断的增加,交通的问题日益突出,单单依靠人力来指挥交通已经不可行了,所以,设计交通灯来完成这个需求就显的越加
4、迫切了.为了确保十字路口的行人和车辆顺利、畅通地通过,往往采用电子控制的交通信号来进行指挥。以下就是运用数字电子设计出的交通灯:其中红灯亮,表示该条路禁止通行;黄灯亮表示停车;绿灯亮表示允许通行。2 EDA 编译软件介绍2.1Quartus II 简介Max+plus II 作为 Altera 的上一代 PLD 设计软件,由于其出色的易用性而得到了广泛的应用。目前 Altera 已经停止了对 Max+plus II 的更新支持。Quartus II 是 Altera 公司继Max+plus II 之后开发的一种针对其公司生产的系列 CPLD/PGFA 器件的综合性开发软件,它的版本不断升级,从
5、 4.0 版到 10.0 版,该软件有如下几个显著的特点: 1) Quartus II 的优点 该软件界面友好,使用便捷,功能强大,是一个完全集成化的可编程逻辑设计环境,是先进的 EDA 工具软件。该软件具有开放性、与结构无关、多平台、完全集成化、丰富的设计库、模块化工具等特点,支持原理图、VHDL、VerilogHDL 以及AHDL(Altera Hardware Description Language)等多种设计输入形式,内嵌自有的综合器以及仿真器,可以完成从设计输入到硬件配置的完整 PLD 设计流程。 Quartus II 可以在XP、Linux 以及 Unix 上使用,除了可以使用
6、Tcl 脚本完成设计流程外,提供了完善的用户图形界面设计方式。具有运行速度快,界面统一,功能集中,易学易用等特点。 2) Quartus II 对器件的支持 Quartus II 支持 Altera 公司的 MAX 3000A 系列、MAX 7000 系列、MAX 9000 系列、ACEX 1K 系列、APEX 20K 系列、APEX II 系列、FLEX 6000 系列、FLEX 10K 系列,支持MAX7000/MAX3000 等乘积项器件。支持 MAX II CPLD 系列、Cyclone 系列、Cyclone II、Stratix II 系列、Stratix GX 系列等。支持 IP
7、核,包含了 LPM/MegaFunction宏功能模块库,用户可以充分利用成熟的模块,简化了设计的复杂性、加快了设计速度。此外,Quartus II 通过和 DSP Builder 工具与 Matlab/Simulink 相结合,可以方便地实现各种DSP 应用系统;支持 Altera 的片上可编程系统(SOPC)开发,集系统级设计、嵌入式软件开发、可编程逻辑设计于一体,是一种综合性的开发平台。 3) Quartus II 对第三方 EDA 工具的支持 对第三方 EDA 工具的良好支持也使用户可以在设计流程的各个阶段使用熟悉的第三放 EDA工具。 Altera 的 Quartus II 可编程逻
8、辑软件属于第四代 PLD 开发平台。该平台支持一个工作组环境下的设计要求,其中包括支持基于 Internet 的协作设计。Quartus 平台与Cadence、ExemplarLogic、 MentorGraphics、Synopsys 和 Synplicity 等 EDA 供应商的开发工具相兼容。改进了软件的 LogicLock 模块设计功能,增添 了 FastFit 编译选项,推进了网络编辑性能,而且提升了调试能力。 3 系统功能设计要求设计一个十字路口的交通灯控制器,要求:1、能显示十字路口东西、南北两个方向的红、黄、绿灯的指示状态。2、要求两条交叉道路上的车辆交替运行,南北方向通行时间
9、为 30s,东西方向通行时间为 20s;绿灯向红灯转换时,要求黄灯先亮 5s; 3、可显示通行所剩时间;具有复位功能。4 设计原理4.1交通灯控制器的状态转换(1)开始设置为主路为绿灯、支路为红灯,持续时间为 30 秒;(2)主路由绿灯变为黄灯,支路红灯不变,持续时间为 5 秒;(3)主路由黄灯变为红灯,支路由红灯变为绿灯,持续时间 20 秒;(4)主路红灯不变,支路由绿灯变为黄灯,持续时间为 20 秒; 将红绿灯的状态转换列成如下表:时间状态南北向(主路)东西向(支路)(A)30s绿灯红灯(B) 5s黄灯红灯(C)20s红灯绿灯(D) 5s红灯黄灯4.2设计方案设计方案显示模块倒计时模块控制
10、模块1、显示模块由两部分组成,一是由七段数码管组成的倒计时显示器,南北向与东西向各用两个七段数码管;二是由发光二极管代替的交通灯,每个方向 3 个发光二极管。 2、每个方向有一组 2 位倒计时器模块,用以显示该方向交通灯剩余的点亮时间。 3、控制模块主要控制交通灯的启动与复位,控制倒计时模块工作,每当倒计时回零时,控制模块接收到一个计时信号,从而控制交通灯进入下一个工作状态。即 A=B=C=D=A 一直循环。4、时钟频率设定 CLK 对应的频率为 1hz。4.3电路符号交通控制器的电路符号如图所示。其中,CLK 为系统时钟信号输入端, SM 为通行信号控制输入端,SM=1 交通灯启动,SM=0
11、 即复位,MR、MY、MG 对应主路的红、黄、绿灯输出,BR、BY、BG 对应支路的红、黄、绿灯输出,DOUTM7.0与 DOUTB7.0即是给数码管的输出,DOUTM7.4 输出给主路高位数码管 DOUTM3.0输出给主路低位数码管 ,DOUTB7.4 输出给支路高位数码管 DOUTB3.0 输出给支路低位数码管。5 模块结构5.1显示模块红黄绿灯 LED 显示主路 LED 由 MR、MY、MG 输出控制三个灯,支路 LED 由 BR、BY、BG 控制三个灯,根据交通灯特性可分为 A、B、C、D 四个输出状态:A=MR=0;MY=0;MG=1; BR=1;BY=0;BGMR=0;MY=1;M
12、G=0; BR=1;BY=0;BGMR=1;MY=0;MG=0; BR=0;BY=0;BGMR=1;MY=0;MG=0; BR=0;BY=1;BG=0;倒计时数码管显示同样,倒计时数码管显示也分为四个输出状态,并由其对应的 LED 灯信号控制其使能输出主路绿灯支路红灯倒计时;主路黄灯支路红灯倒计时;主路红灯支路绿灯倒计时;主路红灯支路黄灯倒计时;MG=1即 EN30=1MY=1即 EN05M=1BG=1即 EN20=1BYB-C-D 循环 SM=0,CLK=1HZ 的仿真结果(即复位状态下):主路支路都是黄灯亮,数码管输出都是 0 7 附录二:完整程序JTDKZ.VHDLIBRARY IEEE
13、;USE IEEE.STD_LOGIC_1164.ALL;ENTITY JTDKZ ISPORT(CLK, SM:IN STD_LOGIC; MR,MY,MG,BR,BY,BG:OUT STD_LOGIC);END ENTITY JTDKZ;ARCHITECTURE ART OF JTDKZ ISTYPE STATE_TYPE IS(A, B, C, D);SIGNAL STATE:STATE_TYPE;BEGINCNT:PROCESS(CLK) ISVARIABLE S:INTEGER RANGE 0 TO 30;BEGINIF(CLKEVENT AND CLK=1) THENS:=S+1;
14、 IF(SM=1) THENCASE STATE ISWHEN A=MR=0;MY=0;MG=1; BR=1;BY=0;BG=0;IF S=30 THENSTATE=B;S:=0;ELSESTATEMR=0;MY=1;MG=0; BR=1;BY=0;BG=0; IF S=5 THENSTATE=C;S:=0; ELSESTATEMR=1;MY=0;MG=0; BR=0;BY=0;BG=1;IF S=20 THENSTATE=D;S:=0;ELSESTATEMR=1;MY=0;MG=0; BR=0;BY=1;BG=0; IF S=5 THENSTATE=A;S:=0; ELSESTATE=D;
15、END IF;END CASE; ELSE MR=0;MY=1;MG=0; BR=0;BY=1;BG=0; S:=0; STATE=A; END IF;END IF;END PROCESS CNT;END ARCHITECTURE ART; CNT05S.VHDLIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;USE IEEE.STD_LOGIC_UNSIGNED.ALL;ENTITY CNT05S IS PORT(CLK,EN05M,EN05B:IN STD_LOGIC; DOUT5: OUT STD_LOGIC_VECTOR(7 DOWNTO 0);END
16、ENTITY CNT05S;ARCHITECTURE ART OF CNT05S IS SIGNAL CNT3B: STD_LOGIC_VECTOR(2 DOWNTO 0); BEGIN PROCESS(CLK,EN05M,EN05B) IS BEGIN IF(CLKEVENT AND CLK= 1)THEN IF EN05M=1 OR EN05B=1 THEN CNT3B=CNT3B+1;ELSE CNT3BDOUT5DOUT5DOUT5DOUT5DOUT5DOUT5=00000000; END CASE; END PROCESS;END ARCHITECTURE ART;CNT20S.VH
17、DLIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;USE IEEE.STD_LOGIC_UNSIGNED.ALL;ENTITY CNT20S IS PORT(CLK,EN20:IN STD_LOGIC; DOUT20M,DOUT20B:OUT STD_LOGIC_VECTOR(7 DOWNTO 0);END ENTITY CNT20S;ARCHITECTURE ART OF CNT20S IS SIGNAL CNT5B: STD_LOGIC_VECTOR(4 DOWNTO 0); BEGIN PROCESS(CLK,EN20) IS BEGIN IF(CLKE
18、VENT AND CLK= 1)THEN IF EN20=1 THEN CNT5B=CNT5B+1; ELSIF EN20=0THEN CNT5BDOUT20B=00100000; DOUT20MDOUT20B=00011001; DOUT20MDOUT20B=00011000; DOUT20MDOUT20B=00010111; DOUT20MDOUT20B=00010110; DOUT20MDOUT20B=00010101; DOUT20MDOUT20B=00010100; DOUT20MDOUT20B=00010011; DOUT20MDOUT20B=00010010; DOUT20MDO
19、UT20B=00010001; DOUT20MDOUT20B=00010000; DOUT20MDOUT20B=00001001; DOUT20MDOUT20B=00001000; DOUT20MDOUT20B=00000111; DOUT20MDOUT20B=00000110; DOUT20MDOUT20B=00000101; DOUT20MDOUT20B=00000100; DOUT20MDOUT20B=00000011; DOUT20MDOUT20B=00000010; DOUT20MDOUT20B=00000001; DOUT20MDOUT20B=00000000; DOUT20M=0
20、0000000; END CASE; END PROCESS;END ARCHITECTURE ART;CNT30S.VHDLIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;USE IEEE.STD_LOGIC_UNSIGNED.ALL;ENTITY CNT30S IS PORT(CLK,EN30:IN STD_LOGIC; DOUT30M,DOUT30B:OUT STD_LOGIC_VECTOR(7 DOWNTO 0);END ENTITY CNT30S;ARCHITECTURE ART OF CNT30S IS SIGNAL CNT5B: STD_LOGIC
21、_VECTOR(4 DOWNTO 0); BEGIN PROCESS(CLK,EN30) IS BEGIN IF(CLKEVENT AND CLK= 1)THEN IF EN30=1THEN CNT5B=CNT5B+1;ELSIF EN30=0THEN CNT5BDOUT30M=00110000; DOUT30BDOUT30M=00101001; DOUT30BDOUT30M=00101000; DOUT30BDOUT30M=00100111; DOUT30BDOUT30M=00100110; DOUT30BDOUT30M=00100101; DOUT30BDOUT30M=00100100;
22、DOUT30BDOUT30M=00100011; DOUT30BDOUT30M=00100010; DOUT30BDOUT30M=00100001; DOUT30BDOUT30M=00100000; DOUT30BDOUT30M=00011001; DOUT30BDOUT30M=00011000; DOUT30BDOUT30M=00010111; DOUT30BDOUT30M=00010110; DOUT30BDOUT30M=00010101; DOUT30BDOUT30M=00010100; DOUT30BDOUT30M=00010011; DOUT30BDOUT30M=00010010;
23、DOUT30BDOUT30M=00010001; DOUT30BDOUT30M=00010000; DOUT30BDOUT30M=00001001; DOUT30BDOUT30M=00001000; DOUT30BDOUT30M=00000111; DOUT30BDOUT30M=00000110; DOUT30BDOUT30M=00000101; DOUT30BDOUT30M=00000100; DOUT30BDOUT30M=00000011; DOUT30BDOUT30M=00000010; DOUT30BDOUT30M=00000001; DOUT30BDOUT30M=00000000; DOUT30B=00000000; END CASE; END
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 二零二五版汽车融资租赁合同示范文本(含电子签约)3篇
- 2025年度马戏团专业演出设备租赁合同3篇
- 二零二五年度地热资源打井开发与利用合同3篇
- 二零二五版模具行业财务顾问服务合同4篇
- 2025年度城市绿化工程苗木及配套设施采购年度合同3篇
- 二零二五年度民间借款合同(含金融消费者权益保护)
- 二零二五年度电子信息技术ICP证年审服务合同4篇
- 2025年保险科技的市场潜力
- 2025年度绿色农业贷款合同4篇
- 课题申报参考:美对华VC脱钩对中国企业关键核心技术突破的冲击及间接挂钩策略研究-共同所有权视角
- 暴发性心肌炎查房
- 口腔医学中的人工智能应用培训课件
- 工程质保金返还审批单
- 【可行性报告】2023年电动自行车项目可行性研究分析报告
- 五月天歌词全集
- 商品退换货申请表模板
- 实习单位鉴定表(模板)
- 机械制造技术-成都工业学院中国大学mooc课后章节答案期末考试题库2023年
- 数字媒体应用技术专业调研方案
- 2023年常州市新课结束考试九年级数学试卷(含答案)
- 正常分娩 分娩机制 助产学课件
评论
0/150
提交评论