杭电数电实验课内题设计答案_第1页
杭电数电实验课内题设计答案_第2页
杭电数电实验课内题设计答案_第3页
杭电数电实验课内题设计答案_第4页
杭电数电实验课内题设计答案_第5页
已阅读5页,还剩25页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、数字逻辑电路课内仿真实验第六章 QuartusII原理图设计初步一、 实验目的:初步了解学习使用Quartus|软件进行电路自动化设计。二、 实验仪器:Quartus|软件。三、 实验内容:6-1 用Quartus|库中的宏功能模块74138和与非门实现指定逻辑函数 按照6.3节和6.4节的流程,使用Quartus|完整图6-2电路的设计,包括:创建工程,在原理图编辑窗中绘制此电路,全程编译,对设计进行时序仿真,根据仿真波形说明此电路的功能,引脚锁定编译,编程下载于FPGA中进行硬件测试。最后完成实验报告。1、原理图2、波形设置3、仿真波形6-2 用两片7485设计一个8位比较器用两片4位二进

2、制数值比较器7485串联扩展为8位比较器,使用Quartus|完成全部设计和测试,包括创建工程、编辑电路图、全程编译、时序仿真及说明此电路的功能、引脚锁定、编程下载,进行硬件测试。最后完成实验报告。1、 原理图2、 波形设置3、 波形仿真6-3 设计8位串行进位加法器 首先根据图4-33,用半加器设计一个全加器元件,然后根据图4-34,在顶层设计中用8个1位全加器构成8位串行进位加法器。给出时序仿真波形并说明之,引脚锁定编译,编程下载于FPGA中进行硬件测试,最后完成实验报告,讨论这个加法器的工作速度。1、 原理图:半加器1位全加器8位串行进位全加器集成后的8位串行进位全加器2、波形设置3、波

3、形仿真6-5 设计一个十六进制7段显示译码器 用Verilog的case语句设计一个可以控制显示共阴7段数码管的十六进制码7段显示译码器。首先给出此译码器的真值表,此译码器有4个输入端:D、C、B、A。D是最高位,A是最低位;输出有8位:p、g、f、e、d、c、b、a,其中p和a分别是最高和最低位,p控制小数点。对于共阴控制,如果要显示A,输入DCBA=1010;若小数点不亮,则输出pgfedcba=01110111=77H,给出时序仿真波形并说明之,引脚锁定,下载于FPGA中对共阴数码管进行硬件测试。1、 程序代码2、 电路原理图3、 波形设置4、 波形仿真6-6 设计一个5人表决电路 用c

4、ase语句设计一个5人表决电路,参加表决者5人,同意为1,不同意为0,同意者过半则表决通过,绿指示灯亮;表决不通过则红指示灯亮。给出时序仿真波形并说明之,引脚锁定,编程下载硬件测试。最后完成实验报告。1、 程序代码2、 电路原理图3、 波形设置4、 波形仿真第八章 时序电路的自动化设计与分析8.1.1根据8.1.1节,首先使用74390设计一个2位十进制计数器,然后使此计数器在新的工程中作为一个可调用的元件,用它构建一个8位十进制计数器。给出仿真结果,最后在FPGA上进行硬件验证。原理图:波形仿真设置:仿真波形:原理图:波形设置:仿真波形:8.1.2 根据8.1.2节,用74161模块设计一个

5、十二进制加法计数器,并注意计数器的可行性和可靠性考察;然后设计一个数控分频器。利用Quartus|创建工程,绘制电路图,全程编译,时序仿真,并根据仿真波形作出说明,引脚锁定编译后下载FPGA中,在实验系统上硬件验证,完成实验报告。原理图:波形仿真设置:仿真波形:8.2.1 利用一般模型设计一个同步模7计数器,其状态图如图所示。结合第6章介绍的Quartus|流程来实现。原理图:波形仿真设置:仿真波形:8.2.2 基于自动化设计方法的一般模型,设计一个模可控的同步加法计数器,要求当控制信号M=0时为六进制计数器,当M=1时为十二进制计数器。原理图:仿真波形设置:波形仿真结果:8.2.3 设计一个

6、基于一般模型的十进制加法计数器,利用Quartus|创建工程,编辑电路图,时序仿真,并根据仿真波形作说明,在实验系统上硬件验证。注意计数器的自启动问题。原理图:波形仿真设置:仿真波形结果:8.2.4 用自动设计技术完成基于计数器一般模型的可逆8位二进制计数器设计。原理图:波形仿真设置:仿真波形结果:8.3 根据8.5节,完成基于LPM_COUNTER的16位可逆可预置型计数器设计。利用Quartus|创建工程,时序仿真,在实验系统上硬件验证。完成实验报告。原理图:波形仿真设置:仿真波形结果:8.5 根据8.6.3节,用状态机5完成键触点消抖动电路的全部设计,对电路进行仿真。在硬件验证中参考实验7-2给出的方法。为了电路的可靠性,讨论状态机工作时时钟频率的最佳值。仍然基于状态机,探寻更好更可靠的设计方案,并验证之。原理图波形仿真设置:仿真波形结果:8.6 根据8.6.4节,首先完成此节的设计内容,并验证仿真结果。针对系统中所需要的定时器,设计一个更灵活实用的定时器。原理图:波形仿真设置:仿真波形结果:8.7 用状态机设计一个序列发生器。设序列发生器可周期性输出编码1100100101,高位在前。原理图仿真波形设置:波形仿真结

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论