便携式数字频率计_第1页
便携式数字频率计_第2页
便携式数字频率计_第3页
便携式数字频率计_第4页
便携式数字频率计_第5页
已阅读5页,还剩4页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、物理与机电工程学院2012级电子信息工程 科 技 创 新 论 文姓名 张世豪学号 201205050061班级 电子信息工程(1)班便携式数字频率计一、 设计任务与要求1、设计任务设计一个便携式数字频率计2、设计要求设计的电路占空比为12,t=0.658s,f=1.23hz,与人的心率相仿。二、 电路设计一) 设计方案。电路流程如图1所示。 图1 原理框图二)电路工作原理1.脉冲信号源 该部分采用ne555构成可调的多谐振荡器来模拟心跳脉冲,其电路如图2所示,通过调整,本电路的占空比为12,t=0.658s,f=1.23hz,与人的心率相仿。图2模拟传感器电路图2.倍频电路 如图3所示,该电路

2、采用两个单稳态触发器,一个非门,一个或门构成,每个单稳态的暂稳时间约为0.11s,如下图3所示,通过反向器,进入两个单稳态触发器的脉冲相位差为半个周期。 故当从脉冲信号源来的一个脉冲,经过倍频电路后,将会产生两个脉冲信号,即实现了两倍频。图3 倍频电路3.记数,译码,显示电路 如图4所示,该电路主要有cd4553和cd4511构成,cd4553为三位bcd计数器,具有记数,清零,锁存,时钟控制等功能。cd4511为一片bcd锁存t段译码驱动器。图4 记数、译码、显示电路图4.闸门控制电路 如图5所示,本电路利用cd4060,14位二进制串行计数器分频器,调节电容和电阻可以调节输出脉冲的频率,从

3、而控制闸门时间,本电路的闸门时间为30秒,即计数器可以连续记时30秒。5.自动清零电路 如图5所示,本电路利用了一片cd4017、一片74ls00,该电路连在4060和4533之间,利用4533的清零、时钟控制功能与本电路的结合,构成了自动清零电路图5闸门、自动清零电路三)电路安装与调试1电路的调试 1)多次检查线路接线情况按照设计好的电路图检查各分电路元件连接情况,发现模拟传感器电路中,7、8管脚间的二极管接反了,随即调换过来。2)通过使用万能表检测各电路线连接是否牢固将万能表调至蜂鸣器档,若导线与电路板连接牢固,则会发出蜂鸣声。该步只是检查各短路线之间连接是否通畅,经过电容或电阻之后则不会

4、发出蜂鸣。3)更换损坏芯片a.当元件连接无错误,且各连接线无误后,开始检查各分电路的输入、输出信号。将各vi、vo端口练到示波器上,观察波形及频率值,发现模拟传感器电路输入的信号有误,判断为芯片烧坏。随即更换更换555芯片。b. 记数、译码、显示电路在这一分电路检查中,发现无论多久时间数码管的某一根管总是不亮,但将数码管单拿出来用万能表检测发现完好,故判断是芯片cd4511损坏了。2芯片功能简介1)基于555芯片的多谐振荡器如图所示由555定时器和外接元件r1、r2、c构成多谐振荡器,脚2与脚6直接相连。电路没有稳态,仅存在两个暂稳态,电路亦不需要外加触发信号,利用电源通r1、r2向c充电,以

5、及c通过r2向放电端ct放电,使电路产生振荡。电容c在1/3vcc和2/3vcc之间充电和放点。输出信号的时间参数是t=tw1+tw2,tw1=0.7(r1+r2)c,tw2=0.7r2c 图6 555芯片管脚图及多谐振荡器的接线图2)基于555芯片的单稳态触发器触发电路由c1、r1、d构成,其中d为箝位二极管,稳态时555电路输入端处于电源电平,内部放电开通,输出端f输出低电平,当有一个外部负脉冲触发信号经c1加到2端。使2端电位瞬时低于1/3vcc,低电平比较器动作,单稳态电路即开始一个暂态过程,电容c开始充电,vc按指数规律增长。当vc充电到2/3vcc时,高电平比较器动作,比较器a1翻

6、转,输出vo从高电平返回低电平,放电开关管t重新导通,电容c上的电荷很快经放电开关管放电,暂态结束,回复稳态,为下个触发脉冲的来到做好准备。暂稳态的持续时间tw决定于外接元件r、c的大小。tw=1.1rc图7基于555芯片的单稳态触发器3)74ls04非门图8 74ls04管脚图4)74ls32或门图9 74ls32管脚图5)cd4511如图10所示,cd4511芯片说明如下:(1)a、b、c、dbcd码输入端(2)a、b、c、d、e、f、g是译码器输出端,输出“1”有效,用来驱动共阴led数码管。(3)lt是测试输入端,lt=“0”时,译码输出全为“1”,数码管显示“8”。(4)bi端是消隐

7、输入端,bi=“0”时,译码输出全为“0”,译码管显示“0”。(5)le端是锁存端,le=“1”时译码器处于锁定状态,译码输出保持在le=“0”时的状态。图10 cd4511管脚图6)cd45534553电路包括bcd计数器,锁存器,时钟输入端整形电路,振荡器电路,扫描电路,还有三个为选择输出ds1,ds2,ds3. (1)clk是低电平触发的十进制计数器的时钟输入端。(2)le是锁存器的锁存允许端,le=“0”时,计数器信息输入锁存器,le=“1”时,将保持锁存信息保持不变,此时即使再加复位信号,也将保持原有信息不变。所以le端应施加“0”电平,以便将锁存器的信息清除。(3)dis是时钟禁止

8、端,当dis=“0”时,计数器开始计数,当dis=“1”时,计数器停止计数。(4)mr是清零端。(5)c1a,c2a间的电容决定了振荡频率,一般c=1000pf。(6)ds1,ds2,ds3是三个为输出端,当他们为“1”时,数码管不显示。 图11 cd4553管脚图7)cd4060cd4060是震荡、分频集成电路,它是一片14位二进制串行计数分频器,内部的两个反相器与外加的rt、rs、ct组成振荡器,振荡频率由电容、电阻的乘积决定,震荡频率经过10级分频,可以得到10种频率。 (1)12脚是清零端,若为高电平,则计数器的输出全为零,并使振荡器停止工作,使用时应使它为低电平。 (2)9脚接电容(

9、3)1脚,10脚外接电阻。在本机中取rs=16k,rt=1k,ct=10f,7脚输出f=16hz,t=6s的 脉冲信号,经cd4017进行延时后,输出t=60s的脉冲信号,闸门信号为他的半个周期30s,即计数器可以连续计时30s。 图12 4060芯片管脚图三、 个人心得通过参加这次数电的课程设计,首先我认为认为团队合作是做设计中最重要的,只有大家分工明确了,才能事半功倍。其次我深刻地感觉到自己的动手能力不强,仅仅在书本上学习的知识是不够的,这还得具体运用到实际中来。我们的课程设计便携式数字频率计,包括了脉冲信号源电路、倍增电路、计数译码显示电路、闸门控制电路、自动清零电路,共使用了7种芯片k

10、a555、cd4511、cd4553、cd4060、cd4017和74ls00、74ls32。刚拿到我们的题有点不知所措,更不知从何下手,但是当看到实物之后,我们才慢慢上道从芯片的功能着手,然后设计电路。在这其中我们学会了查找文献以及上网求助等方法,并和老师有了进一步的交流。当我们把所有的思路都理清之后,便开始在“面包板”上连接实物图。经过一整天的时间终于按图完成了线路连接,大家十分欣喜。随即连接到电源上进行试验,结果却不敬人意,于是开始了漫长的调试过程。我们挨个检查分电路的连接的元件是否正确,连接线是否和面包板连接牢固。当这些验证完毕之后,我们发现还是得不到预期的效果,于是我们经过讨论开始检测各分电路的信号是否接入,最后发现在倍增电路的第二片555芯片的输出信号不对,这才找到了设计中的

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论