Verilog分倍频资料_第1页
Verilog分倍频资料_第2页
Verilog分倍频资料_第3页
Verilog分倍频资料_第4页
Verilog分倍频资料_第5页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、标题:任意分频的 verilog语言实现(占空比50%)2009-07-2313:20:53任意分频的verilog语言实现(占空比50%)1. 偶数倍(2N )分频使用一模N计数器模块即可实现,即每当模N计数器上升沿从0开始计数至N-1时,输出时钟进行翻转,同时给计数器一复位信号使之从0开始重新计数,以此循环即可。偶数倍分频原理示意图见图 1。2. 奇数倍(2N+1 )分频(1 )占空比为X/(2N+1)或(2N + 1-X) / (2N+1 )分频,用模(2N + 1 )计数器模块可以 实现。取0至2N-1之间一数值X(0,当计数器时钟上升沿从 0开始计数到X值时输出时钟 翻转一次,在计数

2、器继续计数达到2N时,输出时钟再次翻转并对计数器置一复位信号,使之从0开始重新计数,即可实现。(2)占空比为50%的分频,设计思想如下:基于(1)中占空比为非50 %的输出时钟在输 入时钟的上升沿触发翻转;若在同一个输入时钟周期内,此计数器的两次输出时钟翻转分别 在与(1)中对应的下降沿触发翻转,输出的时钟与(1)中输出的时钟进行逻辑或,即可得到占空比为50 %的奇数倍分频时钟。当然其输出端再与偶数倍分频器串接则可以实现偶 数倍分频。奇数倍分频原理示意图见图2。(这也是许多公司常出的面试题,A_A,是不是很简单?)3. N-0.5倍分频采用模N计数器可以实现。具体如下:计数器从0开始上升沿计数

3、,计数达到N-1上升沿时,输出时钟需翻转,由于分频值为 N-0.5,所以在时钟翻转后经历0.5个周期时,计数器输出时钟必须进行再次翻转,即当CLK为下降沿时计数器的输入端应为上升沿脉冲,使计数器计数达到N而复位为0重新开始计数同时输出时钟翻转。这个过程所要做的就是对 CLK进行适当的变换,使之送给计数器的触发时钟每经历N-0.5个周期就翻转一次。N-0.5倍:取N=3,分频原理示意图见图3。对于任意的 N + A/B倍分频(N、A、B Z , AW B)分别设计一个分频值为 N和分频值N + 1的整数分频器,采用脉冲计数来控制单位时间内两 个分频器出现的次数, 从而获得所需要的小数分频值。 可

4、以采取如下方法来计算个子出现的 频率:设N出现的频率为 a,则NXa +( N+1 ) x ( B-a )= NXB + A求解a = B-A;所以N + 1出 现的频率为A.例如实现7 + 2/5分频,取a为3,即7X3 + 8X2就可以实现。但是由于这种 小数分频输出的时钟脉冲抖动很大,现实中很少使用。通常实现偶数的分频比较容易,以十分频为例:always ( posedge clk or posedge reset)if(reset)begink=0;clk_10=0;endelseif(k=4)begink=0; clk_10=clk_10;endelsek=k+1;二分频最简单了,一

5、句话就可以了:always (negedgeclk) clk_2=clk_2;若进行奇数分频,则稍微麻烦点,以 11 分频为例: always ( posedge clk)if(!reset)begini=0;clk11=0;endelseif(i=5)beginclk11=clk11;i=i+1;endelseif(i=10)begini=0;clk11=clk11;endelsei=i+1;以上语句虽然可以实现,但是逻辑有点繁,弄不好就出错了,建议使用两个 always 语 句来实现: always ( posedge clk)if(!reset)i=0;elsebeginif(i=10)

6、i=0;elsei=i+1;endalways ( posedge clk)if(!reset)clk11=0;elseif(i=5)|(i=10)clk11=clk11;两个 always ,一个用来计数,一个用来置数。另外,这个样子好像也可以,在时钟的 上升沿和下降沿都计数,但是不被综合器综合,会提示敏感信号太复杂: always ( posedge clk or negedge clk)if(reset)begink=0;clk_11=0;endelseif(k=10)begink=0;clk_11=clk_11;endelsek=k+1;1.2 奇数倍分频奇数倍分频有两种实现方法, 其

7、中之一完全可以通过计数器来实现, 如进行三分频, 就可通 过待分频时钟上升沿触发计数器来进行模三计数,当计数器计数到邻近值时进行两次翻转。 比如可以在计数器计数到 1 时,输出时钟进行翻转,计数到 2 时再次进行翻转。这样,就 在计数值邻近的 1 和 2 进行了两次翻转。 如此便实现了三分频, 其占空比为 1 3 或 2 3。占空比 1 15 的 15 分频设计的主要代码如下:如果要实现占空比为 50 的三分频时钟,则可通过待分频时钟下降沿触发计数,并以和上 升沿同样的方法计数进行三分频, 然后对下降沿产生的三分频时钟和上升沿产生的时钟进行 相或运算。即可得到占空比为 50 的三分频时钟这是奇

8、数分频的第三种方法。这种方法可 以实现任意的奇数分频。如将其归类为一般的方法:对于实现占空比为 50 的 N 倍奇数分 频,首先要进行上升沿触发以进行模 N 计数,计数选定到某一个值再进行输出时钟翻转, 然后过 (N-1) 2再次进行翻转,就可得到一个占空比非50 的奇数 n 分频时钟。再同时进 行下降沿触发的模 N 计数,当其到达与上升沿触发输出时钟翻转选定值相同时,再进行输 出时钟翻转,同样,经过 (N-1) 2 时,输出时钟再次翻转以生成占空比非 50 的奇数 n 分 频时钟。将这两个占空比非 50的 n 分频时钟相或运算, 就可以得到占空比为 50 的奇数 n 分频时钟。图 2 所示是

9、占空比为 1: 1 的 3 分频电路原理图。图 3 为其仿真波形。2 半整数分频器设计进行 n+0.5 分频一般需要对输入时钟先进行操作。其基本设计思想是:首先进行模 n 的计 数,在计数到 n-1 时,将输出时钟赋为 1 ,而当回到计数 0 时,又赋为 0,这样,当计数值 为 n-1 时,输出时钟才为 1 ,因此,只要保持计数值 n-1 为半个输入时钟周期, 即可实现 n+0.5 分频时钟。因此,保持 n-1 为半个时钟周期即是该设计的关键。从中可以发现,因为计数器 是通过时钟上升沿计数, 故可在计数为 n-1 时对计数触发时钟进行翻转, 那么, 时钟的下降 沿就变成了上升沿。 即在计数值为

10、 n-1 期间的时钟下降沿变成了上升沿, 也就是说, 计数值 n-1 只保持了半个时钟周期。 由于时钟翻转下降沿变成上升沿, 因此, 计数值变为 0。所以, 每产生一个 n+0.5 分频时钟的周期,触发时钟都要翻转一次。图4 给出了通用的半整数分频器的电路原理图。图 5 所示是一个分频系数为 2.5 的分频器电路,该电路是用 FPGA 来设计半整数分频器的。 它由模 3计数器、异或门和 D 触发器组成。图 6是其仿真波形图。3 任意整数带小数分频 任意整数带小数分频的基本原理是采用脉冲吞吐计数器和锁相环技术先设计两个不同分频 比的整数分频器, 然后通过控制单位时间内两种分频比出现的不同次数来获

11、得所需要的小数 分频值。若设计一个分频系数为 10.1 的分频器,即可以将分频器设计成 9 次 10 分频和 1 次 11 分频,这样,总的分频值为:F=(9 X10+1 X11) / (9+1)=10.1从这种实现方法的特点可以看出, 由于分频器的分频值不断改变, 分频后得到的信号抖动一 般较大。当分频系数为 N-0.5(N 为整数 )时,可控制扣除脉冲的时间,以使输出成为一个稳 定的脉冲频率,而不是一次 N 分频,一次 N-1 分频。一般而言,这种分频由于分频输出的 时钟脉冲抖动很大,故在设计中的使用已经非常少。但是,这也是可以实现的。总结: 由 3 分频可以推得任意奇数分频。对于任意奇数

12、( 2n-1 )的 50占空比分频,则计 数器ent的模值为(2n-1),假设信号1为上升沿触发,在ent = 0时跳变,贝U信号2为下降沿 触发,在ent=n时跳变。这样就保持信号1和信号2间间隔(2n-1)/2的周期,在(2n-1)疋 的周期内 elkout 为两个周期,实现了( 2n-1 )的 50占空比分频。比如要 7 分频,贝计数 器的模值为7,信号S2在ent = 4时跳变即可。实现的 verilog 源码:module fdiv ( elk, reset_n, elkout );input elk;input reset_n;output elkout;reg 1:0 eount;regdiv1;regdiv2;always (posedge elk) begin if ( reset_n )eount = 2b00; elseease ( eount )2b00 : eount = 2b01;2b01 : eount = 2b10;2b10 : eount = 2b00; default :eount = 2b00;endease end always ( posedge reset_n or posedge elk ) begin if ( reset_

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

最新文档

评论

0/150

提交评论