《数字电子技术》综合复习资料_第1页
《数字电子技术》综合复习资料_第2页
《数字电子技术》综合复习资料_第3页
《数字电子技术》综合复习资料_第4页
《数字电子技术》综合复习资料_第5页
已阅读5页,还剩13页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、中国石油大学(华东)现代远程教育数字电子技术综合复习资料第一章一、填空题(每空2分)。1. 22=( ) 。2. 3.25=( ) 。. ( ) 。 .(1001101001)=( ) 。5.(101010)=( ) 。6.(20.7)=( ) 。7.(9)补码=( ) 。二、选择题(每题2分)。三、分析题(每题10分)。四、设计题(每题10分)。第二章一、填空题(每空2分)。二、选择题(每题2分)。1. 在情况下, a. 输入全部为0。 b. a、b同时为1。 c. c、d同时为1。 d. 输入端全为1。2.(a+b)(a+c)= 。a. ab+ac b. a+bc c. b+ac d. c

2、+ab3. =。a. b. c. d. abc4. 下面逻辑式中,正确的是。a. a(a+b)=b b. a(a+b)=a c. a(a+b)=ab d. a(a+b)=a+ab5. 设f=ab+,则它的反函数是。a. =(a+b)() b.=()(c+d) c. = d.= 6. 逻辑表达式a(b+c)=ab+ac的对偶式是。a. b. a+bc=(a+b)(a+c) c. ab+ac=a(b+c) d. 7. f=a的值是。a. b b. a c. d. b8. 最小项的相邻项是。a. abcd b. c. bcd d. 9. =,=, 它们之间的关系是。a. = b.= c.= d.三、

3、分析题(每题10分)。1化简下列函数为最简函数: 四、设计题(每题10分)。第三章一、填空题(每空2分)。8. 非门的负载是指它的输出端所接的其他电路。它分为两种情况:负载电流流入非门的叫负载;负载电流从非门流出的叫负载。9. ttl的含义是。10. cmos电路具有功耗,抗干扰能力 和稳定性的优点。11. msi的含义是。12. 若ttl与非门的标准输入端高、低电平分别是u、u,开门电平、关门电平分别为u、u,则其高电平噪声容限为,低噪声容限为。 13. 开路门在使用时,在输出端和电源之间要接一合适的。14. 三态门的三个状态分别是、。15. ttl或非门多余输入端应接电平。二、选择题(每题

4、2分)。10.某一ttl与非门,其输入高电平电流=10 a,输入低电平电流=1.5 ma, 输出高电平电流=0.4 ma ,输出低电平电流=15ma 。则其扇出系数n= .a . 8 b. 12 c . 10 d . 4011.开路门在使用时,输出端要。a . 开路 b . 直接接电源 c. 与地之间接一电阻 d . 与电源之间接一电阻12.三态门有一使能控制端,当使能有效时,正确的是。a.输出端为高阻态 b.输出端为高电平 c.输出端为低电平 d.输出与输入间有正常的逻辑关系三、分析题(每题10分)。2ttl电路拉电流的负载能力小于5ma,灌电流的负载能力小于20ma,开门电平1.8v,=4

5、ma,40a ,关门电平0.8v。 有人根据图3.1(a)(d)逻辑图,写出的逻辑表达式为: 判断这些表达式是否正确,并简述理由。四、设计题(每题10分)。在举重比赛中,有甲、乙、丙三名裁判,其中甲为主裁判,乙、丙为副裁判,当主裁判和一名以上(包括一名)副裁判认为运动员上举合格后,才可发出合格信号。试用与非门设计一个电路实现此逻辑函数。第四章一、填空题(每空2分)。16. 组合逻辑电路的特点是记忆功能;时序逻辑电路的特点是记忆功能。17. 数据选择器又称器。18. 编码器有10个输入,则输出应有位?19. 数据分配器一般用器实现其功能。二、选择题(每题2分)。13.异或门实现六位码a1、a2、

6、a3、a4、a5、a6的奇校验电路,要求当奇数个1时,输出为y=1,否则y=0,则其逻辑表达式y=。a. a1a2a3a4a5a6 b . a1+a2+a3+a4+a5+a6c. a1a2a3a4a5a6 d. a1a2a3a4a5a6 14.设ss为四选一数据选择器的地址输入端,xx为数据输入端,y为数据输出端,则y=。a. x+sx+sx+ssxb. x+ sx+sx+ssxc. sx+sx+x+ssx d. x+sx+sx+ssx15十六路数据选择器,其地址输入(选择控制输入)端有个。a . b. c . d . 16八路数据分配器,其地址输入端(选择控制输入端)有个。. . . . 1

7、617一位码译码器的数据输入线与译码器输出线组合是。. : . :. :.:三、分析题(每题10分)。3.一个由3:8线译码器构成的逻辑电路如图3.2所示,写出逻辑函数,的表达式。4.八路数据选择器构成的电路如图3.3所示,为地址码,为数据输入,写出该电路所实现的函数f的逻辑表达式。0 0 1 1 0 0 图3.2 图3.35. 如图3.4所示是一个用四位加法器构成的代码变换电路,若输入信号为余的3bcd代码,说明输出端是什么代码。 图3.4四、设计题(每题10分)。1已知输入信号 a、b、c、d 的波形如图4.1所示,试用最少与非门设计能产生输出f波形的组合电路。2 现有三台用电设备a1、a

8、2、a3,每台用电设备均为10kw.。由两台发电机组供电,y1发电机组的的功率为20kw,y2发电机组的功率为10kw。设计一个供电控制系统,当三台用电设备同时工作时,y1 、y2均启动;两台用电设备工作时,y1启动;一台用电设备工做时,y2启动。试分别用与非门和3线-8线译码器74138实现之。3 交通灯的亮与灭的有效组合如题图4.2所示,如果交通灯的控制电路失灵,就可能出现信号灯的亮与灭的无效组合,试设计一个交通控制灯失灵检测电路,检测电路要能检测出任何无效组合。要求用最少与非门实现。 4 用最少与非门设计8421bcd码伪输入码检测电路。当有伪输入码时,使检测电路输出为逻辑1。5 试用一

9、片四位二进制全加器t692(图4.3所示),将余3码转换为8421bcd码6 用数据选择器mux实现,要求:(1). 用2选1mux实现;(要求完全使用2选1mux,不能用附加逻辑门)(2). 用4选1mux实现;(3). 用8选1mux实现。第五章一、填空题(每空2分)。20. 不需要时钟脉冲cp的置零方式称为置零。21. d触发器的次态方程是q=。22. 对于jk触发器,当j=k时,则可完成触发器的功能,若k=,则可完成触发器的功能。23. 在组合逻辑电路中,若出现f=a,则有可能产生型冒险。24. 若奇数个1相异或,其结果为。25. 欲将一个存放在移位寄存器中的二进制数乘以16,需要个移

10、位脉冲。26. 欲将1kh的脉冲信号分频为100 h,应选用进制计数器。二、选择题(每题2分)。18时序电路中必须包含。 . 触发器. 组合逻辑电路. 移位寄存器. 译码器19有一个与非门构成的基本触发器,欲使其输出状态保持原态不变,其输入 信号应为。. b. . . 20对于触发器,输入,cp脉冲作用后,触发器的状态为。.保持不变.翻转21jk触发器的特征方程式q=。a. +k b. jq+ c. j+ d.+ k22jk触发器,若,端在一起,即,则该触发器变为触发器。a . r s b. 不变 c. d d. t23jk触发器,若,则触发器变为触发器。a. rs b. 不变 c. d d.

11、 t24用n个触发器构成计数器,可得到的最大计数长度(模值)为。a. n b. 2n c. d. 25一位计数器至少需要触发器。. . . d. 10三、分析题(每题10分)。6.图3.5中各个触发器的次态方程,并按照所给的cp信号,画出各个触发器的输出波形(设初始态为0)。 kcpcp 图3.57.析图3.6(a)所示同步计数电路,作出状态转移表和状态图。计数器是几进制计数器?能否自启动?并画出在时钟作用下的各触发器输出波形。 图3.68.析图3.7所示的同步时序电路,作出状态转移表和状态图,说明它是摩尔型电路还是米里型电路。当x=1和x=0时,电路分别完成什么功能?9.写出题图3.8(a)

12、所示电路输出逻辑函数的表达式。写出图3.8(b)所示电路,当en=0时,和及en=1时和的逻辑关系。 图3.810.写出图3.9(b)(c)所示各电路的逻辑表达式;图3.9四、设计题(每题10分)。7试用jk触发器设计一个同步五进制计数器,已知状态转移的编码是: 000 001 010 011 100 0008(1)7490为异步二-五-十进制集成计数器,用置0法构成6进制计数器。 (2)用两片同步十进制集成计数器74160构成23进制计数器。 (3)74161为同步十六进制集成计数器,用置数法(置0000)构成7进制计数器。第六章一、填空题(每空2分)。27. rom的含义是。28. 一个1

13、6 kb的ram,具有根地址线,根数据线。二、选择题(每题2分)。26有一个64k8的ram的基本存储单元数为个。a. 64 b. 8 c. 648 d. 6410248 27有一个64k8的ram,其地址线数应为。a. 16 b. 8 c. 641024 d. 64 三、分析题(每题10分)。四、设计题(每题10分)。9(1)试用2564的ram,组成一个1k8的ram,画出逻辑电路图。(2)试用2114(10244为的ram)及一个非门扩展20248位的ram。第七章一、填空题(每空2分)。二、选择题(每题2分)。28集成电路555是一器件,可用于。a.编码器,编译 b.ram, 存储数据

14、 c.定时器,产生正弦波 d.定时器,波形的产生和变换三、分析题(每题10分)。11由555定时器构成的施密特触发器如图3.10所示,当输入三角波时,试画出相应的输出波形,并求出该电路的回差电压。 四、设计题(每题10分)。第八章一、填空题(每空2分)。29. adc的含义是。30. 根据电阻解码网络的不同,d/a可分为、和电阻网络三类。二、选择题(每题2分)。29一个8位的d/a的分辨率n。a. 8% b. 1/255 c. 1% d. 2/25630a/d分类:逐次逼近型 ,并联比较型, 双积分型, 电压频率变换型,其中工作速度最快的是。三、分析题(每题10分)。12在图3.11所示电路中

15、,若=10v,=r/2,求当数字输入=101时,各个模拟开关的位置在何处?输出?四、设计题(每题10分)。参考答案一、填空题(每空2分)1(10110)22(11.01)23(10011010)24(1151)85426(00100000.0111)84217(10111)8灌电流,拉电流9晶体管逻辑电路10低。强。好11中规模集成电路或 middle scale integration12.uih-uon, uoff-uil13.负载电阻1410高阻15低16.无 有17. 多路转换18. 419. 译码20. 异步21. d22.t d23. 1 24. 125. 426. 1027. o

16、nly read memory 只读存储器2815;829 analoy to digital converter. 模数转换30 权、 t型和倒t型二、 选择题(每小题2分)1.a;2.b;3.c;4.b;5.b;6.b;7.a;8.b;9.a;10.c;11.d;13.c;14.a;15.c; 16.c;17.c;18.a;19.d;20.a;21.c;22.d;23.c;24.d;25.b;26.d;27.a;28.d;29.b;30. b;三、 分析题(每小题10分)1. (1)1;(2) ; (3) ;(4) b; (5) ;(6) 2. (a)错,输出端不能并联, (b)错,拉电流16ma5ma; (c)错,输入端接低电阻200 ,输出端恒为1;(d)能正常工作3. ;4. 5. 8421bcd码6.

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论