基于 ASIC 的数字式触发电路.doc_第1页
基于 ASIC 的数字式触发电路.doc_第2页
基于 ASIC 的数字式触发电路.doc_第3页
基于 ASIC 的数字式触发电路.doc_第4页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

基于 ASIC 的数字式触发电路 王宏胜 (浙江大学电气工程及其自动化 0301 班) 摘要: 随着晶闸管应用日益广泛及晶闸管集成化程度日益提高,迫切要求发展集成化的移相触发电路。本文介绍了利用 CPLD/FPGA 芯片,采用 Verilog HDL 实现一种数字式三相整流触发电路的设计过程。 关键词: 晶闸管,数字式触发电路,专用集成电路, Verilog 硬件描述语言 Digital Trigger Circuit Based On Asic Wang Hongsheng Abstract : As the development of the application of SCR and the integrated circuit of SCR, it is required to develop an ASIC(application-specific integrated circuit) for phase-movable trigger circuit.In this paper, I try to achieve an digital trigger circuit based on Asic by Verilog HDL. Keywords: SCR, digital trigger circuit, ASIC, Verilog HDL 0 引言 随着晶闸管应用日益广泛及晶闸管集成化程度日益提高,迫切要求发展集成化的移相触发电路。集成化触发器具有体积小、功耗低、性能可靠、使用方便等优点。 近年来,数字移相触发技术发展极为迅速,出现了以单片机以及 CPLD/FPGA 为核心的多种触发器集成电路。本文使用 ALTERA 公司的可编程芯片,采用 Verilog 硬件描述语言设计一种数字式双窄脉冲移相触发电路。其具有相序自适应,可用于调压、整流等应用中。 1 问题的提出 采用分立元件组成的同步移相触发电路具有维护困难,稳定性差等缺点,而采用集成同步触发电路虽使用方便,但可重定制性较差。而使用 CPLD/FPGA 等可编程器件定制的同步触发电路,具有可编程性高,拓展性好等优点。本文主要讨论双窄脉冲的硬件描述语言实现,外围电路,如同步脉冲电路的采集,控制角输入键盘,功率放大电路由于时间与硬件资源有限,留待以后继续研究。 2 双窄脉冲形成环节 对三相桥式全控整流电路,要求提供宽度大于 60 度小于 120 度的宽脉冲,或间隔 60 度的双窄脉冲。前者要求触发电路输出功率大,所以很少使用,一般都采用双窄脉冲。 采用双窄脉冲,即触发一个晶闸管时向小一个序号的晶闸管发补脉冲。关系如下: 触发的晶闸管 V1 V2 V3 V4 V5 V6 补发的晶闸管 V6 V1 V2 V3 V4 V5 图 1 补脉冲关系示意图 控制角 a是滞后自然换相点的电度角,在工频条件下,它和时间Ta有如下关系: Ta=T/360*a=(20*a)/360=0.056ms。其中T是工频电源周期,a是控制角。由上式可知,只要知道控制角就可以算出定时时间Ta,采用软件时延来完成对控制角的延时。 Verilog的延时时间标尺中,时间单位和时间精度最小都可以到飞秒的数量级;故可由程序选择延时时间,且能得到很让人满意的波形。 本程序中,采用 10us为一时间单位,精度为1us,对于脉冲宽度,为可靠触发,拟用15度,将其转为时间的话,为83.3个时间单位,由于两窄脉冲相位相差60度,相当与333.3个时间单位。输入a为控制角输入,输出out相应的6路脉冲经功率放大,作为触发信号依次接至三相桥式整流电路的六个门极上。 2.1程序如下: trigger.v timescale 10us/1us / 时间标度,单位为 10us ,精度为 1us module trigger(out,a); output5:0 out; / 输出六路双脉冲信号 input7:0 a; / 通过外围键盘电路,可输入控制角的值 reg5:0 out; wire7:0 a; wire7:0 a_t; parameter high=83.3; / 脉冲宽度 15 度左右。 parameter low=333.3; /60 度的脉冲间隔 assign a_t=(a*2000)/360; / 将输入的角度转换成时间形式 always / 波形的输出 begin out=6b000000; / 控制角延时 #a_t out=6b100001; / 首先触发 VT1 ,同时对 VT6 补发一个脉冲 #high out=6b000000; / 脉冲宽度延时 #low out=6b000011; / 触发 VT2 ,同时给 VT1 补发一脉冲 #high out=6b000000; / 脉冲宽度延时 #low out=6b000110; / 触发 VT3 ,同时给 VT2 补发一脉冲 #high out=6b000000; / 脉冲宽度延时 #low out=6b001100; / 触发 VT4 ,同时给 VT3 补发一脉冲 #high out=6b000000; / 脉冲宽度延时 #low out=6b011000; / 触发 VT5 ,同时给 VT4 补发一脉冲 #high out=6b000000; / 脉冲宽度延时 #low out=6b110000; / 触发 VT6 ,同时给 VT5 补发一脉冲 end / 在 always 模块中循环 /initial $monitor($time,out=%b,out);/ 测试查看 endmodule Test Bench (测试程序):test_trigger.v timescale 10us/1us module test_trigger; reg7:0 a; wire5:0 out; trigger trig(out,a); initial a=30; initial $monitor($time,out=%d a=%d,out,a); endmodule 2.2 波形如下: 图 2 触发器产生的双脉冲 3 结论 综上所述,以 CPLD/FPGA 器件为核心,通过 Verilog 硬件描述语言方法,可以制成三相桥式整流逆变电路晶闸管触发器。理论分析和仿真及实验结果都证明了此方案简单可行。若能大批量流片生产,必将降低成本,其前景不

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论