数字电子技术实验讲义4-触发器逻辑功能测试及应用.doc_第1页
数字电子技术实验讲义4-触发器逻辑功能测试及应用.doc_第2页
数字电子技术实验讲义4-触发器逻辑功能测试及应用.doc_第3页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

信息学院数字电子技术实验讲义实验四:触发器逻辑功能测试及应用一、实验目的1、掌握集成触发器的逻辑功能及使用方法2、熟悉触发器之间相互转换的方法二、实验内容及步骤1、测试双JK触发器74LS112逻辑功能。在输入信号为双端的情况下,JK触发器是功能完善、使用灵活和通用性较强的一种触发器。本实验采用74LS112双JK触发器,是下降边沿触发的边沿触发器。JK触发器的状态方程为Qn+1 JnQn(1)JK触发器74LS112逻辑电路引脚图如下: 图1(2)测试复位、置位功能,将测试结果填入表1。表1CPJKQQ0110(3)触发功能测试,按表2要求测试JK触发器逻辑功能。 表2JKCPQn+1Qn=0Qn=10010011010101110(4)根据图2逻辑图将JK触发器分别连接成T触发器和T触发器,并通过做实验进行验证。注释:T触发器的逻辑功能:当T0时,时钟脉冲作用后,其状态保持不变;当T1时,时钟脉冲作用后,触发器状态翻转。如果将T触发器的T端置“1”,即得T触发器。在T触发器的CP端每来一个CP脉冲信号,触发器的状态就翻转一次,故称之为反转触发器,广泛用于计数电路中。 图22、测试双D触发器74LS74的逻辑功能在输入信号为单端的情况下,D触发器用起来最为方便,其状态方程为Qn+1Dn,其输出状态的更新发生在CP脉冲的上升沿,故又称为上升沿触发的边沿触发器,触发器的状态只取决于时钟到来前D端的状态,D触发器的应用很广,可用作数字信号的寄存,移位寄存,分频和波形发生等。(1)D触发器74LS74逻辑电路引脚图3所示。图3(2)测试复位、置位功能,将测试结果填入表3。 表3CPDQ0110(3)D触发器的功能测试,按表4要求测试D触发器逻辑功能,填入表4。表4DCPQn1Qn0Qn1001101(4)、根据图4所示逻辑图,将D触发器连接成计数单元(即T触发器)。并通过实验进行验证。 图4三、思考题1、根据表1的测试结果,端也称为异步 端。端也称为异步 端。2、总结JK触发器74LS112的动作特点。3、总

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论